]> err.no Git - linux-2.6/blob - drivers/video/tridentfb.c
tridentfb: make use of functions and constants from the vga.h
[linux-2.6] / drivers / video / tridentfb.c
1 /*
2  * Frame buffer driver for Trident Blade and Image series
3  *
4  * Copyright 2001, 2002 - Jani Monoses   <jani@iv.ro>
5  *
6  *
7  * CREDITS:(in order of appearance)
8  *      skeletonfb.c by Geert Uytterhoeven and other fb code in drivers/video
9  *      Special thanks ;) to Mattia Crivellini <tia@mclink.it>
10  *      much inspired by the XFree86 4.x Trident driver sources
11  *      by Alan Hourihane the FreeVGA project
12  *      Francesco Salvestrini <salvestrini@users.sf.net> XP support,
13  *      code, suggestions
14  * TODO:
15  *      timing value tweaking so it looks good on every monitor in every mode
16  *      TGUI acceleration
17  */
18
19 #include <linux/module.h>
20 #include <linux/fb.h>
21 #include <linux/init.h>
22 #include <linux/pci.h>
23
24 #include <linux/delay.h>
25 #include <video/vga.h>
26 #include <video/trident.h>
27
28 #define VERSION         "0.7.9-NEWAPI"
29
30 struct tridentfb_par {
31         void __iomem *io_virt;  /* iospace virtual memory address */
32         u32 pseudo_pal[16];
33         int chip_id;
34         int flatpanel;
35         void (*init_accel) (struct tridentfb_par *, int, int);
36         void (*wait_engine) (struct tridentfb_par *);
37         void (*fill_rect)
38                 (struct tridentfb_par *par, u32, u32, u32, u32, u32, u32);
39         void (*copy_rect)
40                 (struct tridentfb_par *par, u32, u32, u32, u32, u32, u32);
41 };
42
43 static unsigned char eng_oper;  /* engine operation... */
44 static struct fb_ops tridentfb_ops;
45
46 static struct fb_fix_screeninfo tridentfb_fix = {
47         .id = "Trident",
48         .type = FB_TYPE_PACKED_PIXELS,
49         .ypanstep = 1,
50         .visual = FB_VISUAL_PSEUDOCOLOR,
51         .accel = FB_ACCEL_NONE,
52 };
53
54 /* defaults which are normally overriden by user values */
55
56 /* video mode */
57 static char *mode_option __devinitdata = "640x480";
58 static int bpp __devinitdata = 8;
59
60 static int noaccel __devinitdata;
61
62 static int center;
63 static int stretch;
64
65 static int fp __devinitdata;
66 static int crt __devinitdata;
67
68 static int memsize __devinitdata;
69 static int memdiff __devinitdata;
70 static int nativex;
71
72 module_param(mode_option, charp, 0);
73 MODULE_PARM_DESC(mode_option, "Initial video mode e.g. '648x480-8@60'");
74 module_param_named(mode, mode_option, charp, 0);
75 MODULE_PARM_DESC(mode, "Initial video mode e.g. '648x480-8@60' (deprecated)");
76 module_param(bpp, int, 0);
77 module_param(center, int, 0);
78 module_param(stretch, int, 0);
79 module_param(noaccel, int, 0);
80 module_param(memsize, int, 0);
81 module_param(memdiff, int, 0);
82 module_param(nativex, int, 0);
83 module_param(fp, int, 0);
84 MODULE_PARM_DESC(fp, "Define if flatpanel is connected");
85 module_param(crt, int, 0);
86 MODULE_PARM_DESC(crt, "Define if CRT is connected");
87
88 static int is_blade(int id)
89 {
90         return  (id == BLADE3D) ||
91                 (id == CYBERBLADEE4) ||
92                 (id == CYBERBLADEi7) ||
93                 (id == CYBERBLADEi7D) ||
94                 (id == CYBERBLADEi1) ||
95                 (id == CYBERBLADEi1D) ||
96                 (id == CYBERBLADEAi1) ||
97                 (id == CYBERBLADEAi1D);
98 }
99
100 static int is_xp(int id)
101 {
102         return  (id == CYBERBLADEXPAi1) ||
103                 (id == CYBERBLADEXPm8) ||
104                 (id == CYBERBLADEXPm16);
105 }
106
107 static int is3Dchip(int id)
108 {
109         return ((id == BLADE3D) || (id == CYBERBLADEE4) ||
110                 (id == CYBERBLADEi7) || (id == CYBERBLADEi7D) ||
111                 (id == CYBER9397) || (id == CYBER9397DVD) ||
112                 (id == CYBER9520) || (id == CYBER9525DVD) ||
113                 (id == IMAGE975) || (id == IMAGE985) ||
114                 (id == CYBERBLADEi1) || (id == CYBERBLADEi1D) ||
115                 (id == CYBERBLADEAi1) || (id == CYBERBLADEAi1D) ||
116                 (id == CYBERBLADEXPm8) || (id == CYBERBLADEXPm16) ||
117                 (id == CYBERBLADEXPAi1));
118 }
119
120 static int iscyber(int id)
121 {
122         switch (id) {
123         case CYBER9388:
124         case CYBER9382:
125         case CYBER9385:
126         case CYBER9397:
127         case CYBER9397DVD:
128         case CYBER9520:
129         case CYBER9525DVD:
130         case CYBERBLADEE4:
131         case CYBERBLADEi7D:
132         case CYBERBLADEi1:
133         case CYBERBLADEi1D:
134         case CYBERBLADEAi1:
135         case CYBERBLADEAi1D:
136         case CYBERBLADEXPAi1:
137                 return 1;
138
139         case CYBER9320:
140         case TGUI9660:
141         case IMAGE975:
142         case IMAGE985:
143         case BLADE3D:
144         case CYBERBLADEi7:      /* VIA MPV4 integrated version */
145
146         default:
147                 /* case CYBERBLDAEXPm8:  Strange */
148                 /* case CYBERBLDAEXPm16: Strange */
149                 return 0;
150         }
151 }
152
153 static inline void t_outb(struct tridentfb_par *p, u8 val, u16 reg)
154 {
155         fb_writeb(val, p->io_virt + reg);
156 }
157
158 static inline u8 t_inb(struct tridentfb_par *p, u16 reg)
159 {
160         return fb_readb(p->io_virt + reg);
161 }
162
163 static inline void writemmr(struct tridentfb_par *par, u16 r, u32 v)
164 {
165         fb_writel(v, par->io_virt + r);
166 }
167
168 static inline u32 readmmr(struct tridentfb_par *par, u16 r)
169 {
170         return fb_readl(par->io_virt + r);
171 }
172
173 /*
174  * Blade specific acceleration.
175  */
176
177 #define point(x, y) ((y) << 16 | (x))
178 #define STA     0x2120
179 #define CMD     0x2144
180 #define ROP     0x2148
181 #define CLR     0x2160
182 #define SR1     0x2100
183 #define SR2     0x2104
184 #define DR1     0x2108
185 #define DR2     0x210C
186
187 #define ROP_S   0xCC
188
189 static void blade_init_accel(struct tridentfb_par *par, int pitch, int bpp)
190 {
191         int v1 = (pitch >> 3) << 20;
192         int tmp = 0, v2;
193         switch (bpp) {
194         case 8:
195                 tmp = 0;
196                 break;
197         case 15:
198                 tmp = 5;
199                 break;
200         case 16:
201                 tmp = 1;
202                 break;
203         case 24:
204         case 32:
205                 tmp = 2;
206                 break;
207         }
208         v2 = v1 | (tmp << 29);
209         writemmr(par, 0x21C0, v2);
210         writemmr(par, 0x21C4, v2);
211         writemmr(par, 0x21B8, v2);
212         writemmr(par, 0x21BC, v2);
213         writemmr(par, 0x21D0, v1);
214         writemmr(par, 0x21D4, v1);
215         writemmr(par, 0x21C8, v1);
216         writemmr(par, 0x21CC, v1);
217         writemmr(par, 0x216C, 0);
218 }
219
220 static void blade_wait_engine(struct tridentfb_par *par)
221 {
222         while (readmmr(par, STA) & 0xFA800000) ;
223 }
224
225 static void blade_fill_rect(struct tridentfb_par *par,
226                             u32 x, u32 y, u32 w, u32 h, u32 c, u32 rop)
227 {
228         writemmr(par, CLR, c);
229         writemmr(par, ROP, rop ? 0x66 : ROP_S);
230         writemmr(par, CMD, 0x20000000 | 1 << 19 | 1 << 4 | 2 << 2);
231
232         writemmr(par, DR1, point(x, y));
233         writemmr(par, DR2, point(x + w - 1, y + h - 1));
234 }
235
236 static void blade_copy_rect(struct tridentfb_par *par,
237                             u32 x1, u32 y1, u32 x2, u32 y2, u32 w, u32 h)
238 {
239         u32 s1, s2, d1, d2;
240         int direction = 2;
241         s1 = point(x1, y1);
242         s2 = point(x1 + w - 1, y1 + h - 1);
243         d1 = point(x2, y2);
244         d2 = point(x2 + w - 1, y2 + h - 1);
245
246         if ((y1 > y2) || ((y1 == y2) && (x1 > x2)))
247                 direction = 0;
248
249         writemmr(par, ROP, ROP_S);
250         writemmr(par, CMD, 0xE0000000 | 1 << 19 | 1 << 4 | 1 << 2 | direction);
251
252         writemmr(par, SR1, direction ? s2 : s1);
253         writemmr(par, SR2, direction ? s1 : s2);
254         writemmr(par, DR1, direction ? d2 : d1);
255         writemmr(par, DR2, direction ? d1 : d2);
256 }
257
258 /*
259  * BladeXP specific acceleration functions
260  */
261
262 #define ROP_P 0xF0
263 #define masked_point(x, y) ((y & 0xffff)<<16|(x & 0xffff))
264
265 static void xp_init_accel(struct tridentfb_par *par, int pitch, int bpp)
266 {
267         int tmp = 0, v1;
268         unsigned char x = 0;
269
270         switch (bpp) {
271         case 8:
272                 x = 0;
273                 break;
274         case 16:
275                 x = 1;
276                 break;
277         case 24:
278                 x = 3;
279                 break;
280         case 32:
281                 x = 2;
282                 break;
283         }
284
285         switch (pitch << (bpp >> 3)) {
286         case 8192:
287         case 512:
288                 x |= 0x00;
289                 break;
290         case 1024:
291                 x |= 0x04;
292                 break;
293         case 2048:
294                 x |= 0x08;
295                 break;
296         case 4096:
297                 x |= 0x0C;
298                 break;
299         }
300
301         t_outb(par, x, 0x2125);
302
303         eng_oper = x | 0x40;
304
305         switch (bpp) {
306         case 8:
307                 tmp = 18;
308                 break;
309         case 15:
310         case 16:
311                 tmp = 19;
312                 break;
313         case 24:
314         case 32:
315                 tmp = 20;
316                 break;
317         }
318
319         v1 = pitch << tmp;
320
321         writemmr(par, 0x2154, v1);
322         writemmr(par, 0x2150, v1);
323         t_outb(par, 3, 0x2126);
324 }
325
326 static void xp_wait_engine(struct tridentfb_par *par)
327 {
328         int busy;
329         int count, timeout;
330
331         count = 0;
332         timeout = 0;
333         for (;;) {
334                 busy = t_inb(par, STA) & 0x80;
335                 if (busy != 0x80)
336                         return;
337                 count++;
338                 if (count == 10000000) {
339                         /* Timeout */
340                         count = 9990000;
341                         timeout++;
342                         if (timeout == 8) {
343                                 /* Reset engine */
344                                 t_outb(par, 0x00, 0x2120);
345                                 return;
346                         }
347                 }
348         }
349 }
350
351 static void xp_fill_rect(struct tridentfb_par *par,
352                          u32 x, u32 y, u32 w, u32 h, u32 c, u32 rop)
353 {
354         writemmr(par, 0x2127, ROP_P);
355         writemmr(par, 0x2158, c);
356         writemmr(par, 0x2128, 0x4000);
357         writemmr(par, 0x2140, masked_point(h, w));
358         writemmr(par, 0x2138, masked_point(y, x));
359         t_outb(par, 0x01, 0x2124);
360         t_outb(par, eng_oper, 0x2125);
361 }
362
363 static void xp_copy_rect(struct tridentfb_par *par,
364                          u32 x1, u32 y1, u32 x2, u32 y2, u32 w, u32 h)
365 {
366         int direction;
367         u32 x1_tmp, x2_tmp, y1_tmp, y2_tmp;
368
369         direction = 0x0004;
370
371         if ((x1 < x2) && (y1 == y2)) {
372                 direction |= 0x0200;
373                 x1_tmp = x1 + w - 1;
374                 x2_tmp = x2 + w - 1;
375         } else {
376                 x1_tmp = x1;
377                 x2_tmp = x2;
378         }
379
380         if (y1 < y2) {
381                 direction |= 0x0100;
382                 y1_tmp = y1 + h - 1;
383                 y2_tmp = y2 + h - 1;
384         } else {
385                 y1_tmp = y1;
386                 y2_tmp = y2;
387         }
388
389         writemmr(par, 0x2128, direction);
390         t_outb(par, ROP_S, 0x2127);
391         writemmr(par, 0x213C, masked_point(y1_tmp, x1_tmp));
392         writemmr(par, 0x2138, masked_point(y2_tmp, x2_tmp));
393         writemmr(par, 0x2140, masked_point(h, w));
394         t_outb(par, 0x01, 0x2124);
395 }
396
397 /*
398  * Image specific acceleration functions
399  */
400 static void image_init_accel(struct tridentfb_par *par, int pitch, int bpp)
401 {
402         int tmp = 0;
403         switch (bpp) {
404         case 8:
405                 tmp = 0;
406                 break;
407         case 15:
408                 tmp = 5;
409                 break;
410         case 16:
411                 tmp = 1;
412                 break;
413         case 24:
414         case 32:
415                 tmp = 2;
416                 break;
417         }
418         writemmr(par, 0x2120, 0xF0000000);
419         writemmr(par, 0x2120, 0x40000000 | tmp);
420         writemmr(par, 0x2120, 0x80000000);
421         writemmr(par, 0x2144, 0x00000000);
422         writemmr(par, 0x2148, 0x00000000);
423         writemmr(par, 0x2150, 0x00000000);
424         writemmr(par, 0x2154, 0x00000000);
425         writemmr(par, 0x2120, 0x60000000 | (pitch << 16) | pitch);
426         writemmr(par, 0x216C, 0x00000000);
427         writemmr(par, 0x2170, 0x00000000);
428         writemmr(par, 0x217C, 0x00000000);
429         writemmr(par, 0x2120, 0x10000000);
430         writemmr(par, 0x2130, (2047 << 16) | 2047);
431 }
432
433 static void image_wait_engine(struct tridentfb_par *par)
434 {
435         while (readmmr(par, 0x2164) & 0xF0000000) ;
436 }
437
438 static void image_fill_rect(struct tridentfb_par *par,
439                             u32 x, u32 y, u32 w, u32 h, u32 c, u32 rop)
440 {
441         writemmr(par, 0x2120, 0x80000000);
442         writemmr(par, 0x2120, 0x90000000 | ROP_S);
443
444         writemmr(par, 0x2144, c);
445
446         writemmr(par, DR1, point(x, y));
447         writemmr(par, DR2, point(x + w - 1, y + h - 1));
448
449         writemmr(par, 0x2124, 0x80000000 | 3 << 22 | 1 << 10 | 1 << 9);
450 }
451
452 static void image_copy_rect(struct tridentfb_par *par,
453                             u32 x1, u32 y1, u32 x2, u32 y2, u32 w, u32 h)
454 {
455         u32 s1, s2, d1, d2;
456         int direction = 2;
457         s1 = point(x1, y1);
458         s2 = point(x1 + w - 1, y1 + h - 1);
459         d1 = point(x2, y2);
460         d2 = point(x2 + w - 1, y2 + h - 1);
461
462         if ((y1 > y2) || ((y1 == y2) && (x1 > x2)))
463                 direction = 0;
464
465         writemmr(par, 0x2120, 0x80000000);
466         writemmr(par, 0x2120, 0x90000000 | ROP_S);
467
468         writemmr(par, SR1, direction ? s2 : s1);
469         writemmr(par, SR2, direction ? s1 : s2);
470         writemmr(par, DR1, direction ? d2 : d1);
471         writemmr(par, DR2, direction ? d1 : d2);
472         writemmr(par, 0x2124,
473                  0x80000000 | 1 << 22 | 1 << 10 | 1 << 7 | direction);
474 }
475
476 /*
477  * Accel functions called by the upper layers
478  */
479 #ifdef CONFIG_FB_TRIDENT_ACCEL
480 static void tridentfb_fillrect(struct fb_info *info,
481                                const struct fb_fillrect *fr)
482 {
483         struct tridentfb_par *par = info->par;
484         int bpp = info->var.bits_per_pixel;
485         int col = 0;
486
487         switch (bpp) {
488         default:
489         case 8:
490                 col |= fr->color;
491                 col |= col << 8;
492                 col |= col << 16;
493                 break;
494         case 16:
495                 col = ((u32 *)(info->pseudo_palette))[fr->color];
496                 break;
497         case 32:
498                 col = ((u32 *)(info->pseudo_palette))[fr->color];
499                 break;
500         }
501
502         par->fill_rect(par, fr->dx, fr->dy, fr->width,
503                        fr->height, col, fr->rop);
504         par->wait_engine(par);
505 }
506 static void tridentfb_copyarea(struct fb_info *info,
507                                const struct fb_copyarea *ca)
508 {
509         struct tridentfb_par *par = info->par;
510
511         par->copy_rect(par, ca->sx, ca->sy, ca->dx, ca->dy,
512                        ca->width, ca->height);
513         par->wait_engine(par);
514 }
515 #else /* !CONFIG_FB_TRIDENT_ACCEL */
516 #define tridentfb_fillrect cfb_fillrect
517 #define tridentfb_copyarea cfb_copyarea
518 #endif /* CONFIG_FB_TRIDENT_ACCEL */
519
520
521 /*
522  * Hardware access functions
523  */
524
525 static inline unsigned char read3X4(struct tridentfb_par *par, int reg)
526 {
527         return vga_mm_rcrt(par->io_virt, reg);
528 }
529
530 static inline void write3X4(struct tridentfb_par *par, int reg,
531                             unsigned char val)
532 {
533         vga_mm_wcrt(par->io_virt, reg, val);
534 }
535
536 static inline unsigned char read3CE(struct tridentfb_par *par,
537                                     unsigned char reg)
538 {
539         return vga_mm_rgfx(par->io_virt, reg);
540 }
541
542 static inline void writeAttr(struct tridentfb_par *par, int reg,
543                              unsigned char val)
544 {
545         fb_readb(par->io_virt + VGA_IS1_RC);    /* flip-flop to index */
546         vga_mm_wattr(par->io_virt, reg, val);
547 }
548
549 static inline void write3CE(struct tridentfb_par *par, int reg,
550                             unsigned char val)
551 {
552         vga_mm_wgfx(par->io_virt, reg, val);
553 }
554
555 static void enable_mmio(void)
556 {
557         /* Goto New Mode */
558         vga_io_rseq(0x0B);
559
560         /* Unprotect registers */
561         vga_io_wseq(NewMode1, 0x80);
562
563         /* Enable MMIO */
564         outb(PCIReg, 0x3D4);
565         outb(inb(0x3D5) | 0x01, 0x3D5);
566 }
567
568 static void disable_mmio(struct tridentfb_par *par)
569 {
570         /* Goto New Mode */
571         vga_mm_rseq(par->io_virt, 0x0B);
572
573         /* Unprotect registers */
574         vga_mm_wseq(par->io_virt, NewMode1, 0x80);
575
576         /* Disable MMIO */
577         t_outb(par, PCIReg, 0x3D4);
578         t_outb(par, t_inb(par, 0x3D5) & ~0x01, 0x3D5);
579 }
580
581 static void crtc_unlock(struct tridentfb_par *par)
582 {
583         write3X4(par, VGA_CRTC_V_SYNC_END,
584                  read3X4(par, VGA_CRTC_V_SYNC_END) & 0x7F);
585 }
586
587 /*  Return flat panel's maximum x resolution */
588 static int __devinit get_nativex(struct tridentfb_par *par)
589 {
590         int x, y, tmp;
591
592         if (nativex)
593                 return nativex;
594
595         tmp = (read3CE(par, VertStretch) >> 4) & 3;
596
597         switch (tmp) {
598         case 0:
599                 x = 1280; y = 1024;
600                 break;
601         case 2:
602                 x = 1024; y = 768;
603                 break;
604         case 3:
605                 x = 800; y = 600;
606                 break;
607         case 4:
608                 x = 1400; y = 1050;
609                 break;
610         case 1:
611         default:
612                 x = 640;  y = 480;
613                 break;
614         }
615
616         output("%dx%d flat panel found\n", x, y);
617         return x;
618 }
619
620 /* Set pitch */
621 static void set_lwidth(struct tridentfb_par *par, int width)
622 {
623         write3X4(par, VGA_CRTC_OFFSET, width & 0xFF);
624         write3X4(par, AddColReg,
625                  (read3X4(par, AddColReg) & 0xCF) | ((width & 0x300) >> 4));
626 }
627
628 /* For resolutions smaller than FP resolution stretch */
629 static void screen_stretch(struct tridentfb_par *par)
630 {
631         if (par->chip_id != CYBERBLADEXPAi1)
632                 write3CE(par, BiosReg, 0);
633         else
634                 write3CE(par, BiosReg, 8);
635         write3CE(par, VertStretch, (read3CE(par, VertStretch) & 0x7C) | 1);
636         write3CE(par, HorStretch, (read3CE(par, HorStretch) & 0x7C) | 1);
637 }
638
639 /* For resolutions smaller than FP resolution center */
640 static void screen_center(struct tridentfb_par *par)
641 {
642         write3CE(par, VertStretch, (read3CE(par, VertStretch) & 0x7C) | 0x80);
643         write3CE(par, HorStretch, (read3CE(par, HorStretch) & 0x7C) | 0x80);
644 }
645
646 /* Address of first shown pixel in display memory */
647 static void set_screen_start(struct tridentfb_par *par, int base)
648 {
649         u8 tmp;
650         write3X4(par, VGA_CRTC_START_LO, base & 0xFF);
651         write3X4(par, VGA_CRTC_START_HI, (base & 0xFF00) >> 8);
652         tmp = read3X4(par, CRTCModuleTest) & 0xDF;
653         write3X4(par, CRTCModuleTest, tmp | ((base & 0x10000) >> 11));
654         tmp = read3X4(par, CRTHiOrd) & 0xF8;
655         write3X4(par, CRTHiOrd, tmp | ((base & 0xE0000) >> 17));
656 }
657
658 /* Set dotclock frequency */
659 static void set_vclk(struct tridentfb_par *par, unsigned long freq)
660 {
661         int m, n, k;
662         unsigned long f, fi, d, di;
663         unsigned char lo = 0, hi = 0;
664
665         d = 20000;
666         for (k = 2; k >= 0; k--)
667                 for (m = 0; m < 63; m++)
668                         for (n = 0; n < 128; n++) {
669                                 fi = ((14318l * (n + 8)) / (m + 2)) >> k;
670                                 if ((di = abs(fi - freq)) < d) {
671                                         d = di;
672                                         f = fi;
673                                         lo = n;
674                                         hi = (k << 6) | m;
675                                 }
676                                 if (fi > freq)
677                                         break;
678                         }
679         if (is3Dchip(par->chip_id)) {
680                 vga_mm_wseq(par->io_virt, ClockHigh, hi);
681                 vga_mm_wseq(par->io_virt, ClockLow, lo);
682         } else {
683                 outb(lo, 0x43C8);
684                 outb(hi, 0x43C9);
685         }
686         debug("VCLK = %X %X\n", hi, lo);
687 }
688
689 /* Set number of lines for flat panels*/
690 static void set_number_of_lines(struct tridentfb_par *par, int lines)
691 {
692         int tmp = read3CE(par, CyberEnhance) & 0x8F;
693         if (lines > 1024)
694                 tmp |= 0x50;
695         else if (lines > 768)
696                 tmp |= 0x30;
697         else if (lines > 600)
698                 tmp |= 0x20;
699         else if (lines > 480)
700                 tmp |= 0x10;
701         write3CE(par, CyberEnhance, tmp);
702 }
703
704 /*
705  * If we see that FP is active we assume we have one.
706  * Otherwise we have a CRT display. User can override.
707  */
708 static int __devinit is_flatpanel(struct tridentfb_par *par)
709 {
710         if (fp)
711                 return 1;
712         if (crt || !iscyber(par->chip_id))
713                 return 0;
714         return (read3CE(par, FPConfig) & 0x10) ? 1 : 0;
715 }
716
717 /* Try detecting the video memory size */
718 static unsigned int __devinit get_memsize(struct tridentfb_par *par)
719 {
720         unsigned char tmp, tmp2;
721         unsigned int k;
722
723         /* If memory size provided by user */
724         if (memsize)
725                 k = memsize * Kb;
726         else
727                 switch (par->chip_id) {
728                 case CYBER9525DVD:
729                         k = 2560 * Kb;
730                         break;
731                 default:
732                         tmp = read3X4(par, SPR) & 0x0F;
733                         switch (tmp) {
734
735                         case 0x01:
736                                 k = 512 * Kb;
737                                 break;
738                         case 0x02:
739                                 k = 6 * Mb;     /* XP */
740                                 break;
741                         case 0x03:
742                                 k = 1 * Mb;
743                                 break;
744                         case 0x04:
745                                 k = 8 * Mb;
746                                 break;
747                         case 0x06:
748                                 k = 10 * Mb;    /* XP */
749                                 break;
750                         case 0x07:
751                                 k = 2 * Mb;
752                                 break;
753                         case 0x08:
754                                 k = 12 * Mb;    /* XP */
755                                 break;
756                         case 0x0A:
757                                 k = 14 * Mb;    /* XP */
758                                 break;
759                         case 0x0C:
760                                 k = 16 * Mb;    /* XP */
761                                 break;
762                         case 0x0E:              /* XP */
763
764                                 tmp2 = vga_mm_rseq(par->io_virt, 0xC1);
765                                 switch (tmp2) {
766                                 case 0x00:
767                                         k = 20 * Mb;
768                                         break;
769                                 case 0x01:
770                                         k = 24 * Mb;
771                                         break;
772                                 case 0x10:
773                                         k = 28 * Mb;
774                                         break;
775                                 case 0x11:
776                                         k = 32 * Mb;
777                                         break;
778                                 default:
779                                         k = 1 * Mb;
780                                         break;
781                                 }
782                                 break;
783
784                         case 0x0F:
785                                 k = 4 * Mb;
786                                 break;
787                         default:
788                                 k = 1 * Mb;
789                                 break;
790                         }
791                 }
792
793         k -= memdiff * Kb;
794         output("framebuffer size = %d Kb\n", k / Kb);
795         return k;
796 }
797
798 /* See if we can handle the video mode described in var */
799 static int tridentfb_check_var(struct fb_var_screeninfo *var,
800                                struct fb_info *info)
801 {
802         struct tridentfb_par *par = info->par;
803         int bpp = var->bits_per_pixel;
804         debug("enter\n");
805
806         /* check color depth */
807         if (bpp == 24)
808                 bpp = var->bits_per_pixel = 32;
809         /* check whether resolution fits on panel and in memory */
810         if (par->flatpanel && nativex && var->xres > nativex)
811                 return -EINVAL;
812         if (var->xres * var->yres_virtual * bpp / 8 > info->fix.smem_len)
813                 return -EINVAL;
814
815         switch (bpp) {
816         case 8:
817                 var->red.offset = 0;
818                 var->green.offset = 0;
819                 var->blue.offset = 0;
820                 var->red.length = 6;
821                 var->green.length = 6;
822                 var->blue.length = 6;
823                 break;
824         case 16:
825                 var->red.offset = 11;
826                 var->green.offset = 5;
827                 var->blue.offset = 0;
828                 var->red.length = 5;
829                 var->green.length = 6;
830                 var->blue.length = 5;
831                 break;
832         case 32:
833                 var->red.offset = 16;
834                 var->green.offset = 8;
835                 var->blue.offset = 0;
836                 var->red.length = 8;
837                 var->green.length = 8;
838                 var->blue.length = 8;
839                 break;
840         default:
841                 return -EINVAL;
842         }
843         debug("exit\n");
844
845         return 0;
846
847 }
848
849 /* Pan the display */
850 static int tridentfb_pan_display(struct fb_var_screeninfo *var,
851                                  struct fb_info *info)
852 {
853         struct tridentfb_par *par = info->par;
854         unsigned int offset;
855
856         debug("enter\n");
857         offset = (var->xoffset + (var->yoffset * var->xres))
858                 * var->bits_per_pixel / 32;
859         info->var.xoffset = var->xoffset;
860         info->var.yoffset = var->yoffset;
861         set_screen_start(par, offset);
862         debug("exit\n");
863         return 0;
864 }
865
866 static void shadowmode_on(struct tridentfb_par *par)
867 {
868         write3CE(par, CyberControl, read3CE(par, CyberControl) | 0x81);
869 }
870
871 static void shadowmode_off(struct tridentfb_par *par)
872 {
873         write3CE(par, CyberControl, read3CE(par, CyberControl) & 0x7E);
874 }
875
876 /* Set the hardware to the requested video mode */
877 static int tridentfb_set_par(struct fb_info *info)
878 {
879         struct tridentfb_par *par = (struct tridentfb_par *)(info->par);
880         u32 htotal, hdispend, hsyncstart, hsyncend, hblankstart, hblankend;
881         u32 vtotal, vdispend, vsyncstart, vsyncend, vblankstart, vblankend;
882         struct fb_var_screeninfo *var = &info->var;
883         int bpp = var->bits_per_pixel;
884         unsigned char tmp;
885         unsigned long vclk;
886
887         debug("enter\n");
888         hdispend = var->xres / 8 - 1;
889         hsyncstart = (var->xres + var->right_margin) / 8;
890         hsyncend = var->hsync_len / 8;
891         htotal =
892                 (var->xres + var->left_margin + var->right_margin +
893                  var->hsync_len) / 8 - 10;
894         hblankstart = hdispend + 1;
895         hblankend = htotal + 5;
896
897         vdispend = var->yres - 1;
898         vsyncstart = var->yres + var->lower_margin;
899         vsyncend = var->vsync_len;
900         vtotal = var->upper_margin + vsyncstart + vsyncend - 2;
901         vblankstart = var->yres;
902         vblankend = vtotal + 2;
903
904         crtc_unlock(par);
905         write3CE(par, CyberControl, 8);
906
907         if (par->flatpanel && var->xres < nativex) {
908                 /*
909                  * on flat panels with native size larger
910                  * than requested resolution decide whether
911                  * we stretch or center
912                  */
913                 t_outb(par, 0xEB, VGA_MIS_W);
914
915                 shadowmode_on(par);
916
917                 if (center)
918                         screen_center(par);
919                 else if (stretch)
920                         screen_stretch(par);
921
922         } else {
923                 t_outb(par, 0x2B, VGA_MIS_W);
924                 write3CE(par, CyberControl, 8);
925         }
926
927         /* vertical timing values */
928         write3X4(par, VGA_CRTC_V_TOTAL, vtotal & 0xFF);
929         write3X4(par, VGA_CRTC_V_DISP_END, vdispend & 0xFF);
930         write3X4(par, VGA_CRTC_V_SYNC_START, vsyncstart & 0xFF);
931         write3X4(par, VGA_CRTC_V_SYNC_END, (vsyncend & 0x0F));
932         write3X4(par, VGA_CRTC_V_BLANK_START, vblankstart & 0xFF);
933         write3X4(par, VGA_CRTC_V_BLANK_END, 0 /* p->vblankend & 0xFF */);
934
935         /* horizontal timing values */
936         write3X4(par, VGA_CRTC_H_TOTAL, htotal & 0xFF);
937         write3X4(par, VGA_CRTC_H_DISP, hdispend & 0xFF);
938         write3X4(par, VGA_CRTC_H_SYNC_START, hsyncstart & 0xFF);
939         write3X4(par, VGA_CRTC_H_SYNC_END,
940                  (hsyncend & 0x1F) | ((hblankend & 0x20) << 2));
941         write3X4(par, VGA_CRTC_H_BLANK_START, hblankstart & 0xFF);
942         write3X4(par, VGA_CRTC_H_BLANK_END, 0 /* (p->hblankend & 0x1F) */);
943
944         /* higher bits of vertical timing values */
945         tmp = 0x10;
946         if (vtotal & 0x100) tmp |= 0x01;
947         if (vdispend & 0x100) tmp |= 0x02;
948         if (vsyncstart & 0x100) tmp |= 0x04;
949         if (vblankstart & 0x100) tmp |= 0x08;
950
951         if (vtotal & 0x200) tmp |= 0x20;
952         if (vdispend & 0x200) tmp |= 0x40;
953         if (vsyncstart & 0x200) tmp |= 0x80;
954         write3X4(par, VGA_CRTC_OVERFLOW, tmp);
955
956         tmp = read3X4(par, CRTHiOrd) | 0x08;    /* line compare bit 10 */
957         if (vtotal & 0x400) tmp |= 0x80;
958         if (vblankstart & 0x400) tmp |= 0x40;
959         if (vsyncstart & 0x400) tmp |= 0x20;
960         if (vdispend & 0x400) tmp |= 0x10;
961         write3X4(par, CRTHiOrd, tmp);
962
963         tmp = 0;
964         if (htotal & 0x800) tmp |= 0x800 >> 11;
965         if (hblankstart & 0x800) tmp |= 0x800 >> 7;
966         write3X4(par, HorizOverflow, tmp);
967
968         tmp = 0x40;
969         if (vblankstart & 0x200) tmp |= 0x20;
970 //FIXME if (info->var.vmode & FB_VMODE_DOUBLE) tmp |= 0x80;  /* double scan for 200 line modes */
971         write3X4(par, VGA_CRTC_MAX_SCAN, tmp);
972
973         write3X4(par, VGA_CRTC_LINE_COMPARE, 0xFF);
974         write3X4(par, VGA_CRTC_PRESET_ROW, 0);
975         write3X4(par, VGA_CRTC_MODE, 0xC3);
976
977         write3X4(par, LinearAddReg, 0x20);      /* enable linear addressing */
978
979         tmp = (info->var.vmode & FB_VMODE_INTERLACED) ? 0x84 : 0x80;
980         /* enable access extended memory */
981         write3X4(par, CRTCModuleTest, tmp);
982
983         /* enable GE for text acceleration */
984         write3X4(par, GraphEngReg, 0x80);
985
986 #ifdef CONFIG_FB_TRIDENT_ACCEL
987         par->init_accel(par, info->var.xres, bpp);
988 #endif
989
990         switch (bpp) {
991         case 8:
992                 tmp = 0x00;
993                 break;
994         case 16:
995                 tmp = 0x05;
996                 break;
997         case 24:
998                 tmp = 0x29;
999                 break;
1000         case 32:
1001                 tmp = 0x09;
1002                 break;
1003         }
1004
1005         write3X4(par, PixelBusReg, tmp);
1006
1007         tmp = 0x10;
1008         if (iscyber(par->chip_id))
1009                 tmp |= 0x20;
1010         write3X4(par, DRAMControl, tmp);        /* both IO, linear enable */
1011
1012         write3X4(par, InterfaceSel, read3X4(par, InterfaceSel) | 0x40);
1013         write3X4(par, Performance, 0x92);
1014         /* MMIO & PCI read and write burst enable */
1015         write3X4(par, PCIReg, 0x07);
1016
1017         /* convert from picoseconds to kHz */
1018         vclk = PICOS2KHZ(info->var.pixclock);
1019         if (bpp == 32)
1020                 vclk *= 2;
1021         set_vclk(par, vclk);
1022
1023         vga_mm_wseq(par->io_virt, 0, 3);
1024         vga_mm_wseq(par->io_virt, 1, 1); /* set char clock 8 dots wide */
1025         /* enable 4 maps because needed in chain4 mode */
1026         vga_mm_wseq(par->io_virt, 2, 0x0F);
1027         vga_mm_wseq(par->io_virt, 3, 0);
1028         vga_mm_wseq(par->io_virt, 4, 0x0E); /* memory mode enable bitmaps ?? */
1029
1030         /* divide clock by 2 if 32bpp chain4 mode display and CPU path */
1031         write3CE(par, MiscExtFunc, (bpp == 32) ? 0x1A : 0x12);
1032         write3CE(par, 0x5, 0x40);       /* no CGA compat, allow 256 col */
1033         write3CE(par, 0x6, 0x05);       /* graphics mode */
1034         write3CE(par, 0x7, 0x0F);       /* planes? */
1035
1036         if (par->chip_id == CYBERBLADEXPAi1) {
1037                 /* This fixes snow-effect in 32 bpp */
1038                 write3X4(par, VGA_CRTC_H_SYNC_START, 0x84);
1039         }
1040
1041         /* graphics mode and support 256 color modes */
1042         writeAttr(par, 0x10, 0x41);
1043         writeAttr(par, 0x12, 0x0F);     /* planes */
1044         writeAttr(par, 0x13, 0);        /* horizontal pel panning */
1045
1046         /* colors */
1047         for (tmp = 0; tmp < 0x10; tmp++)
1048                 writeAttr(par, tmp, tmp);
1049         fb_readb(par->io_virt + VGA_IS1_RC);    /* flip-flop to index */
1050         t_outb(par, 0x20, VGA_ATT_W);           /* enable attr */
1051
1052         switch (bpp) {
1053         case 8:
1054                 tmp = 0;
1055                 break;
1056         case 15:
1057                 tmp = 0x10;
1058                 break;
1059         case 16:
1060                 tmp = 0x30;
1061                 break;
1062         case 24:
1063         case 32:
1064                 tmp = 0xD0;
1065                 break;
1066         }
1067
1068         t_inb(par, VGA_PEL_IW);
1069         t_inb(par, VGA_PEL_MSK);
1070         t_inb(par, VGA_PEL_MSK);
1071         t_inb(par, VGA_PEL_MSK);
1072         t_inb(par, VGA_PEL_MSK);
1073         t_outb(par, tmp, VGA_PEL_MSK);
1074         t_inb(par, VGA_PEL_IW);
1075
1076         if (par->flatpanel)
1077                 set_number_of_lines(par, info->var.yres);
1078         set_lwidth(par, info->var.xres * bpp / (4 * 16));
1079         info->fix.visual = (bpp == 8) ? FB_VISUAL_PSEUDOCOLOR : FB_VISUAL_TRUECOLOR;
1080         info->fix.line_length = info->var.xres * (bpp >> 3);
1081         info->cmap.len = (bpp == 8) ? 256 : 16;
1082         debug("exit\n");
1083         return 0;
1084 }
1085
1086 /* Set one color register */
1087 static int tridentfb_setcolreg(unsigned regno, unsigned red, unsigned green,
1088                                unsigned blue, unsigned transp,
1089                                struct fb_info *info)
1090 {
1091         int bpp = info->var.bits_per_pixel;
1092         struct tridentfb_par *par = info->par;
1093
1094         if (regno >= info->cmap.len)
1095                 return 1;
1096
1097         if (bpp == 8) {
1098                 t_outb(par, 0xFF, VGA_PEL_MSK);
1099                 t_outb(par, regno, VGA_PEL_IW);
1100
1101                 t_outb(par, red >> 10, VGA_PEL_D);
1102                 t_outb(par, green >> 10, VGA_PEL_D);
1103                 t_outb(par, blue >> 10, VGA_PEL_D);
1104
1105         } else if (regno < 16) {
1106                 if (bpp == 16) {        /* RGB 565 */
1107                         u32 col;
1108
1109                         col = (red & 0xF800) | ((green & 0xFC00) >> 5) |
1110                                 ((blue & 0xF800) >> 11);
1111                         col |= col << 16;
1112                         ((u32 *)(info->pseudo_palette))[regno] = col;
1113                 } else if (bpp == 32)           /* ARGB 8888 */
1114                         ((u32*)info->pseudo_palette)[regno] =
1115                                 ((transp & 0xFF00) << 16)       |
1116                                 ((red & 0xFF00) << 8)           |
1117                                 ((green & 0xFF00))              |
1118                                 ((blue & 0xFF00) >> 8);
1119         }
1120
1121 /*      debug("exit\n"); */
1122         return 0;
1123 }
1124
1125 /* Try blanking the screen.For flat panels it does nothing */
1126 static int tridentfb_blank(int blank_mode, struct fb_info *info)
1127 {
1128         unsigned char PMCont, DPMSCont;
1129         struct tridentfb_par *par = info->par;
1130
1131         debug("enter\n");
1132         if (par->flatpanel)
1133                 return 0;
1134         t_outb(par, 0x04, 0x83C8); /* Read DPMS Control */
1135         PMCont = t_inb(par, 0x83C6) & 0xFC;
1136         DPMSCont = read3CE(par, PowerStatus) & 0xFC;
1137         switch (blank_mode) {
1138         case FB_BLANK_UNBLANK:
1139                 /* Screen: On, HSync: On, VSync: On */
1140         case FB_BLANK_NORMAL:
1141                 /* Screen: Off, HSync: On, VSync: On */
1142                 PMCont |= 0x03;
1143                 DPMSCont |= 0x00;
1144                 break;
1145         case FB_BLANK_HSYNC_SUSPEND:
1146                 /* Screen: Off, HSync: Off, VSync: On */
1147                 PMCont |= 0x02;
1148                 DPMSCont |= 0x01;
1149                 break;
1150         case FB_BLANK_VSYNC_SUSPEND:
1151                 /* Screen: Off, HSync: On, VSync: Off */
1152                 PMCont |= 0x02;
1153                 DPMSCont |= 0x02;
1154                 break;
1155         case FB_BLANK_POWERDOWN:
1156                 /* Screen: Off, HSync: Off, VSync: Off */
1157                 PMCont |= 0x00;
1158                 DPMSCont |= 0x03;
1159                 break;
1160         }
1161
1162         write3CE(par, PowerStatus, DPMSCont);
1163         t_outb(par, 4, 0x83C8);
1164         t_outb(par, PMCont, 0x83C6);
1165
1166         debug("exit\n");
1167
1168         /* let fbcon do a softblank for us */
1169         return (blank_mode == FB_BLANK_NORMAL) ? 1 : 0;
1170 }
1171
1172 static struct fb_ops tridentfb_ops = {
1173         .owner = THIS_MODULE,
1174         .fb_setcolreg = tridentfb_setcolreg,
1175         .fb_pan_display = tridentfb_pan_display,
1176         .fb_blank = tridentfb_blank,
1177         .fb_check_var = tridentfb_check_var,
1178         .fb_set_par = tridentfb_set_par,
1179         .fb_fillrect = tridentfb_fillrect,
1180         .fb_copyarea = tridentfb_copyarea,
1181         .fb_imageblit = cfb_imageblit,
1182 };
1183
1184 static int __devinit trident_pci_probe(struct pci_dev *dev,
1185                                        const struct pci_device_id *id)
1186 {
1187         int err;
1188         unsigned char revision;
1189         struct fb_info *info;
1190         struct tridentfb_par *default_par;
1191         int defaultaccel;
1192         int chip3D;
1193         int chip_id;
1194
1195         err = pci_enable_device(dev);
1196         if (err)
1197                 return err;
1198
1199         info = framebuffer_alloc(sizeof(struct tridentfb_par), &dev->dev);
1200         if (!info)
1201                 return -ENOMEM;
1202         default_par = info->par;
1203
1204         chip_id = id->device;
1205
1206         if (chip_id == CYBERBLADEi1)
1207                 output("*** Please do use cyblafb, Cyberblade/i1 support "
1208                        "will soon be removed from tridentfb!\n");
1209
1210
1211         /* If PCI id is 0x9660 then further detect chip type */
1212
1213         if (chip_id == TGUI9660) {
1214                 revision = vga_io_rseq(RevisionID);
1215
1216                 switch (revision) {
1217                 case 0x22:
1218                 case 0x23:
1219                         chip_id = CYBER9397;
1220                         break;
1221                 case 0x2A:
1222                         chip_id = CYBER9397DVD;
1223                         break;
1224                 case 0x30:
1225                 case 0x33:
1226                 case 0x34:
1227                 case 0x35:
1228                 case 0x38:
1229                 case 0x3A:
1230                 case 0xB3:
1231                         chip_id = CYBER9385;
1232                         break;
1233                 case 0x40 ... 0x43:
1234                         chip_id = CYBER9382;
1235                         break;
1236                 case 0x4A:
1237                         chip_id = CYBER9388;
1238                         break;
1239                 default:
1240                         break;
1241                 }
1242         }
1243
1244         chip3D = is3Dchip(chip_id);
1245
1246         if (is_xp(chip_id)) {
1247                 default_par->init_accel = xp_init_accel;
1248                 default_par->wait_engine = xp_wait_engine;
1249                 default_par->fill_rect = xp_fill_rect;
1250                 default_par->copy_rect = xp_copy_rect;
1251         } else if (is_blade(chip_id)) {
1252                 default_par->init_accel = blade_init_accel;
1253                 default_par->wait_engine = blade_wait_engine;
1254                 default_par->fill_rect = blade_fill_rect;
1255                 default_par->copy_rect = blade_copy_rect;
1256         } else {
1257                 default_par->init_accel = image_init_accel;
1258                 default_par->wait_engine = image_wait_engine;
1259                 default_par->fill_rect = image_fill_rect;
1260                 default_par->copy_rect = image_copy_rect;
1261         }
1262
1263         default_par->chip_id = chip_id;
1264
1265         /* acceleration is on by default for 3D chips */
1266         defaultaccel = chip3D && !noaccel;
1267
1268         /* setup MMIO region */
1269         tridentfb_fix.mmio_start = pci_resource_start(dev, 1);
1270         tridentfb_fix.mmio_len = chip3D ? 0x20000 : 0x10000;
1271
1272         if (!request_mem_region(tridentfb_fix.mmio_start, tridentfb_fix.mmio_len, "tridentfb")) {
1273                 debug("request_region failed!\n");
1274                 return -1;
1275         }
1276
1277         default_par->io_virt = ioremap_nocache(tridentfb_fix.mmio_start,
1278                                                tridentfb_fix.mmio_len);
1279
1280         if (!default_par->io_virt) {
1281                 debug("ioremap failed\n");
1282                 err = -1;
1283                 goto out_unmap1;
1284         }
1285
1286         enable_mmio();
1287
1288         /* setup framebuffer memory */
1289         tridentfb_fix.smem_start = pci_resource_start(dev, 0);
1290         tridentfb_fix.smem_len = get_memsize(default_par);
1291
1292         if (!request_mem_region(tridentfb_fix.smem_start, tridentfb_fix.smem_len, "tridentfb")) {
1293                 debug("request_mem_region failed!\n");
1294                 disable_mmio(info->par);
1295                 err = -1;
1296                 goto out_unmap1;
1297         }
1298
1299         info->screen_base = ioremap_nocache(tridentfb_fix.smem_start,
1300                                             tridentfb_fix.smem_len);
1301
1302         if (!info->screen_base) {
1303                 debug("ioremap failed\n");
1304                 err = -1;
1305                 goto out_unmap2;
1306         }
1307
1308         output("%s board found\n", pci_name(dev));
1309         default_par->flatpanel = is_flatpanel(default_par);
1310
1311         if (default_par->flatpanel)
1312                 nativex = get_nativex(default_par);
1313
1314         info->fix = tridentfb_fix;
1315         info->fbops = &tridentfb_ops;
1316
1317
1318         info->flags = FBINFO_DEFAULT | FBINFO_HWACCEL_YPAN;
1319 #ifdef CONFIG_FB_TRIDENT_ACCEL
1320         info->flags |= FBINFO_HWACCEL_COPYAREA | FBINFO_HWACCEL_FILLRECT;
1321 #endif
1322         if (!fb_find_mode(&info->var, info,
1323                           mode_option, NULL, 0, NULL, bpp)) {
1324                 err = -EINVAL;
1325                 goto out_unmap2;
1326         }
1327         err = fb_alloc_cmap(&info->cmap, 256, 0);
1328         if (err < 0)
1329                 goto out_unmap2;
1330
1331         if (defaultaccel && default_par->init_accel)
1332                 info->var.accel_flags |= FB_ACCELF_TEXT;
1333         else
1334                 info->var.accel_flags &= ~FB_ACCELF_TEXT;
1335         info->var.activate |= FB_ACTIVATE_NOW;
1336         info->device = &dev->dev;
1337         if (register_framebuffer(info) < 0) {
1338                 printk(KERN_ERR "tridentfb: could not register Trident framebuffer\n");
1339                 fb_dealloc_cmap(&info->cmap);
1340                 err = -EINVAL;
1341                 goto out_unmap2;
1342         }
1343         output("fb%d: %s frame buffer device %dx%d-%dbpp\n",
1344            info->node, info->fix.id, info->var.xres,
1345            info->var.yres, info->var.bits_per_pixel);
1346
1347         pci_set_drvdata(dev, info);
1348         return 0;
1349
1350 out_unmap2:
1351         if (info->screen_base)
1352                 iounmap(info->screen_base);
1353         release_mem_region(tridentfb_fix.smem_start, tridentfb_fix.smem_len);
1354         disable_mmio(info->par);
1355 out_unmap1:
1356         if (default_par->io_virt)
1357                 iounmap(default_par->io_virt);
1358         release_mem_region(tridentfb_fix.mmio_start, tridentfb_fix.mmio_len);
1359         framebuffer_release(info);
1360         return err;
1361 }
1362
1363 static void __devexit trident_pci_remove(struct pci_dev *dev)
1364 {
1365         struct fb_info *info = pci_get_drvdata(dev);
1366         struct tridentfb_par *par = info->par;
1367
1368         unregister_framebuffer(info);
1369         iounmap(par->io_virt);
1370         iounmap(info->screen_base);
1371         release_mem_region(tridentfb_fix.smem_start, tridentfb_fix.smem_len);
1372         release_mem_region(tridentfb_fix.mmio_start, tridentfb_fix.mmio_len);
1373         pci_set_drvdata(dev, NULL);
1374         framebuffer_release(info);
1375 }
1376
1377 /* List of boards that we are trying to support */
1378 static struct pci_device_id trident_devices[] = {
1379         {PCI_VENDOR_ID_TRIDENT, BLADE3D, PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0},
1380         {PCI_VENDOR_ID_TRIDENT, CYBERBLADEi7, PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0},
1381         {PCI_VENDOR_ID_TRIDENT, CYBERBLADEi7D, PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0},
1382         {PCI_VENDOR_ID_TRIDENT, CYBERBLADEi1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0},
1383         {PCI_VENDOR_ID_TRIDENT, CYBERBLADEi1D, PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0},
1384         {PCI_VENDOR_ID_TRIDENT, CYBERBLADEAi1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0},
1385         {PCI_VENDOR_ID_TRIDENT, CYBERBLADEAi1D, PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0},
1386         {PCI_VENDOR_ID_TRIDENT, CYBERBLADEE4, PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0},
1387         {PCI_VENDOR_ID_TRIDENT, TGUI9660, PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0},
1388         {PCI_VENDOR_ID_TRIDENT, IMAGE975, PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0},
1389         {PCI_VENDOR_ID_TRIDENT, IMAGE985, PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0},
1390         {PCI_VENDOR_ID_TRIDENT, CYBER9320, PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0},
1391         {PCI_VENDOR_ID_TRIDENT, CYBER9388, PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0},
1392         {PCI_VENDOR_ID_TRIDENT, CYBER9520, PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0},
1393         {PCI_VENDOR_ID_TRIDENT, CYBER9525DVD, PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0},
1394         {PCI_VENDOR_ID_TRIDENT, CYBER9397, PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0},
1395         {PCI_VENDOR_ID_TRIDENT, CYBER9397DVD, PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0},
1396         {PCI_VENDOR_ID_TRIDENT, CYBERBLADEXPAi1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0},
1397         {PCI_VENDOR_ID_TRIDENT, CYBERBLADEXPm8, PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0},
1398         {PCI_VENDOR_ID_TRIDENT, CYBERBLADEXPm16, PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0},
1399         {0,}
1400 };
1401
1402 MODULE_DEVICE_TABLE(pci, trident_devices);
1403
1404 static struct pci_driver tridentfb_pci_driver = {
1405         .name = "tridentfb",
1406         .id_table = trident_devices,
1407         .probe = trident_pci_probe,
1408         .remove = __devexit_p(trident_pci_remove)
1409 };
1410
1411 /*
1412  * Parse user specified options (`video=trident:')
1413  * example:
1414  *      video=trident:800x600,bpp=16,noaccel
1415  */
1416 #ifndef MODULE
1417 static int __init tridentfb_setup(char *options)
1418 {
1419         char *opt;
1420         if (!options || !*options)
1421                 return 0;
1422         while ((opt = strsep(&options, ",")) != NULL) {
1423                 if (!*opt)
1424                         continue;
1425                 if (!strncmp(opt, "noaccel", 7))
1426                         noaccel = 1;
1427                 else if (!strncmp(opt, "fp", 2))
1428                         fp = 1;
1429                 else if (!strncmp(opt, "crt", 3))
1430                         fp = 0;
1431                 else if (!strncmp(opt, "bpp=", 4))
1432                         bpp = simple_strtoul(opt + 4, NULL, 0);
1433                 else if (!strncmp(opt, "center", 6))
1434                         center = 1;
1435                 else if (!strncmp(opt, "stretch", 7))
1436                         stretch = 1;
1437                 else if (!strncmp(opt, "memsize=", 8))
1438                         memsize = simple_strtoul(opt + 8, NULL, 0);
1439                 else if (!strncmp(opt, "memdiff=", 8))
1440                         memdiff = simple_strtoul(opt + 8, NULL, 0);
1441                 else if (!strncmp(opt, "nativex=", 8))
1442                         nativex = simple_strtoul(opt + 8, NULL, 0);
1443                 else
1444                         mode_option = opt;
1445         }
1446         return 0;
1447 }
1448 #endif
1449
1450 static int __init tridentfb_init(void)
1451 {
1452 #ifndef MODULE
1453         char *option = NULL;
1454
1455         if (fb_get_options("tridentfb", &option))
1456                 return -ENODEV;
1457         tridentfb_setup(option);
1458 #endif
1459         output("Trident framebuffer %s initializing\n", VERSION);
1460         return pci_register_driver(&tridentfb_pci_driver);
1461 }
1462
1463 static void __exit tridentfb_exit(void)
1464 {
1465         pci_unregister_driver(&tridentfb_pci_driver);
1466 }
1467
1468 module_init(tridentfb_init);
1469 module_exit(tridentfb_exit);
1470
1471 MODULE_AUTHOR("Jani Monoses <jani@iv.ro>");
1472 MODULE_DESCRIPTION("Framebuffer driver for Trident cards");
1473 MODULE_LICENSE("GPL");
1474