]> err.no Git - linux-2.6/blob - drivers/serial/8250.c
Merge git://git.kernel.org/pub/scm/linux/kernel/git/davem/sparc-2.6
[linux-2.6] / drivers / serial / 8250.c
1 /*
2  *  linux/drivers/char/8250.c
3  *
4  *  Driver for 8250/16550-type serial ports
5  *
6  *  Based on drivers/char/serial.c, by Linus Torvalds, Theodore Ts'o.
7  *
8  *  Copyright (C) 2001 Russell King.
9  *
10  * This program is free software; you can redistribute it and/or modify
11  * it under the terms of the GNU General Public License as published by
12  * the Free Software Foundation; either version 2 of the License, or
13  * (at your option) any later version.
14  *
15  * A note about mapbase / membase
16  *
17  *  mapbase is the physical address of the IO port.
18  *  membase is an 'ioremapped' cookie.
19  */
20
21 #if defined(CONFIG_SERIAL_8250_CONSOLE) && defined(CONFIG_MAGIC_SYSRQ)
22 #define SUPPORT_SYSRQ
23 #endif
24
25 #include <linux/module.h>
26 #include <linux/moduleparam.h>
27 #include <linux/ioport.h>
28 #include <linux/init.h>
29 #include <linux/console.h>
30 #include <linux/sysrq.h>
31 #include <linux/delay.h>
32 #include <linux/platform_device.h>
33 #include <linux/tty.h>
34 #include <linux/tty_flip.h>
35 #include <linux/serial_reg.h>
36 #include <linux/serial_core.h>
37 #include <linux/serial.h>
38 #include <linux/serial_8250.h>
39 #include <linux/nmi.h>
40 #include <linux/mutex.h>
41
42 #include <asm/io.h>
43 #include <asm/irq.h>
44
45 #include "8250.h"
46
47 /*
48  * Configuration:
49  *   share_irqs - whether we pass IRQF_SHARED to request_irq().  This option
50  *                is unsafe when used on edge-triggered interrupts.
51  */
52 static unsigned int share_irqs = SERIAL8250_SHARE_IRQS;
53
54 static unsigned int nr_uarts = CONFIG_SERIAL_8250_RUNTIME_UARTS;
55
56 /*
57  * Debugging.
58  */
59 #if 0
60 #define DEBUG_AUTOCONF(fmt...)  printk(fmt)
61 #else
62 #define DEBUG_AUTOCONF(fmt...)  do { } while (0)
63 #endif
64
65 #if 0
66 #define DEBUG_INTR(fmt...)      printk(fmt)
67 #else
68 #define DEBUG_INTR(fmt...)      do { } while (0)
69 #endif
70
71 #define PASS_LIMIT      256
72
73 /*
74  * We default to IRQ0 for the "no irq" hack.   Some
75  * machine types want others as well - they're free
76  * to redefine this in their header file.
77  */
78 #define is_real_interrupt(irq)  ((irq) != 0)
79
80 #ifdef CONFIG_SERIAL_8250_DETECT_IRQ
81 #define CONFIG_SERIAL_DETECT_IRQ 1
82 #endif
83 #ifdef CONFIG_SERIAL_8250_MANY_PORTS
84 #define CONFIG_SERIAL_MANY_PORTS 1
85 #endif
86
87 /*
88  * HUB6 is always on.  This will be removed once the header
89  * files have been cleaned.
90  */
91 #define CONFIG_HUB6 1
92
93 #include <asm/serial.h>
94 /*
95  * SERIAL_PORT_DFNS tells us about built-in ports that have no
96  * standard enumeration mechanism.   Platforms that can find all
97  * serial ports via mechanisms like ACPI or PCI need not supply it.
98  */
99 #ifndef SERIAL_PORT_DFNS
100 #define SERIAL_PORT_DFNS
101 #endif
102
103 static const struct old_serial_port old_serial_port[] = {
104         SERIAL_PORT_DFNS /* defined in asm/serial.h */
105 };
106
107 #define UART_NR CONFIG_SERIAL_8250_NR_UARTS
108
109 #ifdef CONFIG_SERIAL_8250_RSA
110
111 #define PORT_RSA_MAX 4
112 static unsigned long probe_rsa[PORT_RSA_MAX];
113 static unsigned int probe_rsa_count;
114 #endif /* CONFIG_SERIAL_8250_RSA  */
115
116 struct uart_8250_port {
117         struct uart_port        port;
118         struct timer_list       timer;          /* "no irq" timer */
119         struct list_head        list;           /* ports on this IRQ */
120         unsigned short          capabilities;   /* port capabilities */
121         unsigned short          bugs;           /* port bugs */
122         unsigned int            tx_loadsz;      /* transmit fifo load size */
123         unsigned char           acr;
124         unsigned char           ier;
125         unsigned char           lcr;
126         unsigned char           mcr;
127         unsigned char           mcr_mask;       /* mask of user bits */
128         unsigned char           mcr_force;      /* mask of forced bits */
129
130         /*
131          * Some bits in registers are cleared on a read, so they must
132          * be saved whenever the register is read but the bits will not
133          * be immediately processed.
134          */
135 #define LSR_SAVE_FLAGS UART_LSR_BRK_ERROR_BITS
136         unsigned char           lsr_saved_flags;
137 #define MSR_SAVE_FLAGS UART_MSR_ANY_DELTA
138         unsigned char           msr_saved_flags;
139
140         /*
141          * We provide a per-port pm hook.
142          */
143         void                    (*pm)(struct uart_port *port,
144                                       unsigned int state, unsigned int old);
145 };
146
147 struct irq_info {
148         spinlock_t              lock;
149         struct list_head        *head;
150 };
151
152 static struct irq_info irq_lists[NR_IRQS];
153
154 /*
155  * Here we define the default xmit fifo size used for each type of UART.
156  */
157 static const struct serial8250_config uart_config[] = {
158         [PORT_UNKNOWN] = {
159                 .name           = "unknown",
160                 .fifo_size      = 1,
161                 .tx_loadsz      = 1,
162         },
163         [PORT_8250] = {
164                 .name           = "8250",
165                 .fifo_size      = 1,
166                 .tx_loadsz      = 1,
167         },
168         [PORT_16450] = {
169                 .name           = "16450",
170                 .fifo_size      = 1,
171                 .tx_loadsz      = 1,
172         },
173         [PORT_16550] = {
174                 .name           = "16550",
175                 .fifo_size      = 1,
176                 .tx_loadsz      = 1,
177         },
178         [PORT_16550A] = {
179                 .name           = "16550A",
180                 .fifo_size      = 16,
181                 .tx_loadsz      = 16,
182                 .fcr            = UART_FCR_ENABLE_FIFO | UART_FCR_R_TRIG_10,
183                 .flags          = UART_CAP_FIFO,
184         },
185         [PORT_CIRRUS] = {
186                 .name           = "Cirrus",
187                 .fifo_size      = 1,
188                 .tx_loadsz      = 1,
189         },
190         [PORT_16650] = {
191                 .name           = "ST16650",
192                 .fifo_size      = 1,
193                 .tx_loadsz      = 1,
194                 .flags          = UART_CAP_FIFO | UART_CAP_EFR | UART_CAP_SLEEP,
195         },
196         [PORT_16650V2] = {
197                 .name           = "ST16650V2",
198                 .fifo_size      = 32,
199                 .tx_loadsz      = 16,
200                 .fcr            = UART_FCR_ENABLE_FIFO | UART_FCR_R_TRIG_01 |
201                                   UART_FCR_T_TRIG_00,
202                 .flags          = UART_CAP_FIFO | UART_CAP_EFR | UART_CAP_SLEEP,
203         },
204         [PORT_16750] = {
205                 .name           = "TI16750",
206                 .fifo_size      = 64,
207                 .tx_loadsz      = 64,
208                 .fcr            = UART_FCR_ENABLE_FIFO | UART_FCR_R_TRIG_10 |
209                                   UART_FCR7_64BYTE,
210                 .flags          = UART_CAP_FIFO | UART_CAP_SLEEP | UART_CAP_AFE,
211         },
212         [PORT_STARTECH] = {
213                 .name           = "Startech",
214                 .fifo_size      = 1,
215                 .tx_loadsz      = 1,
216         },
217         [PORT_16C950] = {
218                 .name           = "16C950/954",
219                 .fifo_size      = 128,
220                 .tx_loadsz      = 128,
221                 .fcr            = UART_FCR_ENABLE_FIFO | UART_FCR_R_TRIG_10,
222                 .flags          = UART_CAP_FIFO,
223         },
224         [PORT_16654] = {
225                 .name           = "ST16654",
226                 .fifo_size      = 64,
227                 .tx_loadsz      = 32,
228                 .fcr            = UART_FCR_ENABLE_FIFO | UART_FCR_R_TRIG_01 |
229                                   UART_FCR_T_TRIG_10,
230                 .flags          = UART_CAP_FIFO | UART_CAP_EFR | UART_CAP_SLEEP,
231         },
232         [PORT_16850] = {
233                 .name           = "XR16850",
234                 .fifo_size      = 128,
235                 .tx_loadsz      = 128,
236                 .fcr            = UART_FCR_ENABLE_FIFO | UART_FCR_R_TRIG_10,
237                 .flags          = UART_CAP_FIFO | UART_CAP_EFR | UART_CAP_SLEEP,
238         },
239         [PORT_RSA] = {
240                 .name           = "RSA",
241                 .fifo_size      = 2048,
242                 .tx_loadsz      = 2048,
243                 .fcr            = UART_FCR_ENABLE_FIFO | UART_FCR_R_TRIG_11,
244                 .flags          = UART_CAP_FIFO,
245         },
246         [PORT_NS16550A] = {
247                 .name           = "NS16550A",
248                 .fifo_size      = 16,
249                 .tx_loadsz      = 16,
250                 .fcr            = UART_FCR_ENABLE_FIFO | UART_FCR_R_TRIG_10,
251                 .flags          = UART_CAP_FIFO | UART_NATSEMI,
252         },
253         [PORT_XSCALE] = {
254                 .name           = "XScale",
255                 .fifo_size      = 32,
256                 .tx_loadsz      = 32,
257                 .fcr            = UART_FCR_ENABLE_FIFO | UART_FCR_R_TRIG_10,
258                 .flags          = UART_CAP_FIFO | UART_CAP_UUE,
259         },
260         [PORT_RM9000] = {
261                 .name           = "RM9000",
262                 .fifo_size      = 16,
263                 .tx_loadsz      = 16,
264                 .fcr            = UART_FCR_ENABLE_FIFO | UART_FCR_R_TRIG_10,
265                 .flags          = UART_CAP_FIFO,
266         },
267 };
268
269 #if defined (CONFIG_SERIAL_8250_AU1X00)
270
271 /* Au1x00 UART hardware has a weird register layout */
272 static const u8 au_io_in_map[] = {
273         [UART_RX]  = 0,
274         [UART_IER] = 2,
275         [UART_IIR] = 3,
276         [UART_LCR] = 5,
277         [UART_MCR] = 6,
278         [UART_LSR] = 7,
279         [UART_MSR] = 8,
280 };
281
282 static const u8 au_io_out_map[] = {
283         [UART_TX]  = 1,
284         [UART_IER] = 2,
285         [UART_FCR] = 4,
286         [UART_LCR] = 5,
287         [UART_MCR] = 6,
288 };
289
290 /* sane hardware needs no mapping */
291 static inline int map_8250_in_reg(struct uart_8250_port *up, int offset)
292 {
293         if (up->port.iotype != UPIO_AU)
294                 return offset;
295         return au_io_in_map[offset];
296 }
297
298 static inline int map_8250_out_reg(struct uart_8250_port *up, int offset)
299 {
300         if (up->port.iotype != UPIO_AU)
301                 return offset;
302         return au_io_out_map[offset];
303 }
304
305 #elif defined(CONFIG_SERIAL_8250_RM9K)
306
307 static const u8
308         regmap_in[8] = {
309                 [UART_RX]       = 0x00,
310                 [UART_IER]      = 0x0c,
311                 [UART_IIR]      = 0x14,
312                 [UART_LCR]      = 0x1c,
313                 [UART_MCR]      = 0x20,
314                 [UART_LSR]      = 0x24,
315                 [UART_MSR]      = 0x28,
316                 [UART_SCR]      = 0x2c
317         },
318         regmap_out[8] = {
319                 [UART_TX]       = 0x04,
320                 [UART_IER]      = 0x0c,
321                 [UART_FCR]      = 0x18,
322                 [UART_LCR]      = 0x1c,
323                 [UART_MCR]      = 0x20,
324                 [UART_LSR]      = 0x24,
325                 [UART_MSR]      = 0x28,
326                 [UART_SCR]      = 0x2c
327         };
328
329 static inline int map_8250_in_reg(struct uart_8250_port *up, int offset)
330 {
331         if (up->port.iotype != UPIO_RM9000)
332                 return offset;
333         return regmap_in[offset];
334 }
335
336 static inline int map_8250_out_reg(struct uart_8250_port *up, int offset)
337 {
338         if (up->port.iotype != UPIO_RM9000)
339                 return offset;
340         return regmap_out[offset];
341 }
342
343 #else
344
345 /* sane hardware needs no mapping */
346 #define map_8250_in_reg(up, offset) (offset)
347 #define map_8250_out_reg(up, offset) (offset)
348
349 #endif
350
351 static unsigned int serial_in(struct uart_8250_port *up, int offset)
352 {
353         unsigned int tmp;
354         offset = map_8250_in_reg(up, offset) << up->port.regshift;
355
356         switch (up->port.iotype) {
357         case UPIO_HUB6:
358                 outb(up->port.hub6 - 1 + offset, up->port.iobase);
359                 return inb(up->port.iobase + 1);
360
361         case UPIO_MEM:
362         case UPIO_DWAPB:
363                 return readb(up->port.membase + offset);
364
365         case UPIO_RM9000:
366         case UPIO_MEM32:
367                 return readl(up->port.membase + offset);
368
369 #ifdef CONFIG_SERIAL_8250_AU1X00
370         case UPIO_AU:
371                 return __raw_readl(up->port.membase + offset);
372 #endif
373
374         case UPIO_TSI:
375                 if (offset == UART_IIR) {
376                         tmp = readl(up->port.membase + (UART_IIR & ~3));
377                         return (tmp >> 16) & 0xff; /* UART_IIR % 4 == 2 */
378                 } else
379                         return readb(up->port.membase + offset);
380
381         default:
382                 return inb(up->port.iobase + offset);
383         }
384 }
385
386 static void
387 serial_out(struct uart_8250_port *up, int offset, int value)
388 {
389         /* Save the offset before it's remapped */
390         int save_offset = offset;
391         offset = map_8250_out_reg(up, offset) << up->port.regshift;
392
393         switch (up->port.iotype) {
394         case UPIO_HUB6:
395                 outb(up->port.hub6 - 1 + offset, up->port.iobase);
396                 outb(value, up->port.iobase + 1);
397                 break;
398
399         case UPIO_MEM:
400                 writeb(value, up->port.membase + offset);
401                 break;
402
403         case UPIO_RM9000:
404         case UPIO_MEM32:
405                 writel(value, up->port.membase + offset);
406                 break;
407
408 #ifdef CONFIG_SERIAL_8250_AU1X00
409         case UPIO_AU:
410                 __raw_writel(value, up->port.membase + offset);
411                 break;
412 #endif
413         case UPIO_TSI:
414                 if (!((offset == UART_IER) && (value & UART_IER_UUE)))
415                         writeb(value, up->port.membase + offset);
416                 break;
417
418         case UPIO_DWAPB:
419                 /* Save the LCR value so it can be re-written when a
420                  * Busy Detect interrupt occurs. */
421                 if (save_offset == UART_LCR)
422                         up->lcr = value;
423                 writeb(value, up->port.membase + offset);
424                 /* Read the IER to ensure any interrupt is cleared before
425                  * returning from ISR. */
426                 if (save_offset == UART_TX || save_offset == UART_IER)
427                         value = serial_in(up, UART_IER);
428                 break;
429
430         default:
431                 outb(value, up->port.iobase + offset);
432         }
433 }
434
435 static void
436 serial_out_sync(struct uart_8250_port *up, int offset, int value)
437 {
438         switch (up->port.iotype) {
439         case UPIO_MEM:
440         case UPIO_MEM32:
441 #ifdef CONFIG_SERIAL_8250_AU1X00
442         case UPIO_AU:
443 #endif
444         case UPIO_DWAPB:
445                 serial_out(up, offset, value);
446                 serial_in(up, UART_LCR);        /* safe, no side-effects */
447                 break;
448         default:
449                 serial_out(up, offset, value);
450         }
451 }
452
453 /*
454  * We used to support using pause I/O for certain machines.  We
455  * haven't supported this for a while, but just in case it's badly
456  * needed for certain old 386 machines, I've left these #define's
457  * in....
458  */
459 #define serial_inp(up, offset)          serial_in(up, offset)
460 #define serial_outp(up, offset, value)  serial_out(up, offset, value)
461
462 /* Uart divisor latch read */
463 static inline int _serial_dl_read(struct uart_8250_port *up)
464 {
465         return serial_inp(up, UART_DLL) | serial_inp(up, UART_DLM) << 8;
466 }
467
468 /* Uart divisor latch write */
469 static inline void _serial_dl_write(struct uart_8250_port *up, int value)
470 {
471         serial_outp(up, UART_DLL, value & 0xff);
472         serial_outp(up, UART_DLM, value >> 8 & 0xff);
473 }
474
475 #if defined(CONFIG_SERIAL_8250_AU1X00)
476 /* Au1x00 haven't got a standard divisor latch */
477 static int serial_dl_read(struct uart_8250_port *up)
478 {
479         if (up->port.iotype == UPIO_AU)
480                 return __raw_readl(up->port.membase + 0x28);
481         else
482                 return _serial_dl_read(up);
483 }
484
485 static void serial_dl_write(struct uart_8250_port *up, int value)
486 {
487         if (up->port.iotype == UPIO_AU)
488                 __raw_writel(value, up->port.membase + 0x28);
489         else
490                 _serial_dl_write(up, value);
491 }
492 #elif defined(CONFIG_SERIAL_8250_RM9K)
493 static int serial_dl_read(struct uart_8250_port *up)
494 {
495         return  (up->port.iotype == UPIO_RM9000) ?
496                 (((__raw_readl(up->port.membase + 0x10) << 8) |
497                 (__raw_readl(up->port.membase + 0x08) & 0xff)) & 0xffff) :
498                 _serial_dl_read(up);
499 }
500
501 static void serial_dl_write(struct uart_8250_port *up, int value)
502 {
503         if (up->port.iotype == UPIO_RM9000) {
504                 __raw_writel(value, up->port.membase + 0x08);
505                 __raw_writel(value >> 8, up->port.membase + 0x10);
506         } else {
507                 _serial_dl_write(up, value);
508         }
509 }
510 #else
511 #define serial_dl_read(up) _serial_dl_read(up)
512 #define serial_dl_write(up, value) _serial_dl_write(up, value)
513 #endif
514
515 /*
516  * For the 16C950
517  */
518 static void serial_icr_write(struct uart_8250_port *up, int offset, int value)
519 {
520         serial_out(up, UART_SCR, offset);
521         serial_out(up, UART_ICR, value);
522 }
523
524 static unsigned int serial_icr_read(struct uart_8250_port *up, int offset)
525 {
526         unsigned int value;
527
528         serial_icr_write(up, UART_ACR, up->acr | UART_ACR_ICRRD);
529         serial_out(up, UART_SCR, offset);
530         value = serial_in(up, UART_ICR);
531         serial_icr_write(up, UART_ACR, up->acr);
532
533         return value;
534 }
535
536 /*
537  * FIFO support.
538  */
539 static inline void serial8250_clear_fifos(struct uart_8250_port *p)
540 {
541         if (p->capabilities & UART_CAP_FIFO) {
542                 serial_outp(p, UART_FCR, UART_FCR_ENABLE_FIFO);
543                 serial_outp(p, UART_FCR, UART_FCR_ENABLE_FIFO |
544                                UART_FCR_CLEAR_RCVR | UART_FCR_CLEAR_XMIT);
545                 serial_outp(p, UART_FCR, 0);
546         }
547 }
548
549 /*
550  * IER sleep support.  UARTs which have EFRs need the "extended
551  * capability" bit enabled.  Note that on XR16C850s, we need to
552  * reset LCR to write to IER.
553  */
554 static inline void serial8250_set_sleep(struct uart_8250_port *p, int sleep)
555 {
556         if (p->capabilities & UART_CAP_SLEEP) {
557                 if (p->capabilities & UART_CAP_EFR) {
558                         serial_outp(p, UART_LCR, 0xBF);
559                         serial_outp(p, UART_EFR, UART_EFR_ECB);
560                         serial_outp(p, UART_LCR, 0);
561                 }
562                 serial_outp(p, UART_IER, sleep ? UART_IERX_SLEEP : 0);
563                 if (p->capabilities & UART_CAP_EFR) {
564                         serial_outp(p, UART_LCR, 0xBF);
565                         serial_outp(p, UART_EFR, 0);
566                         serial_outp(p, UART_LCR, 0);
567                 }
568         }
569 }
570
571 #ifdef CONFIG_SERIAL_8250_RSA
572 /*
573  * Attempts to turn on the RSA FIFO.  Returns zero on failure.
574  * We set the port uart clock rate if we succeed.
575  */
576 static int __enable_rsa(struct uart_8250_port *up)
577 {
578         unsigned char mode;
579         int result;
580
581         mode = serial_inp(up, UART_RSA_MSR);
582         result = mode & UART_RSA_MSR_FIFO;
583
584         if (!result) {
585                 serial_outp(up, UART_RSA_MSR, mode | UART_RSA_MSR_FIFO);
586                 mode = serial_inp(up, UART_RSA_MSR);
587                 result = mode & UART_RSA_MSR_FIFO;
588         }
589
590         if (result)
591                 up->port.uartclk = SERIAL_RSA_BAUD_BASE * 16;
592
593         return result;
594 }
595
596 static void enable_rsa(struct uart_8250_port *up)
597 {
598         if (up->port.type == PORT_RSA) {
599                 if (up->port.uartclk != SERIAL_RSA_BAUD_BASE * 16) {
600                         spin_lock_irq(&up->port.lock);
601                         __enable_rsa(up);
602                         spin_unlock_irq(&up->port.lock);
603                 }
604                 if (up->port.uartclk == SERIAL_RSA_BAUD_BASE * 16)
605                         serial_outp(up, UART_RSA_FRR, 0);
606         }
607 }
608
609 /*
610  * Attempts to turn off the RSA FIFO.  Returns zero on failure.
611  * It is unknown why interrupts were disabled in here.  However,
612  * the caller is expected to preserve this behaviour by grabbing
613  * the spinlock before calling this function.
614  */
615 static void disable_rsa(struct uart_8250_port *up)
616 {
617         unsigned char mode;
618         int result;
619
620         if (up->port.type == PORT_RSA &&
621             up->port.uartclk == SERIAL_RSA_BAUD_BASE * 16) {
622                 spin_lock_irq(&up->port.lock);
623
624                 mode = serial_inp(up, UART_RSA_MSR);
625                 result = !(mode & UART_RSA_MSR_FIFO);
626
627                 if (!result) {
628                         serial_outp(up, UART_RSA_MSR, mode & ~UART_RSA_MSR_FIFO);
629                         mode = serial_inp(up, UART_RSA_MSR);
630                         result = !(mode & UART_RSA_MSR_FIFO);
631                 }
632
633                 if (result)
634                         up->port.uartclk = SERIAL_RSA_BAUD_BASE_LO * 16;
635                 spin_unlock_irq(&up->port.lock);
636         }
637 }
638 #endif /* CONFIG_SERIAL_8250_RSA */
639
640 /*
641  * This is a quickie test to see how big the FIFO is.
642  * It doesn't work at all the time, more's the pity.
643  */
644 static int size_fifo(struct uart_8250_port *up)
645 {
646         unsigned char old_fcr, old_mcr, old_lcr;
647         unsigned short old_dl;
648         int count;
649
650         old_lcr = serial_inp(up, UART_LCR);
651         serial_outp(up, UART_LCR, 0);
652         old_fcr = serial_inp(up, UART_FCR);
653         old_mcr = serial_inp(up, UART_MCR);
654         serial_outp(up, UART_FCR, UART_FCR_ENABLE_FIFO |
655                     UART_FCR_CLEAR_RCVR | UART_FCR_CLEAR_XMIT);
656         serial_outp(up, UART_MCR, UART_MCR_LOOP);
657         serial_outp(up, UART_LCR, UART_LCR_DLAB);
658         old_dl = serial_dl_read(up);
659         serial_dl_write(up, 0x0001);
660         serial_outp(up, UART_LCR, 0x03);
661         for (count = 0; count < 256; count++)
662                 serial_outp(up, UART_TX, count);
663         mdelay(20);/* FIXME - schedule_timeout */
664         for (count = 0; (serial_inp(up, UART_LSR) & UART_LSR_DR) &&
665              (count < 256); count++)
666                 serial_inp(up, UART_RX);
667         serial_outp(up, UART_FCR, old_fcr);
668         serial_outp(up, UART_MCR, old_mcr);
669         serial_outp(up, UART_LCR, UART_LCR_DLAB);
670         serial_dl_write(up, old_dl);
671         serial_outp(up, UART_LCR, old_lcr);
672
673         return count;
674 }
675
676 /*
677  * Read UART ID using the divisor method - set DLL and DLM to zero
678  * and the revision will be in DLL and device type in DLM.  We
679  * preserve the device state across this.
680  */
681 static unsigned int autoconfig_read_divisor_id(struct uart_8250_port *p)
682 {
683         unsigned char old_dll, old_dlm, old_lcr;
684         unsigned int id;
685
686         old_lcr = serial_inp(p, UART_LCR);
687         serial_outp(p, UART_LCR, UART_LCR_DLAB);
688
689         old_dll = serial_inp(p, UART_DLL);
690         old_dlm = serial_inp(p, UART_DLM);
691
692         serial_outp(p, UART_DLL, 0);
693         serial_outp(p, UART_DLM, 0);
694
695         id = serial_inp(p, UART_DLL) | serial_inp(p, UART_DLM) << 8;
696
697         serial_outp(p, UART_DLL, old_dll);
698         serial_outp(p, UART_DLM, old_dlm);
699         serial_outp(p, UART_LCR, old_lcr);
700
701         return id;
702 }
703
704 /*
705  * This is a helper routine to autodetect StarTech/Exar/Oxsemi UART's.
706  * When this function is called we know it is at least a StarTech
707  * 16650 V2, but it might be one of several StarTech UARTs, or one of
708  * its clones.  (We treat the broken original StarTech 16650 V1 as a
709  * 16550, and why not?  Startech doesn't seem to even acknowledge its
710  * existence.)
711  *
712  * What evil have men's minds wrought...
713  */
714 static void autoconfig_has_efr(struct uart_8250_port *up)
715 {
716         unsigned int id1, id2, id3, rev;
717
718         /*
719          * Everything with an EFR has SLEEP
720          */
721         up->capabilities |= UART_CAP_EFR | UART_CAP_SLEEP;
722
723         /*
724          * First we check to see if it's an Oxford Semiconductor UART.
725          *
726          * If we have to do this here because some non-National
727          * Semiconductor clone chips lock up if you try writing to the
728          * LSR register (which serial_icr_read does)
729          */
730
731         /*
732          * Check for Oxford Semiconductor 16C950.
733          *
734          * EFR [4] must be set else this test fails.
735          *
736          * This shouldn't be necessary, but Mike Hudson (Exoray@isys.ca)
737          * claims that it's needed for 952 dual UART's (which are not
738          * recommended for new designs).
739          */
740         up->acr = 0;
741         serial_out(up, UART_LCR, 0xBF);
742         serial_out(up, UART_EFR, UART_EFR_ECB);
743         serial_out(up, UART_LCR, 0x00);
744         id1 = serial_icr_read(up, UART_ID1);
745         id2 = serial_icr_read(up, UART_ID2);
746         id3 = serial_icr_read(up, UART_ID3);
747         rev = serial_icr_read(up, UART_REV);
748
749         DEBUG_AUTOCONF("950id=%02x:%02x:%02x:%02x ", id1, id2, id3, rev);
750
751         if (id1 == 0x16 && id2 == 0xC9 &&
752             (id3 == 0x50 || id3 == 0x52 || id3 == 0x54)) {
753                 up->port.type = PORT_16C950;
754
755                 /*
756                  * Enable work around for the Oxford Semiconductor 952 rev B
757                  * chip which causes it to seriously miscalculate baud rates
758                  * when DLL is 0.
759                  */
760                 if (id3 == 0x52 && rev == 0x01)
761                         up->bugs |= UART_BUG_QUOT;
762                 return;
763         }
764
765         /*
766          * We check for a XR16C850 by setting DLL and DLM to 0, and then
767          * reading back DLL and DLM.  The chip type depends on the DLM
768          * value read back:
769          *  0x10 - XR16C850 and the DLL contains the chip revision.
770          *  0x12 - XR16C2850.
771          *  0x14 - XR16C854.
772          */
773         id1 = autoconfig_read_divisor_id(up);
774         DEBUG_AUTOCONF("850id=%04x ", id1);
775
776         id2 = id1 >> 8;
777         if (id2 == 0x10 || id2 == 0x12 || id2 == 0x14) {
778                 up->port.type = PORT_16850;
779                 return;
780         }
781
782         /*
783          * It wasn't an XR16C850.
784          *
785          * We distinguish between the '654 and the '650 by counting
786          * how many bytes are in the FIFO.  I'm using this for now,
787          * since that's the technique that was sent to me in the
788          * serial driver update, but I'm not convinced this works.
789          * I've had problems doing this in the past.  -TYT
790          */
791         if (size_fifo(up) == 64)
792                 up->port.type = PORT_16654;
793         else
794                 up->port.type = PORT_16650V2;
795 }
796
797 /*
798  * We detected a chip without a FIFO.  Only two fall into
799  * this category - the original 8250 and the 16450.  The
800  * 16450 has a scratch register (accessible with LCR=0)
801  */
802 static void autoconfig_8250(struct uart_8250_port *up)
803 {
804         unsigned char scratch, status1, status2;
805
806         up->port.type = PORT_8250;
807
808         scratch = serial_in(up, UART_SCR);
809         serial_outp(up, UART_SCR, 0xa5);
810         status1 = serial_in(up, UART_SCR);
811         serial_outp(up, UART_SCR, 0x5a);
812         status2 = serial_in(up, UART_SCR);
813         serial_outp(up, UART_SCR, scratch);
814
815         if (status1 == 0xa5 && status2 == 0x5a)
816                 up->port.type = PORT_16450;
817 }
818
819 static int broken_efr(struct uart_8250_port *up)
820 {
821         /*
822          * Exar ST16C2550 "A2" devices incorrectly detect as
823          * having an EFR, and report an ID of 0x0201.  See
824          * http://www.exar.com/info.php?pdf=dan180_oct2004.pdf
825          */
826         if (autoconfig_read_divisor_id(up) == 0x0201 && size_fifo(up) == 16)
827                 return 1;
828
829         return 0;
830 }
831
832 /*
833  * We know that the chip has FIFOs.  Does it have an EFR?  The
834  * EFR is located in the same register position as the IIR and
835  * we know the top two bits of the IIR are currently set.  The
836  * EFR should contain zero.  Try to read the EFR.
837  */
838 static void autoconfig_16550a(struct uart_8250_port *up)
839 {
840         unsigned char status1, status2;
841         unsigned int iersave;
842
843         up->port.type = PORT_16550A;
844         up->capabilities |= UART_CAP_FIFO;
845
846         /*
847          * Check for presence of the EFR when DLAB is set.
848          * Only ST16C650V1 UARTs pass this test.
849          */
850         serial_outp(up, UART_LCR, UART_LCR_DLAB);
851         if (serial_in(up, UART_EFR) == 0) {
852                 serial_outp(up, UART_EFR, 0xA8);
853                 if (serial_in(up, UART_EFR) != 0) {
854                         DEBUG_AUTOCONF("EFRv1 ");
855                         up->port.type = PORT_16650;
856                         up->capabilities |= UART_CAP_EFR | UART_CAP_SLEEP;
857                 } else {
858                         DEBUG_AUTOCONF("Motorola 8xxx DUART ");
859                 }
860                 serial_outp(up, UART_EFR, 0);
861                 return;
862         }
863
864         /*
865          * Maybe it requires 0xbf to be written to the LCR.
866          * (other ST16C650V2 UARTs, TI16C752A, etc)
867          */
868         serial_outp(up, UART_LCR, 0xBF);
869         if (serial_in(up, UART_EFR) == 0 && !broken_efr(up)) {
870                 DEBUG_AUTOCONF("EFRv2 ");
871                 autoconfig_has_efr(up);
872                 return;
873         }
874
875         /*
876          * Check for a National Semiconductor SuperIO chip.
877          * Attempt to switch to bank 2, read the value of the LOOP bit
878          * from EXCR1. Switch back to bank 0, change it in MCR. Then
879          * switch back to bank 2, read it from EXCR1 again and check
880          * it's changed. If so, set baud_base in EXCR2 to 921600. -- dwmw2
881          */
882         serial_outp(up, UART_LCR, 0);
883         status1 = serial_in(up, UART_MCR);
884         serial_outp(up, UART_LCR, 0xE0);
885         status2 = serial_in(up, 0x02); /* EXCR1 */
886
887         if (!((status2 ^ status1) & UART_MCR_LOOP)) {
888                 serial_outp(up, UART_LCR, 0);
889                 serial_outp(up, UART_MCR, status1 ^ UART_MCR_LOOP);
890                 serial_outp(up, UART_LCR, 0xE0);
891                 status2 = serial_in(up, 0x02); /* EXCR1 */
892                 serial_outp(up, UART_LCR, 0);
893                 serial_outp(up, UART_MCR, status1);
894
895                 if ((status2 ^ status1) & UART_MCR_LOOP) {
896                         unsigned short quot;
897
898                         serial_outp(up, UART_LCR, 0xE0);
899
900                         quot = serial_dl_read(up);
901                         quot <<= 3;
902
903                         status1 = serial_in(up, 0x04); /* EXCR2 */
904                         status1 &= ~0xB0; /* Disable LOCK, mask out PRESL[01] */
905                         status1 |= 0x10;  /* 1.625 divisor for baud_base --> 921600 */
906                         serial_outp(up, 0x04, status1);
907
908                         serial_dl_write(up, quot);
909
910                         serial_outp(up, UART_LCR, 0);
911
912                         up->port.uartclk = 921600*16;
913                         up->port.type = PORT_NS16550A;
914                         up->capabilities |= UART_NATSEMI;
915                         return;
916                 }
917         }
918
919         /*
920          * No EFR.  Try to detect a TI16750, which only sets bit 5 of
921          * the IIR when 64 byte FIFO mode is enabled when DLAB is set.
922          * Try setting it with and without DLAB set.  Cheap clones
923          * set bit 5 without DLAB set.
924          */
925         serial_outp(up, UART_LCR, 0);
926         serial_outp(up, UART_FCR, UART_FCR_ENABLE_FIFO | UART_FCR7_64BYTE);
927         status1 = serial_in(up, UART_IIR) >> 5;
928         serial_outp(up, UART_FCR, UART_FCR_ENABLE_FIFO);
929         serial_outp(up, UART_LCR, UART_LCR_DLAB);
930         serial_outp(up, UART_FCR, UART_FCR_ENABLE_FIFO | UART_FCR7_64BYTE);
931         status2 = serial_in(up, UART_IIR) >> 5;
932         serial_outp(up, UART_FCR, UART_FCR_ENABLE_FIFO);
933         serial_outp(up, UART_LCR, 0);
934
935         DEBUG_AUTOCONF("iir1=%d iir2=%d ", status1, status2);
936
937         if (status1 == 6 && status2 == 7) {
938                 up->port.type = PORT_16750;
939                 up->capabilities |= UART_CAP_AFE | UART_CAP_SLEEP;
940                 return;
941         }
942
943         /*
944          * Try writing and reading the UART_IER_UUE bit (b6).
945          * If it works, this is probably one of the Xscale platform's
946          * internal UARTs.
947          * We're going to explicitly set the UUE bit to 0 before
948          * trying to write and read a 1 just to make sure it's not
949          * already a 1 and maybe locked there before we even start start.
950          */
951         iersave = serial_in(up, UART_IER);
952         serial_outp(up, UART_IER, iersave & ~UART_IER_UUE);
953         if (!(serial_in(up, UART_IER) & UART_IER_UUE)) {
954                 /*
955                  * OK it's in a known zero state, try writing and reading
956                  * without disturbing the current state of the other bits.
957                  */
958                 serial_outp(up, UART_IER, iersave | UART_IER_UUE);
959                 if (serial_in(up, UART_IER) & UART_IER_UUE) {
960                         /*
961                          * It's an Xscale.
962                          * We'll leave the UART_IER_UUE bit set to 1 (enabled).
963                          */
964                         DEBUG_AUTOCONF("Xscale ");
965                         up->port.type = PORT_XSCALE;
966                         up->capabilities |= UART_CAP_UUE;
967                         return;
968                 }
969         } else {
970                 /*
971                  * If we got here we couldn't force the IER_UUE bit to 0.
972                  * Log it and continue.
973                  */
974                 DEBUG_AUTOCONF("Couldn't force IER_UUE to 0 ");
975         }
976         serial_outp(up, UART_IER, iersave);
977 }
978
979 /*
980  * This routine is called by rs_init() to initialize a specific serial
981  * port.  It determines what type of UART chip this serial port is
982  * using: 8250, 16450, 16550, 16550A.  The important question is
983  * whether or not this UART is a 16550A or not, since this will
984  * determine whether or not we can use its FIFO features or not.
985  */
986 static void autoconfig(struct uart_8250_port *up, unsigned int probeflags)
987 {
988         unsigned char status1, scratch, scratch2, scratch3;
989         unsigned char save_lcr, save_mcr;
990         unsigned long flags;
991
992         if (!up->port.iobase && !up->port.mapbase && !up->port.membase)
993                 return;
994
995         DEBUG_AUTOCONF("ttyS%d: autoconf (0x%04x, 0x%p): ",
996                         up->port.line, up->port.iobase, up->port.membase);
997
998         /*
999          * We really do need global IRQs disabled here - we're going to
1000          * be frobbing the chips IRQ enable register to see if it exists.
1001          */
1002         spin_lock_irqsave(&up->port.lock, flags);
1003
1004         up->capabilities = 0;
1005         up->bugs = 0;
1006
1007         if (!(up->port.flags & UPF_BUGGY_UART)) {
1008                 /*
1009                  * Do a simple existence test first; if we fail this,
1010                  * there's no point trying anything else.
1011                  *
1012                  * 0x80 is used as a nonsense port to prevent against
1013                  * false positives due to ISA bus float.  The
1014                  * assumption is that 0x80 is a non-existent port;
1015                  * which should be safe since include/asm/io.h also
1016                  * makes this assumption.
1017                  *
1018                  * Note: this is safe as long as MCR bit 4 is clear
1019                  * and the device is in "PC" mode.
1020                  */
1021                 scratch = serial_inp(up, UART_IER);
1022                 serial_outp(up, UART_IER, 0);
1023 #ifdef __i386__
1024                 outb(0xff, 0x080);
1025 #endif
1026                 /*
1027                  * Mask out IER[7:4] bits for test as some UARTs (e.g. TL
1028                  * 16C754B) allow only to modify them if an EFR bit is set.
1029                  */
1030                 scratch2 = serial_inp(up, UART_IER) & 0x0f;
1031                 serial_outp(up, UART_IER, 0x0F);
1032 #ifdef __i386__
1033                 outb(0, 0x080);
1034 #endif
1035                 scratch3 = serial_inp(up, UART_IER) & 0x0f;
1036                 serial_outp(up, UART_IER, scratch);
1037                 if (scratch2 != 0 || scratch3 != 0x0F) {
1038                         /*
1039                          * We failed; there's nothing here
1040                          */
1041                         DEBUG_AUTOCONF("IER test failed (%02x, %02x) ",
1042                                        scratch2, scratch3);
1043                         goto out;
1044                 }
1045         }
1046
1047         save_mcr = serial_in(up, UART_MCR);
1048         save_lcr = serial_in(up, UART_LCR);
1049
1050         /*
1051          * Check to see if a UART is really there.  Certain broken
1052          * internal modems based on the Rockwell chipset fail this
1053          * test, because they apparently don't implement the loopback
1054          * test mode.  So this test is skipped on the COM 1 through
1055          * COM 4 ports.  This *should* be safe, since no board
1056          * manufacturer would be stupid enough to design a board
1057          * that conflicts with COM 1-4 --- we hope!
1058          */
1059         if (!(up->port.flags & UPF_SKIP_TEST)) {
1060                 serial_outp(up, UART_MCR, UART_MCR_LOOP | 0x0A);
1061                 status1 = serial_inp(up, UART_MSR) & 0xF0;
1062                 serial_outp(up, UART_MCR, save_mcr);
1063                 if (status1 != 0x90) {
1064                         DEBUG_AUTOCONF("LOOP test failed (%02x) ",
1065                                        status1);
1066                         goto out;
1067                 }
1068         }
1069
1070         /*
1071          * We're pretty sure there's a port here.  Lets find out what
1072          * type of port it is.  The IIR top two bits allows us to find
1073          * out if it's 8250 or 16450, 16550, 16550A or later.  This
1074          * determines what we test for next.
1075          *
1076          * We also initialise the EFR (if any) to zero for later.  The
1077          * EFR occupies the same register location as the FCR and IIR.
1078          */
1079         serial_outp(up, UART_LCR, 0xBF);
1080         serial_outp(up, UART_EFR, 0);
1081         serial_outp(up, UART_LCR, 0);
1082
1083         serial_outp(up, UART_FCR, UART_FCR_ENABLE_FIFO);
1084         scratch = serial_in(up, UART_IIR) >> 6;
1085
1086         DEBUG_AUTOCONF("iir=%d ", scratch);
1087
1088         switch (scratch) {
1089         case 0:
1090                 autoconfig_8250(up);
1091                 break;
1092         case 1:
1093                 up->port.type = PORT_UNKNOWN;
1094                 break;
1095         case 2:
1096                 up->port.type = PORT_16550;
1097                 break;
1098         case 3:
1099                 autoconfig_16550a(up);
1100                 break;
1101         }
1102
1103 #ifdef CONFIG_SERIAL_8250_RSA
1104         /*
1105          * Only probe for RSA ports if we got the region.
1106          */
1107         if (up->port.type == PORT_16550A && probeflags & PROBE_RSA) {
1108                 int i;
1109
1110                 for (i = 0 ; i < probe_rsa_count; ++i) {
1111                         if (probe_rsa[i] == up->port.iobase &&
1112                             __enable_rsa(up)) {
1113                                 up->port.type = PORT_RSA;
1114                                 break;
1115                         }
1116                 }
1117         }
1118 #endif
1119
1120 #ifdef CONFIG_SERIAL_8250_AU1X00
1121         /* if access method is AU, it is a 16550 with a quirk */
1122         if (up->port.type == PORT_16550A && up->port.iotype == UPIO_AU)
1123                 up->bugs |= UART_BUG_NOMSR;
1124 #endif
1125
1126         serial_outp(up, UART_LCR, save_lcr);
1127
1128         if (up->capabilities != uart_config[up->port.type].flags) {
1129                 printk(KERN_WARNING
1130                        "ttyS%d: detected caps %08x should be %08x\n",
1131                         up->port.line, up->capabilities,
1132                         uart_config[up->port.type].flags);
1133         }
1134
1135         up->port.fifosize = uart_config[up->port.type].fifo_size;
1136         up->capabilities = uart_config[up->port.type].flags;
1137         up->tx_loadsz = uart_config[up->port.type].tx_loadsz;
1138
1139         if (up->port.type == PORT_UNKNOWN)
1140                 goto out;
1141
1142         /*
1143          * Reset the UART.
1144          */
1145 #ifdef CONFIG_SERIAL_8250_RSA
1146         if (up->port.type == PORT_RSA)
1147                 serial_outp(up, UART_RSA_FRR, 0);
1148 #endif
1149         serial_outp(up, UART_MCR, save_mcr);
1150         serial8250_clear_fifos(up);
1151         serial_in(up, UART_RX);
1152         if (up->capabilities & UART_CAP_UUE)
1153                 serial_outp(up, UART_IER, UART_IER_UUE);
1154         else
1155                 serial_outp(up, UART_IER, 0);
1156
1157  out:
1158         spin_unlock_irqrestore(&up->port.lock, flags);
1159         DEBUG_AUTOCONF("type=%s\n", uart_config[up->port.type].name);
1160 }
1161
1162 static void autoconfig_irq(struct uart_8250_port *up)
1163 {
1164         unsigned char save_mcr, save_ier;
1165         unsigned char save_ICP = 0;
1166         unsigned int ICP = 0;
1167         unsigned long irqs;
1168         int irq;
1169
1170         if (up->port.flags & UPF_FOURPORT) {
1171                 ICP = (up->port.iobase & 0xfe0) | 0x1f;
1172                 save_ICP = inb_p(ICP);
1173                 outb_p(0x80, ICP);
1174                 (void) inb_p(ICP);
1175         }
1176
1177         /* forget possible initially masked and pending IRQ */
1178         probe_irq_off(probe_irq_on());
1179         save_mcr = serial_inp(up, UART_MCR);
1180         save_ier = serial_inp(up, UART_IER);
1181         serial_outp(up, UART_MCR, UART_MCR_OUT1 | UART_MCR_OUT2);
1182
1183         irqs = probe_irq_on();
1184         serial_outp(up, UART_MCR, 0);
1185         udelay(10);
1186         if (up->port.flags & UPF_FOURPORT) {
1187                 serial_outp(up, UART_MCR,
1188                             UART_MCR_DTR | UART_MCR_RTS);
1189         } else {
1190                 serial_outp(up, UART_MCR,
1191                             UART_MCR_DTR | UART_MCR_RTS | UART_MCR_OUT2);
1192         }
1193         serial_outp(up, UART_IER, 0x0f);        /* enable all intrs */
1194         (void)serial_inp(up, UART_LSR);
1195         (void)serial_inp(up, UART_RX);
1196         (void)serial_inp(up, UART_IIR);
1197         (void)serial_inp(up, UART_MSR);
1198         serial_outp(up, UART_TX, 0xFF);
1199         udelay(20);
1200         irq = probe_irq_off(irqs);
1201
1202         serial_outp(up, UART_MCR, save_mcr);
1203         serial_outp(up, UART_IER, save_ier);
1204
1205         if (up->port.flags & UPF_FOURPORT)
1206                 outb_p(save_ICP, ICP);
1207
1208         up->port.irq = (irq > 0) ? irq : 0;
1209 }
1210
1211 static inline void __stop_tx(struct uart_8250_port *p)
1212 {
1213         if (p->ier & UART_IER_THRI) {
1214                 p->ier &= ~UART_IER_THRI;
1215                 serial_out(p, UART_IER, p->ier);
1216         }
1217 }
1218
1219 static void serial8250_stop_tx(struct uart_port *port)
1220 {
1221         struct uart_8250_port *up = (struct uart_8250_port *)port;
1222
1223         __stop_tx(up);
1224
1225         /*
1226          * We really want to stop the transmitter from sending.
1227          */
1228         if (up->port.type == PORT_16C950) {
1229                 up->acr |= UART_ACR_TXDIS;
1230                 serial_icr_write(up, UART_ACR, up->acr);
1231         }
1232 }
1233
1234 static void transmit_chars(struct uart_8250_port *up);
1235
1236 static void serial8250_start_tx(struct uart_port *port)
1237 {
1238         struct uart_8250_port *up = (struct uart_8250_port *)port;
1239
1240         if (!(up->ier & UART_IER_THRI)) {
1241                 up->ier |= UART_IER_THRI;
1242                 serial_out(up, UART_IER, up->ier);
1243
1244                 if (up->bugs & UART_BUG_TXEN) {
1245                         unsigned char lsr, iir;
1246                         lsr = serial_in(up, UART_LSR);
1247                         up->lsr_saved_flags |= lsr & LSR_SAVE_FLAGS;
1248                         iir = serial_in(up, UART_IIR) & 0x0f;
1249                         if ((up->port.type == PORT_RM9000) ?
1250                                 (lsr & UART_LSR_THRE &&
1251                                 (iir == UART_IIR_NO_INT || iir == UART_IIR_THRI)) :
1252                                 (lsr & UART_LSR_TEMT && iir & UART_IIR_NO_INT))
1253                                 transmit_chars(up);
1254                 }
1255         }
1256
1257         /*
1258          * Re-enable the transmitter if we disabled it.
1259          */
1260         if (up->port.type == PORT_16C950 && up->acr & UART_ACR_TXDIS) {
1261                 up->acr &= ~UART_ACR_TXDIS;
1262                 serial_icr_write(up, UART_ACR, up->acr);
1263         }
1264 }
1265
1266 static void serial8250_stop_rx(struct uart_port *port)
1267 {
1268         struct uart_8250_port *up = (struct uart_8250_port *)port;
1269
1270         up->ier &= ~UART_IER_RLSI;
1271         up->port.read_status_mask &= ~UART_LSR_DR;
1272         serial_out(up, UART_IER, up->ier);
1273 }
1274
1275 static void serial8250_enable_ms(struct uart_port *port)
1276 {
1277         struct uart_8250_port *up = (struct uart_8250_port *)port;
1278
1279         /* no MSR capabilities */
1280         if (up->bugs & UART_BUG_NOMSR)
1281                 return;
1282
1283         up->ier |= UART_IER_MSI;
1284         serial_out(up, UART_IER, up->ier);
1285 }
1286
1287 static void
1288 receive_chars(struct uart_8250_port *up, unsigned int *status)
1289 {
1290         struct tty_struct *tty = up->port.info->port.tty;
1291         unsigned char ch, lsr = *status;
1292         int max_count = 256;
1293         char flag;
1294
1295         do {
1296                 if (likely(lsr & UART_LSR_DR))
1297                         ch = serial_inp(up, UART_RX);
1298                 else
1299                         /*
1300                          * Intel 82571 has a Serial Over Lan device that will
1301                          * set UART_LSR_BI without setting UART_LSR_DR when
1302                          * it receives a break. To avoid reading from the
1303                          * receive buffer without UART_LSR_DR bit set, we
1304                          * just force the read character to be 0
1305                          */
1306                         ch = 0;
1307
1308                 flag = TTY_NORMAL;
1309                 up->port.icount.rx++;
1310
1311                 lsr |= up->lsr_saved_flags;
1312                 up->lsr_saved_flags = 0;
1313
1314                 if (unlikely(lsr & UART_LSR_BRK_ERROR_BITS)) {
1315                         /*
1316                          * For statistics only
1317                          */
1318                         if (lsr & UART_LSR_BI) {
1319                                 lsr &= ~(UART_LSR_FE | UART_LSR_PE);
1320                                 up->port.icount.brk++;
1321                                 /*
1322                                  * We do the SysRQ and SAK checking
1323                                  * here because otherwise the break
1324                                  * may get masked by ignore_status_mask
1325                                  * or read_status_mask.
1326                                  */
1327                                 if (uart_handle_break(&up->port))
1328                                         goto ignore_char;
1329                         } else if (lsr & UART_LSR_PE)
1330                                 up->port.icount.parity++;
1331                         else if (lsr & UART_LSR_FE)
1332                                 up->port.icount.frame++;
1333                         if (lsr & UART_LSR_OE)
1334                                 up->port.icount.overrun++;
1335
1336                         /*
1337                          * Mask off conditions which should be ignored.
1338                          */
1339                         lsr &= up->port.read_status_mask;
1340
1341                         if (lsr & UART_LSR_BI) {
1342                                 DEBUG_INTR("handling break....");
1343                                 flag = TTY_BREAK;
1344                         } else if (lsr & UART_LSR_PE)
1345                                 flag = TTY_PARITY;
1346                         else if (lsr & UART_LSR_FE)
1347                                 flag = TTY_FRAME;
1348                 }
1349                 if (uart_handle_sysrq_char(&up->port, ch))
1350                         goto ignore_char;
1351
1352                 uart_insert_char(&up->port, lsr, UART_LSR_OE, ch, flag);
1353
1354 ignore_char:
1355                 lsr = serial_inp(up, UART_LSR);
1356         } while ((lsr & (UART_LSR_DR | UART_LSR_BI)) && (max_count-- > 0));
1357         spin_unlock(&up->port.lock);
1358         tty_flip_buffer_push(tty);
1359         spin_lock(&up->port.lock);
1360         *status = lsr;
1361 }
1362
1363 static void transmit_chars(struct uart_8250_port *up)
1364 {
1365         struct circ_buf *xmit = &up->port.info->xmit;
1366         int count;
1367
1368         if (up->port.x_char) {
1369                 serial_outp(up, UART_TX, up->port.x_char);
1370                 up->port.icount.tx++;
1371                 up->port.x_char = 0;
1372                 return;
1373         }
1374         if (uart_tx_stopped(&up->port)) {
1375                 serial8250_stop_tx(&up->port);
1376                 return;
1377         }
1378         if (uart_circ_empty(xmit)) {
1379                 __stop_tx(up);
1380                 return;
1381         }
1382
1383         count = up->tx_loadsz;
1384         do {
1385                 serial_out(up, UART_TX, xmit->buf[xmit->tail]);
1386                 xmit->tail = (xmit->tail + 1) & (UART_XMIT_SIZE - 1);
1387                 up->port.icount.tx++;
1388                 if (uart_circ_empty(xmit))
1389                         break;
1390         } while (--count > 0);
1391
1392         if (uart_circ_chars_pending(xmit) < WAKEUP_CHARS)
1393                 uart_write_wakeup(&up->port);
1394
1395         DEBUG_INTR("THRE...");
1396
1397         if (uart_circ_empty(xmit))
1398                 __stop_tx(up);
1399 }
1400
1401 static unsigned int check_modem_status(struct uart_8250_port *up)
1402 {
1403         unsigned int status = serial_in(up, UART_MSR);
1404
1405         status |= up->msr_saved_flags;
1406         up->msr_saved_flags = 0;
1407         if (status & UART_MSR_ANY_DELTA && up->ier & UART_IER_MSI &&
1408             up->port.info != NULL) {
1409                 if (status & UART_MSR_TERI)
1410                         up->port.icount.rng++;
1411                 if (status & UART_MSR_DDSR)
1412                         up->port.icount.dsr++;
1413                 if (status & UART_MSR_DDCD)
1414                         uart_handle_dcd_change(&up->port, status & UART_MSR_DCD);
1415                 if (status & UART_MSR_DCTS)
1416                         uart_handle_cts_change(&up->port, status & UART_MSR_CTS);
1417
1418                 wake_up_interruptible(&up->port.info->delta_msr_wait);
1419         }
1420
1421         return status;
1422 }
1423
1424 /*
1425  * This handles the interrupt from one port.
1426  */
1427 static inline void
1428 serial8250_handle_port(struct uart_8250_port *up)
1429 {
1430         unsigned int status;
1431         unsigned long flags;
1432
1433         spin_lock_irqsave(&up->port.lock, flags);
1434
1435         status = serial_inp(up, UART_LSR);
1436
1437         DEBUG_INTR("status = %x...", status);
1438
1439         if (status & (UART_LSR_DR | UART_LSR_BI))
1440                 receive_chars(up, &status);
1441         check_modem_status(up);
1442         if (status & UART_LSR_THRE)
1443                 transmit_chars(up);
1444
1445         spin_unlock_irqrestore(&up->port.lock, flags);
1446 }
1447
1448 /*
1449  * This is the serial driver's interrupt routine.
1450  *
1451  * Arjan thinks the old way was overly complex, so it got simplified.
1452  * Alan disagrees, saying that need the complexity to handle the weird
1453  * nature of ISA shared interrupts.  (This is a special exception.)
1454  *
1455  * In order to handle ISA shared interrupts properly, we need to check
1456  * that all ports have been serviced, and therefore the ISA interrupt
1457  * line has been de-asserted.
1458  *
1459  * This means we need to loop through all ports. checking that they
1460  * don't have an interrupt pending.
1461  */
1462 static irqreturn_t serial8250_interrupt(int irq, void *dev_id)
1463 {
1464         struct irq_info *i = dev_id;
1465         struct list_head *l, *end = NULL;
1466         int pass_counter = 0, handled = 0;
1467
1468         DEBUG_INTR("serial8250_interrupt(%d)...", irq);
1469
1470         spin_lock(&i->lock);
1471
1472         l = i->head;
1473         do {
1474                 struct uart_8250_port *up;
1475                 unsigned int iir;
1476
1477                 up = list_entry(l, struct uart_8250_port, list);
1478
1479                 iir = serial_in(up, UART_IIR);
1480                 if (!(iir & UART_IIR_NO_INT)) {
1481                         serial8250_handle_port(up);
1482
1483                         handled = 1;
1484
1485                         end = NULL;
1486                 } else if (up->port.iotype == UPIO_DWAPB &&
1487                           (iir & UART_IIR_BUSY) == UART_IIR_BUSY) {
1488                         /* The DesignWare APB UART has an Busy Detect (0x07)
1489                          * interrupt meaning an LCR write attempt occured while the
1490                          * UART was busy. The interrupt must be cleared by reading
1491                          * the UART status register (USR) and the LCR re-written. */
1492                         unsigned int status;
1493                         status = *(volatile u32 *)up->port.private_data;
1494                         serial_out(up, UART_LCR, up->lcr);
1495
1496                         handled = 1;
1497
1498                         end = NULL;
1499                 } else if (end == NULL)
1500                         end = l;
1501
1502                 l = l->next;
1503
1504                 if (l == i->head && pass_counter++ > PASS_LIMIT) {
1505                         /* If we hit this, we're dead. */
1506                         printk(KERN_ERR "serial8250: too much work for "
1507                                 "irq%d\n", irq);
1508                         break;
1509                 }
1510         } while (l != end);
1511
1512         spin_unlock(&i->lock);
1513
1514         DEBUG_INTR("end.\n");
1515
1516         return IRQ_RETVAL(handled);
1517 }
1518
1519 /*
1520  * To support ISA shared interrupts, we need to have one interrupt
1521  * handler that ensures that the IRQ line has been deasserted
1522  * before returning.  Failing to do this will result in the IRQ
1523  * line being stuck active, and, since ISA irqs are edge triggered,
1524  * no more IRQs will be seen.
1525  */
1526 static void serial_do_unlink(struct irq_info *i, struct uart_8250_port *up)
1527 {
1528         spin_lock_irq(&i->lock);
1529
1530         if (!list_empty(i->head)) {
1531                 if (i->head == &up->list)
1532                         i->head = i->head->next;
1533                 list_del(&up->list);
1534         } else {
1535                 BUG_ON(i->head != &up->list);
1536                 i->head = NULL;
1537         }
1538
1539         spin_unlock_irq(&i->lock);
1540 }
1541
1542 static int serial_link_irq_chain(struct uart_8250_port *up)
1543 {
1544         struct irq_info *i = irq_lists + up->port.irq;
1545         int ret, irq_flags = up->port.flags & UPF_SHARE_IRQ ? IRQF_SHARED : 0;
1546
1547         spin_lock_irq(&i->lock);
1548
1549         if (i->head) {
1550                 list_add(&up->list, i->head);
1551                 spin_unlock_irq(&i->lock);
1552
1553                 ret = 0;
1554         } else {
1555                 INIT_LIST_HEAD(&up->list);
1556                 i->head = &up->list;
1557                 spin_unlock_irq(&i->lock);
1558
1559                 ret = request_irq(up->port.irq, serial8250_interrupt,
1560                                   irq_flags, "serial", i);
1561                 if (ret < 0)
1562                         serial_do_unlink(i, up);
1563         }
1564
1565         return ret;
1566 }
1567
1568 static void serial_unlink_irq_chain(struct uart_8250_port *up)
1569 {
1570         struct irq_info *i = irq_lists + up->port.irq;
1571
1572         BUG_ON(i->head == NULL);
1573
1574         if (list_empty(i->head))
1575                 free_irq(up->port.irq, i);
1576
1577         serial_do_unlink(i, up);
1578 }
1579
1580 /* Base timer interval for polling */
1581 static inline int poll_timeout(int timeout)
1582 {
1583         return timeout > 6 ? (timeout / 2 - 2) : 1;
1584 }
1585
1586 /*
1587  * This function is used to handle ports that do not have an
1588  * interrupt.  This doesn't work very well for 16450's, but gives
1589  * barely passable results for a 16550A.  (Although at the expense
1590  * of much CPU overhead).
1591  */
1592 static void serial8250_timeout(unsigned long data)
1593 {
1594         struct uart_8250_port *up = (struct uart_8250_port *)data;
1595         unsigned int iir;
1596
1597         iir = serial_in(up, UART_IIR);
1598         if (!(iir & UART_IIR_NO_INT))
1599                 serial8250_handle_port(up);
1600         mod_timer(&up->timer, jiffies + poll_timeout(up->port.timeout));
1601 }
1602
1603 static void serial8250_backup_timeout(unsigned long data)
1604 {
1605         struct uart_8250_port *up = (struct uart_8250_port *)data;
1606         unsigned int iir, ier = 0, lsr;
1607         unsigned long flags;
1608
1609         /*
1610          * Must disable interrupts or else we risk racing with the interrupt
1611          * based handler.
1612          */
1613         if (is_real_interrupt(up->port.irq)) {
1614                 ier = serial_in(up, UART_IER);
1615                 serial_out(up, UART_IER, 0);
1616         }
1617
1618         iir = serial_in(up, UART_IIR);
1619
1620         /*
1621          * This should be a safe test for anyone who doesn't trust the
1622          * IIR bits on their UART, but it's specifically designed for
1623          * the "Diva" UART used on the management processor on many HP
1624          * ia64 and parisc boxes.
1625          */
1626         spin_lock_irqsave(&up->port.lock, flags);
1627         lsr = serial_in(up, UART_LSR);
1628         up->lsr_saved_flags |= lsr & LSR_SAVE_FLAGS;
1629         spin_unlock_irqrestore(&up->port.lock, flags);
1630         if ((iir & UART_IIR_NO_INT) && (up->ier & UART_IER_THRI) &&
1631             (!uart_circ_empty(&up->port.info->xmit) || up->port.x_char) &&
1632             (lsr & UART_LSR_THRE)) {
1633                 iir &= ~(UART_IIR_ID | UART_IIR_NO_INT);
1634                 iir |= UART_IIR_THRI;
1635         }
1636
1637         if (!(iir & UART_IIR_NO_INT))
1638                 serial8250_handle_port(up);
1639
1640         if (is_real_interrupt(up->port.irq))
1641                 serial_out(up, UART_IER, ier);
1642
1643         /* Standard timer interval plus 0.2s to keep the port running */
1644         mod_timer(&up->timer,
1645                 jiffies + poll_timeout(up->port.timeout) + HZ / 5);
1646 }
1647
1648 static unsigned int serial8250_tx_empty(struct uart_port *port)
1649 {
1650         struct uart_8250_port *up = (struct uart_8250_port *)port;
1651         unsigned long flags;
1652         unsigned int lsr;
1653
1654         spin_lock_irqsave(&up->port.lock, flags);
1655         lsr = serial_in(up, UART_LSR);
1656         up->lsr_saved_flags |= lsr & LSR_SAVE_FLAGS;
1657         spin_unlock_irqrestore(&up->port.lock, flags);
1658
1659         return lsr & UART_LSR_TEMT ? TIOCSER_TEMT : 0;
1660 }
1661
1662 static unsigned int serial8250_get_mctrl(struct uart_port *port)
1663 {
1664         struct uart_8250_port *up = (struct uart_8250_port *)port;
1665         unsigned int status;
1666         unsigned int ret;
1667
1668         status = check_modem_status(up);
1669
1670         ret = 0;
1671         if (status & UART_MSR_DCD)
1672                 ret |= TIOCM_CAR;
1673         if (status & UART_MSR_RI)
1674                 ret |= TIOCM_RNG;
1675         if (status & UART_MSR_DSR)
1676                 ret |= TIOCM_DSR;
1677         if (status & UART_MSR_CTS)
1678                 ret |= TIOCM_CTS;
1679         return ret;
1680 }
1681
1682 static void serial8250_set_mctrl(struct uart_port *port, unsigned int mctrl)
1683 {
1684         struct uart_8250_port *up = (struct uart_8250_port *)port;
1685         unsigned char mcr = 0;
1686
1687         if (mctrl & TIOCM_RTS)
1688                 mcr |= UART_MCR_RTS;
1689         if (mctrl & TIOCM_DTR)
1690                 mcr |= UART_MCR_DTR;
1691         if (mctrl & TIOCM_OUT1)
1692                 mcr |= UART_MCR_OUT1;
1693         if (mctrl & TIOCM_OUT2)
1694                 mcr |= UART_MCR_OUT2;
1695         if (mctrl & TIOCM_LOOP)
1696                 mcr |= UART_MCR_LOOP;
1697
1698         mcr = (mcr & up->mcr_mask) | up->mcr_force | up->mcr;
1699
1700         serial_out(up, UART_MCR, mcr);
1701 }
1702
1703 static void serial8250_break_ctl(struct uart_port *port, int break_state)
1704 {
1705         struct uart_8250_port *up = (struct uart_8250_port *)port;
1706         unsigned long flags;
1707
1708         spin_lock_irqsave(&up->port.lock, flags);
1709         if (break_state == -1)
1710                 up->lcr |= UART_LCR_SBC;
1711         else
1712                 up->lcr &= ~UART_LCR_SBC;
1713         serial_out(up, UART_LCR, up->lcr);
1714         spin_unlock_irqrestore(&up->port.lock, flags);
1715 }
1716
1717 #define BOTH_EMPTY (UART_LSR_TEMT | UART_LSR_THRE)
1718
1719 /*
1720  *      Wait for transmitter & holding register to empty
1721  */
1722 static inline void wait_for_xmitr(struct uart_8250_port *up, int bits)
1723 {
1724         unsigned int status, tmout = 10000;
1725
1726         /* Wait up to 10ms for the character(s) to be sent. */
1727         do {
1728                 status = serial_in(up, UART_LSR);
1729
1730                 up->lsr_saved_flags |= status & LSR_SAVE_FLAGS;
1731
1732                 if (--tmout == 0)
1733                         break;
1734                 udelay(1);
1735         } while ((status & bits) != bits);
1736
1737         /* Wait up to 1s for flow control if necessary */
1738         if (up->port.flags & UPF_CONS_FLOW) {
1739                 unsigned int tmout;
1740                 for (tmout = 1000000; tmout; tmout--) {
1741                         unsigned int msr = serial_in(up, UART_MSR);
1742                         up->msr_saved_flags |= msr & MSR_SAVE_FLAGS;
1743                         if (msr & UART_MSR_CTS)
1744                                 break;
1745                         udelay(1);
1746                         touch_nmi_watchdog();
1747                 }
1748         }
1749 }
1750
1751 #ifdef CONFIG_CONSOLE_POLL
1752 /*
1753  * Console polling routines for writing and reading from the uart while
1754  * in an interrupt or debug context.
1755  */
1756
1757 static int serial8250_get_poll_char(struct uart_port *port)
1758 {
1759         struct uart_8250_port *up = (struct uart_8250_port *)port;
1760         unsigned char lsr = serial_inp(up, UART_LSR);
1761
1762         while (!(lsr & UART_LSR_DR))
1763                 lsr = serial_inp(up, UART_LSR);
1764
1765         return serial_inp(up, UART_RX);
1766 }
1767
1768
1769 static void serial8250_put_poll_char(struct uart_port *port,
1770                          unsigned char c)
1771 {
1772         unsigned int ier;
1773         struct uart_8250_port *up = (struct uart_8250_port *)port;
1774
1775         /*
1776          *      First save the IER then disable the interrupts
1777          */
1778         ier = serial_in(up, UART_IER);
1779         if (up->capabilities & UART_CAP_UUE)
1780                 serial_out(up, UART_IER, UART_IER_UUE);
1781         else
1782                 serial_out(up, UART_IER, 0);
1783
1784         wait_for_xmitr(up, BOTH_EMPTY);
1785         /*
1786          *      Send the character out.
1787          *      If a LF, also do CR...
1788          */
1789         serial_out(up, UART_TX, c);
1790         if (c == 10) {
1791                 wait_for_xmitr(up, BOTH_EMPTY);
1792                 serial_out(up, UART_TX, 13);
1793         }
1794
1795         /*
1796          *      Finally, wait for transmitter to become empty
1797          *      and restore the IER
1798          */
1799         wait_for_xmitr(up, BOTH_EMPTY);
1800         serial_out(up, UART_IER, ier);
1801 }
1802
1803 #endif /* CONFIG_CONSOLE_POLL */
1804
1805 static int serial8250_startup(struct uart_port *port)
1806 {
1807         struct uart_8250_port *up = (struct uart_8250_port *)port;
1808         unsigned long flags;
1809         unsigned char lsr, iir;
1810         int retval;
1811
1812         up->capabilities = uart_config[up->port.type].flags;
1813         up->mcr = 0;
1814
1815         if (up->port.type == PORT_16C950) {
1816                 /* Wake up and initialize UART */
1817                 up->acr = 0;
1818                 serial_outp(up, UART_LCR, 0xBF);
1819                 serial_outp(up, UART_EFR, UART_EFR_ECB);
1820                 serial_outp(up, UART_IER, 0);
1821                 serial_outp(up, UART_LCR, 0);
1822                 serial_icr_write(up, UART_CSR, 0); /* Reset the UART */
1823                 serial_outp(up, UART_LCR, 0xBF);
1824                 serial_outp(up, UART_EFR, UART_EFR_ECB);
1825                 serial_outp(up, UART_LCR, 0);
1826         }
1827
1828 #ifdef CONFIG_SERIAL_8250_RSA
1829         /*
1830          * If this is an RSA port, see if we can kick it up to the
1831          * higher speed clock.
1832          */
1833         enable_rsa(up);
1834 #endif
1835
1836         /*
1837          * Clear the FIFO buffers and disable them.
1838          * (they will be reenabled in set_termios())
1839          */
1840         serial8250_clear_fifos(up);
1841
1842         /*
1843          * Clear the interrupt registers.
1844          */
1845         (void) serial_inp(up, UART_LSR);
1846         (void) serial_inp(up, UART_RX);
1847         (void) serial_inp(up, UART_IIR);
1848         (void) serial_inp(up, UART_MSR);
1849
1850         /*
1851          * At this point, there's no way the LSR could still be 0xff;
1852          * if it is, then bail out, because there's likely no UART
1853          * here.
1854          */
1855         if (!(up->port.flags & UPF_BUGGY_UART) &&
1856             (serial_inp(up, UART_LSR) == 0xff)) {
1857                 printk("ttyS%d: LSR safety check engaged!\n", up->port.line);
1858                 return -ENODEV;
1859         }
1860
1861         /*
1862          * For a XR16C850, we need to set the trigger levels
1863          */
1864         if (up->port.type == PORT_16850) {
1865                 unsigned char fctr;
1866
1867                 serial_outp(up, UART_LCR, 0xbf);
1868
1869                 fctr = serial_inp(up, UART_FCTR) & ~(UART_FCTR_RX|UART_FCTR_TX);
1870                 serial_outp(up, UART_FCTR, fctr | UART_FCTR_TRGD | UART_FCTR_RX);
1871                 serial_outp(up, UART_TRG, UART_TRG_96);
1872                 serial_outp(up, UART_FCTR, fctr | UART_FCTR_TRGD | UART_FCTR_TX);
1873                 serial_outp(up, UART_TRG, UART_TRG_96);
1874
1875                 serial_outp(up, UART_LCR, 0);
1876         }
1877
1878         if (is_real_interrupt(up->port.irq)) {
1879                 unsigned char iir1;
1880                 /*
1881                  * Test for UARTs that do not reassert THRE when the
1882                  * transmitter is idle and the interrupt has already
1883                  * been cleared.  Real 16550s should always reassert
1884                  * this interrupt whenever the transmitter is idle and
1885                  * the interrupt is enabled.  Delays are necessary to
1886                  * allow register changes to become visible.
1887                  */
1888                 spin_lock_irqsave(&up->port.lock, flags);
1889                 if (up->port.flags & UPF_SHARE_IRQ)
1890                         disable_irq_nosync(up->port.irq);
1891
1892                 wait_for_xmitr(up, UART_LSR_THRE);
1893                 serial_out_sync(up, UART_IER, UART_IER_THRI);
1894                 udelay(1); /* allow THRE to set */
1895                 iir1 = serial_in(up, UART_IIR);
1896                 serial_out(up, UART_IER, 0);
1897                 serial_out_sync(up, UART_IER, UART_IER_THRI);
1898                 udelay(1); /* allow a working UART time to re-assert THRE */
1899                 iir = serial_in(up, UART_IIR);
1900                 serial_out(up, UART_IER, 0);
1901
1902                 if (up->port.flags & UPF_SHARE_IRQ)
1903                         enable_irq(up->port.irq);
1904                 spin_unlock_irqrestore(&up->port.lock, flags);
1905
1906                 /*
1907                  * If the interrupt is not reasserted, setup a timer to
1908                  * kick the UART on a regular basis.
1909                  */
1910                 if (!(iir1 & UART_IIR_NO_INT) && (iir & UART_IIR_NO_INT)) {
1911                         pr_debug("ttyS%d - using backup timer\n", port->line);
1912                         up->timer.function = serial8250_backup_timeout;
1913                         up->timer.data = (unsigned long)up;
1914                         mod_timer(&up->timer, jiffies +
1915                                 poll_timeout(up->port.timeout) + HZ / 5);
1916                 }
1917         }
1918
1919         /*
1920          * If the "interrupt" for this port doesn't correspond with any
1921          * hardware interrupt, we use a timer-based system.  The original
1922          * driver used to do this with IRQ0.
1923          */
1924         if (!is_real_interrupt(up->port.irq)) {
1925                 up->timer.data = (unsigned long)up;
1926                 mod_timer(&up->timer, jiffies + poll_timeout(up->port.timeout));
1927         } else {
1928                 retval = serial_link_irq_chain(up);
1929                 if (retval)
1930                         return retval;
1931         }
1932
1933         /*
1934          * Now, initialize the UART
1935          */
1936         serial_outp(up, UART_LCR, UART_LCR_WLEN8);
1937
1938         spin_lock_irqsave(&up->port.lock, flags);
1939         if (up->port.flags & UPF_FOURPORT) {
1940                 if (!is_real_interrupt(up->port.irq))
1941                         up->port.mctrl |= TIOCM_OUT1;
1942         } else
1943                 /*
1944                  * Most PC uarts need OUT2 raised to enable interrupts.
1945                  */
1946                 if (is_real_interrupt(up->port.irq))
1947                         up->port.mctrl |= TIOCM_OUT2;
1948
1949         serial8250_set_mctrl(&up->port, up->port.mctrl);
1950
1951         /*
1952          * Do a quick test to see if we receive an
1953          * interrupt when we enable the TX irq.
1954          */
1955         serial_outp(up, UART_IER, UART_IER_THRI);
1956         lsr = serial_in(up, UART_LSR);
1957         iir = serial_in(up, UART_IIR);
1958         serial_outp(up, UART_IER, 0);
1959
1960         if (lsr & UART_LSR_TEMT && iir & UART_IIR_NO_INT) {
1961                 if (!(up->bugs & UART_BUG_TXEN)) {
1962                         up->bugs |= UART_BUG_TXEN;
1963                         pr_debug("ttyS%d - enabling bad tx status workarounds\n",
1964                                  port->line);
1965                 }
1966         } else {
1967                 up->bugs &= ~UART_BUG_TXEN;
1968         }
1969
1970         spin_unlock_irqrestore(&up->port.lock, flags);
1971
1972         /*
1973          * Clear the interrupt registers again for luck, and clear the
1974          * saved flags to avoid getting false values from polling
1975          * routines or the previous session.
1976          */
1977         serial_inp(up, UART_LSR);
1978         serial_inp(up, UART_RX);
1979         serial_inp(up, UART_IIR);
1980         serial_inp(up, UART_MSR);
1981         up->lsr_saved_flags = 0;
1982         up->msr_saved_flags = 0;
1983
1984         /*
1985          * Finally, enable interrupts.  Note: Modem status interrupts
1986          * are set via set_termios(), which will be occurring imminently
1987          * anyway, so we don't enable them here.
1988          */
1989         up->ier = UART_IER_RLSI | UART_IER_RDI;
1990         serial_outp(up, UART_IER, up->ier);
1991
1992         if (up->port.flags & UPF_FOURPORT) {
1993                 unsigned int icp;
1994                 /*
1995                  * Enable interrupts on the AST Fourport board
1996                  */
1997                 icp = (up->port.iobase & 0xfe0) | 0x01f;
1998                 outb_p(0x80, icp);
1999                 (void) inb_p(icp);
2000         }
2001
2002         return 0;
2003 }
2004
2005 static void serial8250_shutdown(struct uart_port *port)
2006 {
2007         struct uart_8250_port *up = (struct uart_8250_port *)port;
2008         unsigned long flags;
2009
2010         /*
2011          * Disable interrupts from this port
2012          */
2013         up->ier = 0;
2014         serial_outp(up, UART_IER, 0);
2015
2016         spin_lock_irqsave(&up->port.lock, flags);
2017         if (up->port.flags & UPF_FOURPORT) {
2018                 /* reset interrupts on the AST Fourport board */
2019                 inb((up->port.iobase & 0xfe0) | 0x1f);
2020                 up->port.mctrl |= TIOCM_OUT1;
2021         } else
2022                 up->port.mctrl &= ~TIOCM_OUT2;
2023
2024         serial8250_set_mctrl(&up->port, up->port.mctrl);
2025         spin_unlock_irqrestore(&up->port.lock, flags);
2026
2027         /*
2028          * Disable break condition and FIFOs
2029          */
2030         serial_out(up, UART_LCR, serial_inp(up, UART_LCR) & ~UART_LCR_SBC);
2031         serial8250_clear_fifos(up);
2032
2033 #ifdef CONFIG_SERIAL_8250_RSA
2034         /*
2035          * Reset the RSA board back to 115kbps compat mode.
2036          */
2037         disable_rsa(up);
2038 #endif
2039
2040         /*
2041          * Read data port to reset things, and then unlink from
2042          * the IRQ chain.
2043          */
2044         (void) serial_in(up, UART_RX);
2045
2046         del_timer_sync(&up->timer);
2047         up->timer.function = serial8250_timeout;
2048         if (is_real_interrupt(up->port.irq))
2049                 serial_unlink_irq_chain(up);
2050 }
2051
2052 static unsigned int serial8250_get_divisor(struct uart_port *port, unsigned int baud)
2053 {
2054         unsigned int quot;
2055
2056         /*
2057          * Handle magic divisors for baud rates above baud_base on
2058          * SMSC SuperIO chips.
2059          */
2060         if ((port->flags & UPF_MAGIC_MULTIPLIER) &&
2061             baud == (port->uartclk/4))
2062                 quot = 0x8001;
2063         else if ((port->flags & UPF_MAGIC_MULTIPLIER) &&
2064                  baud == (port->uartclk/8))
2065                 quot = 0x8002;
2066         else
2067                 quot = uart_get_divisor(port, baud);
2068
2069         return quot;
2070 }
2071
2072 static void
2073 serial8250_set_termios(struct uart_port *port, struct ktermios *termios,
2074                        struct ktermios *old)
2075 {
2076         struct uart_8250_port *up = (struct uart_8250_port *)port;
2077         unsigned char cval, fcr = 0;
2078         unsigned long flags;
2079         unsigned int baud, quot;
2080
2081         switch (termios->c_cflag & CSIZE) {
2082         case CS5:
2083                 cval = UART_LCR_WLEN5;
2084                 break;
2085         case CS6:
2086                 cval = UART_LCR_WLEN6;
2087                 break;
2088         case CS7:
2089                 cval = UART_LCR_WLEN7;
2090                 break;
2091         default:
2092         case CS8:
2093                 cval = UART_LCR_WLEN8;
2094                 break;
2095         }
2096
2097         if (termios->c_cflag & CSTOPB)
2098                 cval |= UART_LCR_STOP;
2099         if (termios->c_cflag & PARENB)
2100                 cval |= UART_LCR_PARITY;
2101         if (!(termios->c_cflag & PARODD))
2102                 cval |= UART_LCR_EPAR;
2103 #ifdef CMSPAR
2104         if (termios->c_cflag & CMSPAR)
2105                 cval |= UART_LCR_SPAR;
2106 #endif
2107
2108         /*
2109          * Ask the core to calculate the divisor for us.
2110          */
2111         baud = uart_get_baud_rate(port, termios, old, 0, port->uartclk/16);
2112         quot = serial8250_get_divisor(port, baud);
2113
2114         /*
2115          * Oxford Semi 952 rev B workaround
2116          */
2117         if (up->bugs & UART_BUG_QUOT && (quot & 0xff) == 0)
2118                 quot++;
2119
2120         if (up->capabilities & UART_CAP_FIFO && up->port.fifosize > 1) {
2121                 if (baud < 2400)
2122                         fcr = UART_FCR_ENABLE_FIFO | UART_FCR_TRIGGER_1;
2123                 else
2124                         fcr = uart_config[up->port.type].fcr;
2125         }
2126
2127         /*
2128          * MCR-based auto flow control.  When AFE is enabled, RTS will be
2129          * deasserted when the receive FIFO contains more characters than
2130          * the trigger, or the MCR RTS bit is cleared.  In the case where
2131          * the remote UART is not using CTS auto flow control, we must
2132          * have sufficient FIFO entries for the latency of the remote
2133          * UART to respond.  IOW, at least 32 bytes of FIFO.
2134          */
2135         if (up->capabilities & UART_CAP_AFE && up->port.fifosize >= 32) {
2136                 up->mcr &= ~UART_MCR_AFE;
2137                 if (termios->c_cflag & CRTSCTS)
2138                         up->mcr |= UART_MCR_AFE;
2139         }
2140
2141         /*
2142          * Ok, we're now changing the port state.  Do it with
2143          * interrupts disabled.
2144          */
2145         spin_lock_irqsave(&up->port.lock, flags);
2146
2147         /*
2148          * Update the per-port timeout.
2149          */
2150         uart_update_timeout(port, termios->c_cflag, baud);
2151
2152         up->port.read_status_mask = UART_LSR_OE | UART_LSR_THRE | UART_LSR_DR;
2153         if (termios->c_iflag & INPCK)
2154                 up->port.read_status_mask |= UART_LSR_FE | UART_LSR_PE;
2155         if (termios->c_iflag & (BRKINT | PARMRK))
2156                 up->port.read_status_mask |= UART_LSR_BI;
2157
2158         /*
2159          * Characteres to ignore
2160          */
2161         up->port.ignore_status_mask = 0;
2162         if (termios->c_iflag & IGNPAR)
2163                 up->port.ignore_status_mask |= UART_LSR_PE | UART_LSR_FE;
2164         if (termios->c_iflag & IGNBRK) {
2165                 up->port.ignore_status_mask |= UART_LSR_BI;
2166                 /*
2167                  * If we're ignoring parity and break indicators,
2168                  * ignore overruns too (for real raw support).
2169                  */
2170                 if (termios->c_iflag & IGNPAR)
2171                         up->port.ignore_status_mask |= UART_LSR_OE;
2172         }
2173
2174         /*
2175          * ignore all characters if CREAD is not set
2176          */
2177         if ((termios->c_cflag & CREAD) == 0)
2178                 up->port.ignore_status_mask |= UART_LSR_DR;
2179
2180         /*
2181          * CTS flow control flag and modem status interrupts
2182          */
2183         up->ier &= ~UART_IER_MSI;
2184         if (!(up->bugs & UART_BUG_NOMSR) &&
2185                         UART_ENABLE_MS(&up->port, termios->c_cflag))
2186                 up->ier |= UART_IER_MSI;
2187         if (up->capabilities & UART_CAP_UUE)
2188                 up->ier |= UART_IER_UUE | UART_IER_RTOIE;
2189
2190         serial_out(up, UART_IER, up->ier);
2191
2192         if (up->capabilities & UART_CAP_EFR) {
2193                 unsigned char efr = 0;
2194                 /*
2195                  * TI16C752/Startech hardware flow control.  FIXME:
2196                  * - TI16C752 requires control thresholds to be set.
2197                  * - UART_MCR_RTS is ineffective if auto-RTS mode is enabled.
2198                  */
2199                 if (termios->c_cflag & CRTSCTS)
2200                         efr |= UART_EFR_CTS;
2201
2202                 serial_outp(up, UART_LCR, 0xBF);
2203                 serial_outp(up, UART_EFR, efr);
2204         }
2205
2206 #ifdef CONFIG_ARCH_OMAP15XX
2207         /* Workaround to enable 115200 baud on OMAP1510 internal ports */
2208         if (cpu_is_omap1510() && is_omap_port((unsigned int)up->port.membase)) {
2209                 if (baud == 115200) {
2210                         quot = 1;
2211                         serial_out(up, UART_OMAP_OSC_12M_SEL, 1);
2212                 } else
2213                         serial_out(up, UART_OMAP_OSC_12M_SEL, 0);
2214         }
2215 #endif
2216
2217         if (up->capabilities & UART_NATSEMI) {
2218                 /* Switch to bank 2 not bank 1, to avoid resetting EXCR2 */
2219                 serial_outp(up, UART_LCR, 0xe0);
2220         } else {
2221                 serial_outp(up, UART_LCR, cval | UART_LCR_DLAB);/* set DLAB */
2222         }
2223
2224         serial_dl_write(up, quot);
2225
2226         /*
2227          * LCR DLAB must be set to enable 64-byte FIFO mode. If the FCR
2228          * is written without DLAB set, this mode will be disabled.
2229          */
2230         if (up->port.type == PORT_16750)
2231                 serial_outp(up, UART_FCR, fcr);
2232
2233         serial_outp(up, UART_LCR, cval);                /* reset DLAB */
2234         up->lcr = cval;                                 /* Save LCR */
2235         if (up->port.type != PORT_16750) {
2236                 if (fcr & UART_FCR_ENABLE_FIFO) {
2237                         /* emulated UARTs (Lucent Venus 167x) need two steps */
2238                         serial_outp(up, UART_FCR, UART_FCR_ENABLE_FIFO);
2239                 }
2240                 serial_outp(up, UART_FCR, fcr);         /* set fcr */
2241         }
2242         serial8250_set_mctrl(&up->port, up->port.mctrl);
2243         spin_unlock_irqrestore(&up->port.lock, flags);
2244         /* Don't rewrite B0 */
2245         if (tty_termios_baud_rate(termios))
2246                 tty_termios_encode_baud_rate(termios, baud, baud);
2247 }
2248
2249 static void
2250 serial8250_pm(struct uart_port *port, unsigned int state,
2251               unsigned int oldstate)
2252 {
2253         struct uart_8250_port *p = (struct uart_8250_port *)port;
2254
2255         serial8250_set_sleep(p, state != 0);
2256
2257         if (p->pm)
2258                 p->pm(port, state, oldstate);
2259 }
2260
2261 /*
2262  * Resource handling.
2263  */
2264 static int serial8250_request_std_resource(struct uart_8250_port *up)
2265 {
2266         unsigned int size = 8 << up->port.regshift;
2267         int ret = 0;
2268
2269         switch (up->port.iotype) {
2270         case UPIO_AU:
2271                 size = 0x100000;
2272                 /* fall thru */
2273         case UPIO_TSI:
2274         case UPIO_MEM32:
2275         case UPIO_MEM:
2276         case UPIO_DWAPB:
2277                 if (!up->port.mapbase)
2278                         break;
2279
2280                 if (!request_mem_region(up->port.mapbase, size, "serial")) {
2281                         ret = -EBUSY;
2282                         break;
2283                 }
2284
2285                 if (up->port.flags & UPF_IOREMAP) {
2286                         up->port.membase = ioremap_nocache(up->port.mapbase,
2287                                                                         size);
2288                         if (!up->port.membase) {
2289                                 release_mem_region(up->port.mapbase, size);
2290                                 ret = -ENOMEM;
2291                         }
2292                 }
2293                 break;
2294
2295         case UPIO_HUB6:
2296         case UPIO_PORT:
2297                 if (!request_region(up->port.iobase, size, "serial"))
2298                         ret = -EBUSY;
2299                 break;
2300         }
2301         return ret;
2302 }
2303
2304 static void serial8250_release_std_resource(struct uart_8250_port *up)
2305 {
2306         unsigned int size = 8 << up->port.regshift;
2307
2308         switch (up->port.iotype) {
2309         case UPIO_AU:
2310                 size = 0x100000;
2311                 /* fall thru */
2312         case UPIO_TSI:
2313         case UPIO_MEM32:
2314         case UPIO_MEM:
2315         case UPIO_DWAPB:
2316                 if (!up->port.mapbase)
2317                         break;
2318
2319                 if (up->port.flags & UPF_IOREMAP) {
2320                         iounmap(up->port.membase);
2321                         up->port.membase = NULL;
2322                 }
2323
2324                 release_mem_region(up->port.mapbase, size);
2325                 break;
2326
2327         case UPIO_HUB6:
2328         case UPIO_PORT:
2329                 release_region(up->port.iobase, size);
2330                 break;
2331         }
2332 }
2333
2334 static int serial8250_request_rsa_resource(struct uart_8250_port *up)
2335 {
2336         unsigned long start = UART_RSA_BASE << up->port.regshift;
2337         unsigned int size = 8 << up->port.regshift;
2338         int ret = -EINVAL;
2339
2340         switch (up->port.iotype) {
2341         case UPIO_HUB6:
2342         case UPIO_PORT:
2343                 start += up->port.iobase;
2344                 if (request_region(start, size, "serial-rsa"))
2345                         ret = 0;
2346                 else
2347                         ret = -EBUSY;
2348                 break;
2349         }
2350
2351         return ret;
2352 }
2353
2354 static void serial8250_release_rsa_resource(struct uart_8250_port *up)
2355 {
2356         unsigned long offset = UART_RSA_BASE << up->port.regshift;
2357         unsigned int size = 8 << up->port.regshift;
2358
2359         switch (up->port.iotype) {
2360         case UPIO_HUB6:
2361         case UPIO_PORT:
2362                 release_region(up->port.iobase + offset, size);
2363                 break;
2364         }
2365 }
2366
2367 static void serial8250_release_port(struct uart_port *port)
2368 {
2369         struct uart_8250_port *up = (struct uart_8250_port *)port;
2370
2371         serial8250_release_std_resource(up);
2372         if (up->port.type == PORT_RSA)
2373                 serial8250_release_rsa_resource(up);
2374 }
2375
2376 static int serial8250_request_port(struct uart_port *port)
2377 {
2378         struct uart_8250_port *up = (struct uart_8250_port *)port;
2379         int ret = 0;
2380
2381         ret = serial8250_request_std_resource(up);
2382         if (ret == 0 && up->port.type == PORT_RSA) {
2383                 ret = serial8250_request_rsa_resource(up);
2384                 if (ret < 0)
2385                         serial8250_release_std_resource(up);
2386         }
2387
2388         return ret;
2389 }
2390
2391 static void serial8250_config_port(struct uart_port *port, int flags)
2392 {
2393         struct uart_8250_port *up = (struct uart_8250_port *)port;
2394         int probeflags = PROBE_ANY;
2395         int ret;
2396
2397         /*
2398          * Find the region that we can probe for.  This in turn
2399          * tells us whether we can probe for the type of port.
2400          */
2401         ret = serial8250_request_std_resource(up);
2402         if (ret < 0)
2403                 return;
2404
2405         ret = serial8250_request_rsa_resource(up);
2406         if (ret < 0)
2407                 probeflags &= ~PROBE_RSA;
2408
2409         if (flags & UART_CONFIG_TYPE)
2410                 autoconfig(up, probeflags);
2411         if (up->port.type != PORT_UNKNOWN && flags & UART_CONFIG_IRQ)
2412                 autoconfig_irq(up);
2413
2414         if (up->port.type != PORT_RSA && probeflags & PROBE_RSA)
2415                 serial8250_release_rsa_resource(up);
2416         if (up->port.type == PORT_UNKNOWN)
2417                 serial8250_release_std_resource(up);
2418 }
2419
2420 static int
2421 serial8250_verify_port(struct uart_port *port, struct serial_struct *ser)
2422 {
2423         if (ser->irq >= NR_IRQS || ser->irq < 0 ||
2424             ser->baud_base < 9600 || ser->type < PORT_UNKNOWN ||
2425             ser->type >= ARRAY_SIZE(uart_config) || ser->type == PORT_CIRRUS ||
2426             ser->type == PORT_STARTECH)
2427                 return -EINVAL;
2428         return 0;
2429 }
2430
2431 static const char *
2432 serial8250_type(struct uart_port *port)
2433 {
2434         int type = port->type;
2435
2436         if (type >= ARRAY_SIZE(uart_config))
2437                 type = 0;
2438         return uart_config[type].name;
2439 }
2440
2441 static struct uart_ops serial8250_pops = {
2442         .tx_empty       = serial8250_tx_empty,
2443         .set_mctrl      = serial8250_set_mctrl,
2444         .get_mctrl      = serial8250_get_mctrl,
2445         .stop_tx        = serial8250_stop_tx,
2446         .start_tx       = serial8250_start_tx,
2447         .stop_rx        = serial8250_stop_rx,
2448         .enable_ms      = serial8250_enable_ms,
2449         .break_ctl      = serial8250_break_ctl,
2450         .startup        = serial8250_startup,
2451         .shutdown       = serial8250_shutdown,
2452         .set_termios    = serial8250_set_termios,
2453         .pm             = serial8250_pm,
2454         .type           = serial8250_type,
2455         .release_port   = serial8250_release_port,
2456         .request_port   = serial8250_request_port,
2457         .config_port    = serial8250_config_port,
2458         .verify_port    = serial8250_verify_port,
2459 #ifdef CONFIG_CONSOLE_POLL
2460         .poll_get_char = serial8250_get_poll_char,
2461         .poll_put_char = serial8250_put_poll_char,
2462 #endif
2463 };
2464
2465 static struct uart_8250_port serial8250_ports[UART_NR];
2466
2467 static void __init serial8250_isa_init_ports(void)
2468 {
2469         struct uart_8250_port *up;
2470         static int first = 1;
2471         int i;
2472
2473         if (!first)
2474                 return;
2475         first = 0;
2476
2477         for (i = 0; i < nr_uarts; i++) {
2478                 struct uart_8250_port *up = &serial8250_ports[i];
2479
2480                 up->port.line = i;
2481                 spin_lock_init(&up->port.lock);
2482
2483                 init_timer(&up->timer);
2484                 up->timer.function = serial8250_timeout;
2485
2486                 /*
2487                  * ALPHA_KLUDGE_MCR needs to be killed.
2488                  */
2489                 up->mcr_mask = ~ALPHA_KLUDGE_MCR;
2490                 up->mcr_force = ALPHA_KLUDGE_MCR;
2491
2492                 up->port.ops = &serial8250_pops;
2493         }
2494
2495         for (i = 0, up = serial8250_ports;
2496              i < ARRAY_SIZE(old_serial_port) && i < nr_uarts;
2497              i++, up++) {
2498                 up->port.iobase   = old_serial_port[i].port;
2499                 up->port.irq      = irq_canonicalize(old_serial_port[i].irq);
2500                 up->port.uartclk  = old_serial_port[i].baud_base * 16;
2501                 up->port.flags    = old_serial_port[i].flags;
2502                 up->port.hub6     = old_serial_port[i].hub6;
2503                 up->port.membase  = old_serial_port[i].iomem_base;
2504                 up->port.iotype   = old_serial_port[i].io_type;
2505                 up->port.regshift = old_serial_port[i].iomem_reg_shift;
2506                 if (share_irqs)
2507                         up->port.flags |= UPF_SHARE_IRQ;
2508         }
2509 }
2510
2511 static void __init
2512 serial8250_register_ports(struct uart_driver *drv, struct device *dev)
2513 {
2514         int i;
2515
2516         serial8250_isa_init_ports();
2517
2518         for (i = 0; i < nr_uarts; i++) {
2519                 struct uart_8250_port *up = &serial8250_ports[i];
2520
2521                 up->port.dev = dev;
2522                 uart_add_one_port(drv, &up->port);
2523         }
2524 }
2525
2526 #ifdef CONFIG_SERIAL_8250_CONSOLE
2527
2528 static void serial8250_console_putchar(struct uart_port *port, int ch)
2529 {
2530         struct uart_8250_port *up = (struct uart_8250_port *)port;
2531
2532         wait_for_xmitr(up, UART_LSR_THRE);
2533         serial_out(up, UART_TX, ch);
2534 }
2535
2536 /*
2537  *      Print a string to the serial port trying not to disturb
2538  *      any possible real use of the port...
2539  *
2540  *      The console_lock must be held when we get here.
2541  */
2542 static void
2543 serial8250_console_write(struct console *co, const char *s, unsigned int count)
2544 {
2545         struct uart_8250_port *up = &serial8250_ports[co->index];
2546         unsigned long flags;
2547         unsigned int ier;
2548         int locked = 1;
2549
2550         touch_nmi_watchdog();
2551
2552         local_irq_save(flags);
2553         if (up->port.sysrq) {
2554                 /* serial8250_handle_port() already took the lock */
2555                 locked = 0;
2556         } else if (oops_in_progress) {
2557                 locked = spin_trylock(&up->port.lock);
2558         } else
2559                 spin_lock(&up->port.lock);
2560
2561         /*
2562          *      First save the IER then disable the interrupts
2563          */
2564         ier = serial_in(up, UART_IER);
2565
2566         if (up->capabilities & UART_CAP_UUE)
2567                 serial_out(up, UART_IER, UART_IER_UUE);
2568         else
2569                 serial_out(up, UART_IER, 0);
2570
2571         uart_console_write(&up->port, s, count, serial8250_console_putchar);
2572
2573         /*
2574          *      Finally, wait for transmitter to become empty
2575          *      and restore the IER
2576          */
2577         wait_for_xmitr(up, BOTH_EMPTY);
2578         serial_out(up, UART_IER, ier);
2579
2580         /*
2581          *      The receive handling will happen properly because the
2582          *      receive ready bit will still be set; it is not cleared
2583          *      on read.  However, modem control will not, we must
2584          *      call it if we have saved something in the saved flags
2585          *      while processing with interrupts off.
2586          */
2587         if (up->msr_saved_flags)
2588                 check_modem_status(up);
2589
2590         if (locked)
2591                 spin_unlock(&up->port.lock);
2592         local_irq_restore(flags);
2593 }
2594
2595 static int __init serial8250_console_setup(struct console *co, char *options)
2596 {
2597         struct uart_port *port;
2598         int baud = 9600;
2599         int bits = 8;
2600         int parity = 'n';
2601         int flow = 'n';
2602
2603         /*
2604          * Check whether an invalid uart number has been specified, and
2605          * if so, search for the first available port that does have
2606          * console support.
2607          */
2608         if (co->index >= nr_uarts)
2609                 co->index = 0;
2610         port = &serial8250_ports[co->index].port;
2611         if (!port->iobase && !port->membase)
2612                 return -ENODEV;
2613
2614         if (options)
2615                 uart_parse_options(options, &baud, &parity, &bits, &flow);
2616
2617         return uart_set_options(port, co, baud, parity, bits, flow);
2618 }
2619
2620 static int serial8250_console_early_setup(void)
2621 {
2622         return serial8250_find_port_for_earlycon();
2623 }
2624
2625 static struct uart_driver serial8250_reg;
2626 static struct console serial8250_console = {
2627         .name           = "ttyS",
2628         .write          = serial8250_console_write,
2629         .device         = uart_console_device,
2630         .setup          = serial8250_console_setup,
2631         .early_setup    = serial8250_console_early_setup,
2632         .flags          = CON_PRINTBUFFER,
2633         .index          = -1,
2634         .data           = &serial8250_reg,
2635 };
2636
2637 static int __init serial8250_console_init(void)
2638 {
2639         if (nr_uarts > UART_NR)
2640                 nr_uarts = UART_NR;
2641
2642         serial8250_isa_init_ports();
2643         register_console(&serial8250_console);
2644         return 0;
2645 }
2646 console_initcall(serial8250_console_init);
2647
2648 int serial8250_find_port(struct uart_port *p)
2649 {
2650         int line;
2651         struct uart_port *port;
2652
2653         for (line = 0; line < nr_uarts; line++) {
2654                 port = &serial8250_ports[line].port;
2655                 if (uart_match_port(p, port))
2656                         return line;
2657         }
2658         return -ENODEV;
2659 }
2660
2661 #define SERIAL8250_CONSOLE      &serial8250_console
2662 #else
2663 #define SERIAL8250_CONSOLE      NULL
2664 #endif
2665
2666 static struct uart_driver serial8250_reg = {
2667         .owner                  = THIS_MODULE,
2668         .driver_name            = "serial",
2669         .dev_name               = "ttyS",
2670         .major                  = TTY_MAJOR,
2671         .minor                  = 64,
2672         .nr                     = UART_NR,
2673         .cons                   = SERIAL8250_CONSOLE,
2674 };
2675
2676 /*
2677  * early_serial_setup - early registration for 8250 ports
2678  *
2679  * Setup an 8250 port structure prior to console initialisation.  Use
2680  * after console initialisation will cause undefined behaviour.
2681  */
2682 int __init early_serial_setup(struct uart_port *port)
2683 {
2684         if (port->line >= ARRAY_SIZE(serial8250_ports))
2685                 return -ENODEV;
2686
2687         serial8250_isa_init_ports();
2688         serial8250_ports[port->line].port       = *port;
2689         serial8250_ports[port->line].port.ops   = &serial8250_pops;
2690         return 0;
2691 }
2692
2693 /**
2694  *      serial8250_suspend_port - suspend one serial port
2695  *      @line:  serial line number
2696  *
2697  *      Suspend one serial port.
2698  */
2699 void serial8250_suspend_port(int line)
2700 {
2701         uart_suspend_port(&serial8250_reg, &serial8250_ports[line].port);
2702 }
2703
2704 /**
2705  *      serial8250_resume_port - resume one serial port
2706  *      @line:  serial line number
2707  *
2708  *      Resume one serial port.
2709  */
2710 void serial8250_resume_port(int line)
2711 {
2712         struct uart_8250_port *up = &serial8250_ports[line];
2713
2714         if (up->capabilities & UART_NATSEMI) {
2715                 unsigned char tmp;
2716
2717                 /* Ensure it's still in high speed mode */
2718                 serial_outp(up, UART_LCR, 0xE0);
2719
2720                 tmp = serial_in(up, 0x04); /* EXCR2 */
2721                 tmp &= ~0xB0; /* Disable LOCK, mask out PRESL[01] */
2722                 tmp |= 0x10;  /* 1.625 divisor for baud_base --> 921600 */
2723                 serial_outp(up, 0x04, tmp);
2724
2725                 serial_outp(up, UART_LCR, 0);
2726         }
2727         uart_resume_port(&serial8250_reg, &up->port);
2728 }
2729
2730 /*
2731  * Register a set of serial devices attached to a platform device.  The
2732  * list is terminated with a zero flags entry, which means we expect
2733  * all entries to have at least UPF_BOOT_AUTOCONF set.
2734  */
2735 static int __devinit serial8250_probe(struct platform_device *dev)
2736 {
2737         struct plat_serial8250_port *p = dev->dev.platform_data;
2738         struct uart_port port;
2739         int ret, i;
2740
2741         memset(&port, 0, sizeof(struct uart_port));
2742
2743         for (i = 0; p && p->flags != 0; p++, i++) {
2744                 port.iobase             = p->iobase;
2745                 port.membase            = p->membase;
2746                 port.irq                = p->irq;
2747                 port.uartclk            = p->uartclk;
2748                 port.regshift           = p->regshift;
2749                 port.iotype             = p->iotype;
2750                 port.flags              = p->flags;
2751                 port.mapbase            = p->mapbase;
2752                 port.hub6               = p->hub6;
2753                 port.private_data       = p->private_data;
2754                 port.dev                = &dev->dev;
2755                 if (share_irqs)
2756                         port.flags |= UPF_SHARE_IRQ;
2757                 ret = serial8250_register_port(&port);
2758                 if (ret < 0) {
2759                         dev_err(&dev->dev, "unable to register port at index %d "
2760                                 "(IO%lx MEM%llx IRQ%d): %d\n", i,
2761                                 p->iobase, (unsigned long long)p->mapbase,
2762                                 p->irq, ret);
2763                 }
2764         }
2765         return 0;
2766 }
2767
2768 /*
2769  * Remove serial ports registered against a platform device.
2770  */
2771 static int __devexit serial8250_remove(struct platform_device *dev)
2772 {
2773         int i;
2774
2775         for (i = 0; i < nr_uarts; i++) {
2776                 struct uart_8250_port *up = &serial8250_ports[i];
2777
2778                 if (up->port.dev == &dev->dev)
2779                         serial8250_unregister_port(i);
2780         }
2781         return 0;
2782 }
2783
2784 static int serial8250_suspend(struct platform_device *dev, pm_message_t state)
2785 {
2786         int i;
2787
2788         for (i = 0; i < UART_NR; i++) {
2789                 struct uart_8250_port *up = &serial8250_ports[i];
2790
2791                 if (up->port.type != PORT_UNKNOWN && up->port.dev == &dev->dev)
2792                         uart_suspend_port(&serial8250_reg, &up->port);
2793         }
2794
2795         return 0;
2796 }
2797
2798 static int serial8250_resume(struct platform_device *dev)
2799 {
2800         int i;
2801
2802         for (i = 0; i < UART_NR; i++) {
2803                 struct uart_8250_port *up = &serial8250_ports[i];
2804
2805                 if (up->port.type != PORT_UNKNOWN && up->port.dev == &dev->dev)
2806                         serial8250_resume_port(i);
2807         }
2808
2809         return 0;
2810 }
2811
2812 static struct platform_driver serial8250_isa_driver = {
2813         .probe          = serial8250_probe,
2814         .remove         = __devexit_p(serial8250_remove),
2815         .suspend        = serial8250_suspend,
2816         .resume         = serial8250_resume,
2817         .driver         = {
2818                 .name   = "serial8250",
2819                 .owner  = THIS_MODULE,
2820         },
2821 };
2822
2823 /*
2824  * This "device" covers _all_ ISA 8250-compatible serial devices listed
2825  * in the table in include/asm/serial.h
2826  */
2827 static struct platform_device *serial8250_isa_devs;
2828
2829 /*
2830  * serial8250_register_port and serial8250_unregister_port allows for
2831  * 16x50 serial ports to be configured at run-time, to support PCMCIA
2832  * modems and PCI multiport cards.
2833  */
2834 static DEFINE_MUTEX(serial_mutex);
2835
2836 static struct uart_8250_port *serial8250_find_match_or_unused(struct uart_port *port)
2837 {
2838         int i;
2839
2840         /*
2841          * First, find a port entry which matches.
2842          */
2843         for (i = 0; i < nr_uarts; i++)
2844                 if (uart_match_port(&serial8250_ports[i].port, port))
2845                         return &serial8250_ports[i];
2846
2847         /*
2848          * We didn't find a matching entry, so look for the first
2849          * free entry.  We look for one which hasn't been previously
2850          * used (indicated by zero iobase).
2851          */
2852         for (i = 0; i < nr_uarts; i++)
2853                 if (serial8250_ports[i].port.type == PORT_UNKNOWN &&
2854                     serial8250_ports[i].port.iobase == 0)
2855                         return &serial8250_ports[i];
2856
2857         /*
2858          * That also failed.  Last resort is to find any entry which
2859          * doesn't have a real port associated with it.
2860          */
2861         for (i = 0; i < nr_uarts; i++)
2862                 if (serial8250_ports[i].port.type == PORT_UNKNOWN)
2863                         return &serial8250_ports[i];
2864
2865         return NULL;
2866 }
2867
2868 /**
2869  *      serial8250_register_port - register a serial port
2870  *      @port: serial port template
2871  *
2872  *      Configure the serial port specified by the request. If the
2873  *      port exists and is in use, it is hung up and unregistered
2874  *      first.
2875  *
2876  *      The port is then probed and if necessary the IRQ is autodetected
2877  *      If this fails an error is returned.
2878  *
2879  *      On success the port is ready to use and the line number is returned.
2880  */
2881 int serial8250_register_port(struct uart_port *port)
2882 {
2883         struct uart_8250_port *uart;
2884         int ret = -ENOSPC;
2885
2886         if (port->uartclk == 0)
2887                 return -EINVAL;
2888
2889         mutex_lock(&serial_mutex);
2890
2891         uart = serial8250_find_match_or_unused(port);
2892         if (uart) {
2893                 uart_remove_one_port(&serial8250_reg, &uart->port);
2894
2895                 uart->port.iobase       = port->iobase;
2896                 uart->port.membase      = port->membase;
2897                 uart->port.irq          = port->irq;
2898                 uart->port.uartclk      = port->uartclk;
2899                 uart->port.fifosize     = port->fifosize;
2900                 uart->port.regshift     = port->regshift;
2901                 uart->port.iotype       = port->iotype;
2902                 uart->port.flags        = port->flags | UPF_BOOT_AUTOCONF;
2903                 uart->port.mapbase      = port->mapbase;
2904                 uart->port.private_data = port->private_data;
2905                 if (port->dev)
2906                         uart->port.dev = port->dev;
2907
2908                 ret = uart_add_one_port(&serial8250_reg, &uart->port);
2909                 if (ret == 0)
2910                         ret = uart->port.line;
2911         }
2912         mutex_unlock(&serial_mutex);
2913
2914         return ret;
2915 }
2916 EXPORT_SYMBOL(serial8250_register_port);
2917
2918 /**
2919  *      serial8250_unregister_port - remove a 16x50 serial port at runtime
2920  *      @line: serial line number
2921  *
2922  *      Remove one serial port.  This may not be called from interrupt
2923  *      context.  We hand the port back to the our control.
2924  */
2925 void serial8250_unregister_port(int line)
2926 {
2927         struct uart_8250_port *uart = &serial8250_ports[line];
2928
2929         mutex_lock(&serial_mutex);
2930         uart_remove_one_port(&serial8250_reg, &uart->port);
2931         if (serial8250_isa_devs) {
2932                 uart->port.flags &= ~UPF_BOOT_AUTOCONF;
2933                 uart->port.type = PORT_UNKNOWN;
2934                 uart->port.dev = &serial8250_isa_devs->dev;
2935                 uart_add_one_port(&serial8250_reg, &uart->port);
2936         } else {
2937                 uart->port.dev = NULL;
2938         }
2939         mutex_unlock(&serial_mutex);
2940 }
2941 EXPORT_SYMBOL(serial8250_unregister_port);
2942
2943 static int __init serial8250_init(void)
2944 {
2945         int ret, i;
2946
2947         if (nr_uarts > UART_NR)
2948                 nr_uarts = UART_NR;
2949
2950         printk(KERN_INFO "Serial: 8250/16550 driver"
2951                 "%d ports, IRQ sharing %sabled\n", nr_uarts,
2952                 share_irqs ? "en" : "dis");
2953
2954         for (i = 0; i < NR_IRQS; i++)
2955                 spin_lock_init(&irq_lists[i].lock);
2956
2957         ret = uart_register_driver(&serial8250_reg);
2958         if (ret)
2959                 goto out;
2960
2961         serial8250_isa_devs = platform_device_alloc("serial8250",
2962                                                     PLAT8250_DEV_LEGACY);
2963         if (!serial8250_isa_devs) {
2964                 ret = -ENOMEM;
2965                 goto unreg_uart_drv;
2966         }
2967
2968         ret = platform_device_add(serial8250_isa_devs);
2969         if (ret)
2970                 goto put_dev;
2971
2972         serial8250_register_ports(&serial8250_reg, &serial8250_isa_devs->dev);
2973
2974         ret = platform_driver_register(&serial8250_isa_driver);
2975         if (ret == 0)
2976                 goto out;
2977
2978         platform_device_del(serial8250_isa_devs);
2979  put_dev:
2980         platform_device_put(serial8250_isa_devs);
2981  unreg_uart_drv:
2982         uart_unregister_driver(&serial8250_reg);
2983  out:
2984         return ret;
2985 }
2986
2987 static void __exit serial8250_exit(void)
2988 {
2989         struct platform_device *isa_dev = serial8250_isa_devs;
2990
2991         /*
2992          * This tells serial8250_unregister_port() not to re-register
2993          * the ports (thereby making serial8250_isa_driver permanently
2994          * in use.)
2995          */
2996         serial8250_isa_devs = NULL;
2997
2998         platform_driver_unregister(&serial8250_isa_driver);
2999         platform_device_unregister(isa_dev);
3000
3001         uart_unregister_driver(&serial8250_reg);
3002 }
3003
3004 module_init(serial8250_init);
3005 module_exit(serial8250_exit);
3006
3007 EXPORT_SYMBOL(serial8250_suspend_port);
3008 EXPORT_SYMBOL(serial8250_resume_port);
3009
3010 MODULE_LICENSE("GPL");
3011 MODULE_DESCRIPTION("Generic 8250/16x50 serial driver");
3012
3013 module_param(share_irqs, uint, 0644);
3014 MODULE_PARM_DESC(share_irqs, "Share IRQs with other non-8250/16x50 devices"
3015         " (unsafe)");
3016
3017 module_param(nr_uarts, uint, 0644);
3018 MODULE_PARM_DESC(nr_uarts, "Maximum number of UARTs supported. (1-" __MODULE_STRING(CONFIG_SERIAL_8250_NR_UARTS) ")");
3019
3020 #ifdef CONFIG_SERIAL_8250_RSA
3021 module_param_array(probe_rsa, ulong, &probe_rsa_count, 0444);
3022 MODULE_PARM_DESC(probe_rsa, "Probe I/O ports for RSA");
3023 #endif
3024 MODULE_ALIAS_CHARDEV_MAJOR(TTY_MAJOR);