]> err.no Git - linux-2.6/blob - drivers/scsi/sata_promise.c
Merge branch 'upstream-fixes' into upstream
[linux-2.6] / drivers / scsi / sata_promise.c
1 /*
2  *  sata_promise.c - Promise SATA
3  *
4  *  Maintained by:  Jeff Garzik <jgarzik@pobox.com>
5  *                  Please ALWAYS copy linux-ide@vger.kernel.org
6  *                  on emails.
7  *
8  *  Copyright 2003-2004 Red Hat, Inc.
9  *
10  *
11  *  This program is free software; you can redistribute it and/or modify
12  *  it under the terms of the GNU General Public License as published by
13  *  the Free Software Foundation; either version 2, or (at your option)
14  *  any later version.
15  *
16  *  This program is distributed in the hope that it will be useful,
17  *  but WITHOUT ANY WARRANTY; without even the implied warranty of
18  *  MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
19  *  GNU General Public License for more details.
20  *
21  *  You should have received a copy of the GNU General Public License
22  *  along with this program; see the file COPYING.  If not, write to
23  *  the Free Software Foundation, 675 Mass Ave, Cambridge, MA 02139, USA.
24  *
25  *
26  *  libata documentation is available via 'make {ps|pdf}docs',
27  *  as Documentation/DocBook/libata.*
28  *
29  *  Hardware information only available under NDA.
30  *
31  */
32
33 #include <linux/kernel.h>
34 #include <linux/module.h>
35 #include <linux/pci.h>
36 #include <linux/init.h>
37 #include <linux/blkdev.h>
38 #include <linux/delay.h>
39 #include <linux/interrupt.h>
40 #include <linux/sched.h>
41 #include <linux/device.h>
42 #include <scsi/scsi_host.h>
43 #include <scsi/scsi_cmnd.h>
44 #include <linux/libata.h>
45 #include <asm/io.h>
46 #include "sata_promise.h"
47
48 #define DRV_NAME        "sata_promise"
49 #define DRV_VERSION     "1.04"
50
51
52 enum {
53         PDC_PKT_SUBMIT          = 0x40, /* Command packet pointer addr */
54         PDC_INT_SEQMASK         = 0x40, /* Mask of asserted SEQ INTs */
55         PDC_TBG_MODE            = 0x41, /* TBG mode */
56         PDC_FLASH_CTL           = 0x44, /* Flash control register */
57         PDC_PCI_CTL             = 0x48, /* PCI control and status register */
58         PDC_GLOBAL_CTL          = 0x48, /* Global control/status (per port) */
59         PDC_CTLSTAT             = 0x60, /* IDE control and status (per port) */
60         PDC_SATA_PLUG_CSR       = 0x6C, /* SATA Plug control/status reg */
61         PDC2_SATA_PLUG_CSR      = 0x60, /* SATAII Plug control/status reg */
62         PDC_SLEW_CTL            = 0x470, /* slew rate control reg */
63
64         PDC_ERR_MASK            = (1<<19) | (1<<20) | (1<<21) | (1<<22) |
65                                   (1<<8) | (1<<9) | (1<<10),
66
67         board_2037x             = 0,    /* FastTrak S150 TX2plus */
68         board_20319             = 1,    /* FastTrak S150 TX4 */
69         board_20619             = 2,    /* FastTrak TX4000 */
70         board_20771             = 3,    /* FastTrak TX2300 */
71         board_2057x             = 4,    /* SATAII150 Tx2plus */
72         board_40518             = 5,    /* SATAII150 Tx4 */
73
74         PDC_HAS_PATA            = (1 << 1), /* PDC20375/20575 has PATA */
75
76         PDC_RESET               = (1 << 11), /* HDMA reset */
77
78         PDC_COMMON_FLAGS        = ATA_FLAG_NO_LEGACY | ATA_FLAG_SRST |
79                                   ATA_FLAG_MMIO | ATA_FLAG_NO_ATAPI |
80                                   ATA_FLAG_PIO_POLLING,
81 };
82
83
84 struct pdc_port_priv {
85         u8                      *pkt;
86         dma_addr_t              pkt_dma;
87 };
88
89 struct pdc_host_priv {
90         int                     hotplug_offset;
91 };
92
93 static u32 pdc_sata_scr_read (struct ata_port *ap, unsigned int sc_reg);
94 static void pdc_sata_scr_write (struct ata_port *ap, unsigned int sc_reg, u32 val);
95 static int pdc_ata_init_one (struct pci_dev *pdev, const struct pci_device_id *ent);
96 static irqreturn_t pdc_interrupt (int irq, void *dev_instance, struct pt_regs *regs);
97 static void pdc_eng_timeout(struct ata_port *ap);
98 static int pdc_port_start(struct ata_port *ap);
99 static void pdc_port_stop(struct ata_port *ap);
100 static void pdc_pata_phy_reset(struct ata_port *ap);
101 static void pdc_sata_phy_reset(struct ata_port *ap);
102 static void pdc_qc_prep(struct ata_queued_cmd *qc);
103 static void pdc_tf_load_mmio(struct ata_port *ap, const struct ata_taskfile *tf);
104 static void pdc_exec_command_mmio(struct ata_port *ap, const struct ata_taskfile *tf);
105 static void pdc_irq_clear(struct ata_port *ap);
106 static unsigned int pdc_qc_issue_prot(struct ata_queued_cmd *qc);
107 static void pdc_host_stop(struct ata_host_set *host_set);
108
109
110 static struct scsi_host_template pdc_ata_sht = {
111         .module                 = THIS_MODULE,
112         .name                   = DRV_NAME,
113         .ioctl                  = ata_scsi_ioctl,
114         .queuecommand           = ata_scsi_queuecmd,
115         .can_queue              = ATA_DEF_QUEUE,
116         .this_id                = ATA_SHT_THIS_ID,
117         .sg_tablesize           = LIBATA_MAX_PRD,
118         .cmd_per_lun            = ATA_SHT_CMD_PER_LUN,
119         .emulated               = ATA_SHT_EMULATED,
120         .use_clustering         = ATA_SHT_USE_CLUSTERING,
121         .proc_name              = DRV_NAME,
122         .dma_boundary           = ATA_DMA_BOUNDARY,
123         .slave_configure        = ata_scsi_slave_config,
124         .bios_param             = ata_std_bios_param,
125 };
126
127 static const struct ata_port_operations pdc_sata_ops = {
128         .port_disable           = ata_port_disable,
129         .tf_load                = pdc_tf_load_mmio,
130         .tf_read                = ata_tf_read,
131         .check_status           = ata_check_status,
132         .exec_command           = pdc_exec_command_mmio,
133         .dev_select             = ata_std_dev_select,
134
135         .phy_reset              = pdc_sata_phy_reset,
136
137         .qc_prep                = pdc_qc_prep,
138         .qc_issue               = pdc_qc_issue_prot,
139         .eng_timeout            = pdc_eng_timeout,
140         .irq_handler            = pdc_interrupt,
141         .irq_clear              = pdc_irq_clear,
142
143         .scr_read               = pdc_sata_scr_read,
144         .scr_write              = pdc_sata_scr_write,
145         .port_start             = pdc_port_start,
146         .port_stop              = pdc_port_stop,
147         .host_stop              = pdc_host_stop,
148 };
149
150 static const struct ata_port_operations pdc_pata_ops = {
151         .port_disable           = ata_port_disable,
152         .tf_load                = pdc_tf_load_mmio,
153         .tf_read                = ata_tf_read,
154         .check_status           = ata_check_status,
155         .exec_command           = pdc_exec_command_mmio,
156         .dev_select             = ata_std_dev_select,
157
158         .phy_reset              = pdc_pata_phy_reset,
159
160         .qc_prep                = pdc_qc_prep,
161         .qc_issue               = pdc_qc_issue_prot,
162         .eng_timeout            = pdc_eng_timeout,
163         .irq_handler            = pdc_interrupt,
164         .irq_clear              = pdc_irq_clear,
165
166         .port_start             = pdc_port_start,
167         .port_stop              = pdc_port_stop,
168         .host_stop              = pdc_host_stop,
169 };
170
171 static const struct ata_port_info pdc_port_info[] = {
172         /* board_2037x */
173         {
174                 .sht            = &pdc_ata_sht,
175                 .host_flags     = PDC_COMMON_FLAGS | ATA_FLAG_SATA,
176                 .pio_mask       = 0x1f, /* pio0-4 */
177                 .mwdma_mask     = 0x07, /* mwdma0-2 */
178                 .udma_mask      = 0x7f, /* udma0-6 ; FIXME */
179                 .port_ops       = &pdc_sata_ops,
180         },
181
182         /* board_20319 */
183         {
184                 .sht            = &pdc_ata_sht,
185                 .host_flags     = PDC_COMMON_FLAGS | ATA_FLAG_SATA,
186                 .pio_mask       = 0x1f, /* pio0-4 */
187                 .mwdma_mask     = 0x07, /* mwdma0-2 */
188                 .udma_mask      = 0x7f, /* udma0-6 ; FIXME */
189                 .port_ops       = &pdc_sata_ops,
190         },
191
192         /* board_20619 */
193         {
194                 .sht            = &pdc_ata_sht,
195                 .host_flags     = PDC_COMMON_FLAGS | ATA_FLAG_SLAVE_POSS,
196                 .pio_mask       = 0x1f, /* pio0-4 */
197                 .mwdma_mask     = 0x07, /* mwdma0-2 */
198                 .udma_mask      = 0x7f, /* udma0-6 ; FIXME */
199                 .port_ops       = &pdc_pata_ops,
200         },
201
202         /* board_20771 */
203         {
204                 .sht            = &pdc_ata_sht,
205                 .host_flags     = PDC_COMMON_FLAGS | ATA_FLAG_SATA,
206                 .pio_mask       = 0x1f, /* pio0-4 */
207                 .mwdma_mask     = 0x07, /* mwdma0-2 */
208                 .udma_mask      = 0x7f, /* udma0-6 ; FIXME */
209                 .port_ops       = &pdc_sata_ops,
210         },
211
212         /* board_2057x */
213         {
214                 .sht            = &pdc_ata_sht,
215                 .host_flags     = PDC_COMMON_FLAGS | ATA_FLAG_SATA,
216                 .pio_mask       = 0x1f, /* pio0-4 */
217                 .mwdma_mask     = 0x07, /* mwdma0-2 */
218                 .udma_mask      = 0x7f, /* udma0-6 ; FIXME */
219                 .port_ops       = &pdc_sata_ops,
220         },
221
222         /* board_40518 */
223         {
224                 .sht            = &pdc_ata_sht,
225                 .host_flags     = PDC_COMMON_FLAGS | ATA_FLAG_SATA,
226                 .pio_mask       = 0x1f, /* pio0-4 */
227                 .mwdma_mask     = 0x07, /* mwdma0-2 */
228                 .udma_mask      = 0x7f, /* udma0-6 ; FIXME */
229                 .port_ops       = &pdc_sata_ops,
230         },
231 };
232
233 static const struct pci_device_id pdc_ata_pci_tbl[] = {
234         { PCI_VENDOR_ID_PROMISE, 0x3371, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
235           board_2037x },
236         { PCI_VENDOR_ID_PROMISE, 0x3570, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
237           board_2037x },
238         { PCI_VENDOR_ID_PROMISE, 0x3571, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
239           board_2037x },
240         { PCI_VENDOR_ID_PROMISE, 0x3373, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
241           board_2037x },
242         { PCI_VENDOR_ID_PROMISE, 0x3375, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
243           board_2037x },
244         { PCI_VENDOR_ID_PROMISE, 0x3376, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
245           board_2037x },
246         { PCI_VENDOR_ID_PROMISE, 0x3574, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
247           board_2057x },
248         { PCI_VENDOR_ID_PROMISE, 0x3d75, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
249           board_2057x },
250         { PCI_VENDOR_ID_PROMISE, 0x3d73, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
251           board_2037x },
252
253         { PCI_VENDOR_ID_PROMISE, 0x3318, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
254           board_20319 },
255         { PCI_VENDOR_ID_PROMISE, 0x3319, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
256           board_20319 },
257         { PCI_VENDOR_ID_PROMISE, 0x3515, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
258           board_20319 },
259         { PCI_VENDOR_ID_PROMISE, 0x3519, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
260           board_20319 },
261         { PCI_VENDOR_ID_PROMISE, 0x3d17, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
262           board_20319 },
263         { PCI_VENDOR_ID_PROMISE, 0x3d18, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
264           board_40518 },
265
266         { PCI_VENDOR_ID_PROMISE, 0x6629, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
267           board_20619 },
268
269         { PCI_VENDOR_ID_PROMISE, 0x3570, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
270           board_20771 },
271         { }     /* terminate list */
272 };
273
274
275 static struct pci_driver pdc_ata_pci_driver = {
276         .name                   = DRV_NAME,
277         .id_table               = pdc_ata_pci_tbl,
278         .probe                  = pdc_ata_init_one,
279         .remove                 = ata_pci_remove_one,
280 };
281
282
283 static int pdc_port_start(struct ata_port *ap)
284 {
285         struct device *dev = ap->host_set->dev;
286         struct pdc_port_priv *pp;
287         int rc;
288
289         rc = ata_port_start(ap);
290         if (rc)
291                 return rc;
292
293         pp = kzalloc(sizeof(*pp), GFP_KERNEL);
294         if (!pp) {
295                 rc = -ENOMEM;
296                 goto err_out;
297         }
298
299         pp->pkt = dma_alloc_coherent(dev, 128, &pp->pkt_dma, GFP_KERNEL);
300         if (!pp->pkt) {
301                 rc = -ENOMEM;
302                 goto err_out_kfree;
303         }
304
305         ap->private_data = pp;
306
307         return 0;
308
309 err_out_kfree:
310         kfree(pp);
311 err_out:
312         ata_port_stop(ap);
313         return rc;
314 }
315
316
317 static void pdc_port_stop(struct ata_port *ap)
318 {
319         struct device *dev = ap->host_set->dev;
320         struct pdc_port_priv *pp = ap->private_data;
321
322         ap->private_data = NULL;
323         dma_free_coherent(dev, 128, pp->pkt, pp->pkt_dma);
324         kfree(pp);
325         ata_port_stop(ap);
326 }
327
328
329 static void pdc_host_stop(struct ata_host_set *host_set)
330 {
331         struct pdc_host_priv *hp = host_set->private_data;
332
333         ata_pci_host_stop(host_set);
334
335         kfree(hp);
336 }
337
338
339 static void pdc_reset_port(struct ata_port *ap)
340 {
341         void __iomem *mmio = (void __iomem *) ap->ioaddr.cmd_addr + PDC_CTLSTAT;
342         unsigned int i;
343         u32 tmp;
344
345         for (i = 11; i > 0; i--) {
346                 tmp = readl(mmio);
347                 if (tmp & PDC_RESET)
348                         break;
349
350                 udelay(100);
351
352                 tmp |= PDC_RESET;
353                 writel(tmp, mmio);
354         }
355
356         tmp &= ~PDC_RESET;
357         writel(tmp, mmio);
358         readl(mmio);    /* flush */
359 }
360
361 static void pdc_sata_phy_reset(struct ata_port *ap)
362 {
363         pdc_reset_port(ap);
364         sata_phy_reset(ap);
365 }
366
367 static void pdc_pata_cbl_detect(struct ata_port *ap)
368 {
369         u8 tmp;
370         void __iomem *mmio = (void *) ap->ioaddr.cmd_addr + PDC_CTLSTAT + 0x03;
371
372         tmp = readb(mmio);
373
374         if (tmp & 0x01) {
375                 ap->cbl = ATA_CBL_PATA40;
376                 ap->udma_mask &= ATA_UDMA_MASK_40C;
377         } else
378                 ap->cbl = ATA_CBL_PATA80;
379 }
380
381 static void pdc_pata_phy_reset(struct ata_port *ap)
382 {
383         pdc_pata_cbl_detect(ap);
384         pdc_reset_port(ap);
385         ata_port_probe(ap);
386         ata_bus_reset(ap);
387 }
388
389 static u32 pdc_sata_scr_read (struct ata_port *ap, unsigned int sc_reg)
390 {
391         if (sc_reg > SCR_CONTROL)
392                 return 0xffffffffU;
393         return readl((void __iomem *) ap->ioaddr.scr_addr + (sc_reg * 4));
394 }
395
396
397 static void pdc_sata_scr_write (struct ata_port *ap, unsigned int sc_reg,
398                                u32 val)
399 {
400         if (sc_reg > SCR_CONTROL)
401                 return;
402         writel(val, (void __iomem *) ap->ioaddr.scr_addr + (sc_reg * 4));
403 }
404
405 static void pdc_qc_prep(struct ata_queued_cmd *qc)
406 {
407         struct pdc_port_priv *pp = qc->ap->private_data;
408         unsigned int i;
409
410         VPRINTK("ENTER\n");
411
412         switch (qc->tf.protocol) {
413         case ATA_PROT_DMA:
414                 ata_qc_prep(qc);
415                 /* fall through */
416
417         case ATA_PROT_NODATA:
418                 i = pdc_pkt_header(&qc->tf, qc->ap->prd_dma,
419                                    qc->dev->devno, pp->pkt);
420
421                 if (qc->tf.flags & ATA_TFLAG_LBA48)
422                         i = pdc_prep_lba48(&qc->tf, pp->pkt, i);
423                 else
424                         i = pdc_prep_lba28(&qc->tf, pp->pkt, i);
425
426                 pdc_pkt_footer(&qc->tf, pp->pkt, i);
427                 break;
428
429         default:
430                 break;
431         }
432 }
433
434 static void pdc_eng_timeout(struct ata_port *ap)
435 {
436         struct ata_host_set *host_set = ap->host_set;
437         u8 drv_stat;
438         struct ata_queued_cmd *qc;
439         unsigned long flags;
440
441         DPRINTK("ENTER\n");
442
443         spin_lock_irqsave(&host_set->lock, flags);
444
445         qc = ata_qc_from_tag(ap, ap->active_tag);
446
447         switch (qc->tf.protocol) {
448         case ATA_PROT_DMA:
449         case ATA_PROT_NODATA:
450                 ata_port_printk(ap, KERN_ERR, "command timeout\n");
451                 drv_stat = ata_wait_idle(ap);
452                 qc->err_mask |= __ac_err_mask(drv_stat);
453                 break;
454
455         default:
456                 drv_stat = ata_busy_wait(ap, ATA_BUSY | ATA_DRQ, 1000);
457
458                 ata_port_printk(ap, KERN_ERR,
459                                 "unknown timeout, cmd 0x%x stat 0x%x\n",
460                                 qc->tf.command, drv_stat);
461
462                 qc->err_mask |= ac_err_mask(drv_stat);
463                 break;
464         }
465
466         spin_unlock_irqrestore(&host_set->lock, flags);
467         ata_eh_qc_complete(qc);
468         DPRINTK("EXIT\n");
469 }
470
471 static inline unsigned int pdc_host_intr( struct ata_port *ap,
472                                           struct ata_queued_cmd *qc)
473 {
474         unsigned int handled = 0;
475         u32 tmp;
476         void __iomem *mmio = (void __iomem *) ap->ioaddr.cmd_addr + PDC_GLOBAL_CTL;
477
478         tmp = readl(mmio);
479         if (tmp & PDC_ERR_MASK) {
480                 qc->err_mask |= AC_ERR_DEV;
481                 pdc_reset_port(ap);
482         }
483
484         switch (qc->tf.protocol) {
485         case ATA_PROT_DMA:
486         case ATA_PROT_NODATA:
487                 qc->err_mask |= ac_err_mask(ata_wait_idle(ap));
488                 ata_qc_complete(qc);
489                 handled = 1;
490                 break;
491
492         default:
493                 ap->stats.idle_irq++;
494                 break;
495         }
496
497         return handled;
498 }
499
500 static void pdc_irq_clear(struct ata_port *ap)
501 {
502         struct ata_host_set *host_set = ap->host_set;
503         void __iomem *mmio = host_set->mmio_base;
504
505         readl(mmio + PDC_INT_SEQMASK);
506 }
507
508 static irqreturn_t pdc_interrupt (int irq, void *dev_instance, struct pt_regs *regs)
509 {
510         struct ata_host_set *host_set = dev_instance;
511         struct ata_port *ap;
512         u32 mask = 0;
513         unsigned int i, tmp;
514         unsigned int handled = 0;
515         void __iomem *mmio_base;
516
517         VPRINTK("ENTER\n");
518
519         if (!host_set || !host_set->mmio_base) {
520                 VPRINTK("QUICK EXIT\n");
521                 return IRQ_NONE;
522         }
523
524         mmio_base = host_set->mmio_base;
525
526         /* reading should also clear interrupts */
527         mask = readl(mmio_base + PDC_INT_SEQMASK);
528
529         if (mask == 0xffffffff) {
530                 VPRINTK("QUICK EXIT 2\n");
531                 return IRQ_NONE;
532         }
533
534         spin_lock(&host_set->lock);
535
536         mask &= 0xffff;         /* only 16 tags possible */
537         if (!mask) {
538                 VPRINTK("QUICK EXIT 3\n");
539                 goto done_irq;
540         }
541
542         writel(mask, mmio_base + PDC_INT_SEQMASK);
543
544         for (i = 0; i < host_set->n_ports; i++) {
545                 VPRINTK("port %u\n", i);
546                 ap = host_set->ports[i];
547                 tmp = mask & (1 << (i + 1));
548                 if (tmp && ap &&
549                     !(ap->flags & ATA_FLAG_DISABLED)) {
550                         struct ata_queued_cmd *qc;
551
552                         qc = ata_qc_from_tag(ap, ap->active_tag);
553                         if (qc && (!(qc->tf.flags & ATA_TFLAG_POLLING)))
554                                 handled += pdc_host_intr(ap, qc);
555                 }
556         }
557
558         VPRINTK("EXIT\n");
559
560 done_irq:
561         spin_unlock(&host_set->lock);
562         return IRQ_RETVAL(handled);
563 }
564
565 static inline void pdc_packet_start(struct ata_queued_cmd *qc)
566 {
567         struct ata_port *ap = qc->ap;
568         struct pdc_port_priv *pp = ap->private_data;
569         unsigned int port_no = ap->port_no;
570         u8 seq = (u8) (port_no + 1);
571
572         VPRINTK("ENTER, ap %p\n", ap);
573
574         writel(0x00000001, ap->host_set->mmio_base + (seq * 4));
575         readl(ap->host_set->mmio_base + (seq * 4));     /* flush */
576
577         pp->pkt[2] = seq;
578         wmb();                  /* flush PRD, pkt writes */
579         writel(pp->pkt_dma, (void __iomem *) ap->ioaddr.cmd_addr + PDC_PKT_SUBMIT);
580         readl((void __iomem *) ap->ioaddr.cmd_addr + PDC_PKT_SUBMIT); /* flush */
581 }
582
583 static unsigned int pdc_qc_issue_prot(struct ata_queued_cmd *qc)
584 {
585         switch (qc->tf.protocol) {
586         case ATA_PROT_DMA:
587         case ATA_PROT_NODATA:
588                 pdc_packet_start(qc);
589                 return 0;
590
591         case ATA_PROT_ATAPI_DMA:
592                 BUG();
593                 break;
594
595         default:
596                 break;
597         }
598
599         return ata_qc_issue_prot(qc);
600 }
601
602 static void pdc_tf_load_mmio(struct ata_port *ap, const struct ata_taskfile *tf)
603 {
604         WARN_ON (tf->protocol == ATA_PROT_DMA ||
605                  tf->protocol == ATA_PROT_NODATA);
606         ata_tf_load(ap, tf);
607 }
608
609
610 static void pdc_exec_command_mmio(struct ata_port *ap, const struct ata_taskfile *tf)
611 {
612         WARN_ON (tf->protocol == ATA_PROT_DMA ||
613                  tf->protocol == ATA_PROT_NODATA);
614         ata_exec_command(ap, tf);
615 }
616
617
618 static void pdc_ata_setup_port(struct ata_ioports *port, unsigned long base)
619 {
620         port->cmd_addr          = base;
621         port->data_addr         = base;
622         port->feature_addr      =
623         port->error_addr        = base + 0x4;
624         port->nsect_addr        = base + 0x8;
625         port->lbal_addr         = base + 0xc;
626         port->lbam_addr         = base + 0x10;
627         port->lbah_addr         = base + 0x14;
628         port->device_addr       = base + 0x18;
629         port->command_addr      =
630         port->status_addr       = base + 0x1c;
631         port->altstatus_addr    =
632         port->ctl_addr          = base + 0x38;
633 }
634
635
636 static void pdc_host_init(unsigned int chip_id, struct ata_probe_ent *pe)
637 {
638         void __iomem *mmio = pe->mmio_base;
639         struct pdc_host_priv *hp = pe->private_data;
640         int hotplug_offset = hp->hotplug_offset;
641         u32 tmp;
642
643         /*
644          * Except for the hotplug stuff, this is voodoo from the
645          * Promise driver.  Label this entire section
646          * "TODO: figure out why we do this"
647          */
648
649         /* change FIFO_SHD to 8 dwords, enable BMR_BURST */
650         tmp = readl(mmio + PDC_FLASH_CTL);
651         tmp |= 0x12000; /* bit 16 (fifo 8 dw) and 13 (bmr burst?) */
652         writel(tmp, mmio + PDC_FLASH_CTL);
653
654         /* clear plug/unplug flags for all ports */
655         tmp = readl(mmio + hotplug_offset);
656         writel(tmp | 0xff, mmio + hotplug_offset);
657
658         /* mask plug/unplug ints */
659         tmp = readl(mmio + hotplug_offset);
660         writel(tmp | 0xff0000, mmio + hotplug_offset);
661
662         /* reduce TBG clock to 133 Mhz. */
663         tmp = readl(mmio + PDC_TBG_MODE);
664         tmp &= ~0x30000; /* clear bit 17, 16*/
665         tmp |= 0x10000;  /* set bit 17:16 = 0:1 */
666         writel(tmp, mmio + PDC_TBG_MODE);
667
668         readl(mmio + PDC_TBG_MODE);     /* flush */
669         msleep(10);
670
671         /* adjust slew rate control register. */
672         tmp = readl(mmio + PDC_SLEW_CTL);
673         tmp &= 0xFFFFF03F; /* clear bit 11 ~ 6 */
674         tmp  |= 0x00000900; /* set bit 11-9 = 100b , bit 8-6 = 100 */
675         writel(tmp, mmio + PDC_SLEW_CTL);
676 }
677
678 static int pdc_ata_init_one (struct pci_dev *pdev, const struct pci_device_id *ent)
679 {
680         static int printed_version;
681         struct ata_probe_ent *probe_ent = NULL;
682         struct pdc_host_priv *hp;
683         unsigned long base;
684         void __iomem *mmio_base;
685         unsigned int board_idx = (unsigned int) ent->driver_data;
686         int pci_dev_busy = 0;
687         int rc;
688
689         if (!printed_version++)
690                 dev_printk(KERN_DEBUG, &pdev->dev, "version " DRV_VERSION "\n");
691
692         rc = pci_enable_device(pdev);
693         if (rc)
694                 return rc;
695
696         rc = pci_request_regions(pdev, DRV_NAME);
697         if (rc) {
698                 pci_dev_busy = 1;
699                 goto err_out;
700         }
701
702         rc = pci_set_dma_mask(pdev, ATA_DMA_MASK);
703         if (rc)
704                 goto err_out_regions;
705         rc = pci_set_consistent_dma_mask(pdev, ATA_DMA_MASK);
706         if (rc)
707                 goto err_out_regions;
708
709         probe_ent = kzalloc(sizeof(*probe_ent), GFP_KERNEL);
710         if (probe_ent == NULL) {
711                 rc = -ENOMEM;
712                 goto err_out_regions;
713         }
714
715         probe_ent->dev = pci_dev_to_dev(pdev);
716         INIT_LIST_HEAD(&probe_ent->node);
717
718         mmio_base = pci_iomap(pdev, 3, 0);
719         if (mmio_base == NULL) {
720                 rc = -ENOMEM;
721                 goto err_out_free_ent;
722         }
723         base = (unsigned long) mmio_base;
724
725         hp = kzalloc(sizeof(*hp), GFP_KERNEL);
726         if (hp == NULL) {
727                 rc = -ENOMEM;
728                 goto err_out_free_ent;
729         }
730
731         /* Set default hotplug offset */
732         hp->hotplug_offset = PDC_SATA_PLUG_CSR;
733         probe_ent->private_data = hp;
734
735         probe_ent->sht          = pdc_port_info[board_idx].sht;
736         probe_ent->host_flags   = pdc_port_info[board_idx].host_flags;
737         probe_ent->pio_mask     = pdc_port_info[board_idx].pio_mask;
738         probe_ent->mwdma_mask   = pdc_port_info[board_idx].mwdma_mask;
739         probe_ent->udma_mask    = pdc_port_info[board_idx].udma_mask;
740         probe_ent->port_ops     = pdc_port_info[board_idx].port_ops;
741
742         probe_ent->irq = pdev->irq;
743         probe_ent->irq_flags = SA_SHIRQ;
744         probe_ent->mmio_base = mmio_base;
745
746         pdc_ata_setup_port(&probe_ent->port[0], base + 0x200);
747         pdc_ata_setup_port(&probe_ent->port[1], base + 0x280);
748
749         probe_ent->port[0].scr_addr = base + 0x400;
750         probe_ent->port[1].scr_addr = base + 0x500;
751
752         /* notice 4-port boards */
753         switch (board_idx) {
754         case board_40518:
755                 /* Override hotplug offset for SATAII150 */
756                 hp->hotplug_offset = PDC2_SATA_PLUG_CSR;
757                 /* Fall through */
758         case board_20319:
759                 probe_ent->n_ports = 4;
760
761                 pdc_ata_setup_port(&probe_ent->port[2], base + 0x300);
762                 pdc_ata_setup_port(&probe_ent->port[3], base + 0x380);
763
764                 probe_ent->port[2].scr_addr = base + 0x600;
765                 probe_ent->port[3].scr_addr = base + 0x700;
766                 break;
767         case board_2057x:
768                 /* Override hotplug offset for SATAII150 */
769                 hp->hotplug_offset = PDC2_SATA_PLUG_CSR;
770                 /* Fall through */
771         case board_2037x:
772                 probe_ent->n_ports = 2;
773                 break;
774         case board_20771:
775                 probe_ent->n_ports = 2;
776                 break;
777         case board_20619:
778                 probe_ent->n_ports = 4;
779
780                 pdc_ata_setup_port(&probe_ent->port[2], base + 0x300);
781                 pdc_ata_setup_port(&probe_ent->port[3], base + 0x380);
782
783                 probe_ent->port[2].scr_addr = base + 0x600;
784                 probe_ent->port[3].scr_addr = base + 0x700;
785                 break;
786         default:
787                 BUG();
788                 break;
789         }
790
791         pci_set_master(pdev);
792
793         /* initialize adapter */
794         pdc_host_init(board_idx, probe_ent);
795
796         /* FIXME: Need any other frees than hp? */
797         if (!ata_device_add(probe_ent))
798                 kfree(hp);
799
800         kfree(probe_ent);
801
802         return 0;
803
804 err_out_free_ent:
805         kfree(probe_ent);
806 err_out_regions:
807         pci_release_regions(pdev);
808 err_out:
809         if (!pci_dev_busy)
810                 pci_disable_device(pdev);
811         return rc;
812 }
813
814
815 static int __init pdc_ata_init(void)
816 {
817         return pci_module_init(&pdc_ata_pci_driver);
818 }
819
820
821 static void __exit pdc_ata_exit(void)
822 {
823         pci_unregister_driver(&pdc_ata_pci_driver);
824 }
825
826
827 MODULE_AUTHOR("Jeff Garzik");
828 MODULE_DESCRIPTION("Promise ATA TX2/TX4/TX4000 low-level driver");
829 MODULE_LICENSE("GPL");
830 MODULE_DEVICE_TABLE(pci, pdc_ata_pci_tbl);
831 MODULE_VERSION(DRV_VERSION);
832
833 module_init(pdc_ata_init);
834 module_exit(pdc_ata_exit);