]> err.no Git - linux-2.6/blob - drivers/ide/pci/cs5530.c
aacb79b4a9cd0d4357fb062d38b268c37b56a481
[linux-2.6] / drivers / ide / pci / cs5530.c
1 /*
2  * linux/drivers/ide/pci/cs5530.c               Version 0.73    Mar 10 2007
3  *
4  * Copyright (C) 2000                   Andre Hedrick <andre@linux-ide.org>
5  * Copyright (C) 2000                   Mark Lord <mlord@pobox.com>
6  * Copyright (C) 2007                   Bartlomiej Zolnierkiewicz
7  *
8  * May be copied or modified under the terms of the GNU General Public License
9  *
10  * Development of this chipset driver was funded
11  * by the nice folks at National Semiconductor.
12  *
13  * Documentation:
14  *      CS5530 documentation available from National Semiconductor.
15  */
16
17 #include <linux/module.h>
18 #include <linux/types.h>
19 #include <linux/kernel.h>
20 #include <linux/delay.h>
21 #include <linux/timer.h>
22 #include <linux/mm.h>
23 #include <linux/ioport.h>
24 #include <linux/blkdev.h>
25 #include <linux/hdreg.h>
26 #include <linux/interrupt.h>
27 #include <linux/pci.h>
28 #include <linux/init.h>
29 #include <linux/ide.h>
30 #include <asm/io.h>
31 #include <asm/irq.h>
32
33 /**
34  *      cs5530_xfer_set_mode    -       set a new transfer mode at the drive
35  *      @drive: drive to tune
36  *      @mode: new mode
37  *
38  *      Logging wrapper to the IDE driver speed configuration. This can
39  *      probably go away now.
40  */
41  
42 static int cs5530_set_xfer_mode (ide_drive_t *drive, u8 mode)
43 {
44         printk(KERN_DEBUG "%s: cs5530_set_xfer_mode(%s)\n",
45                 drive->name, ide_xfer_verbose(mode));
46         return (ide_config_drive_speed(drive, mode));
47 }
48
49 /*
50  * Here are the standard PIO mode 0-4 timings for each "format".
51  * Format-0 uses fast data reg timings, with slower command reg timings.
52  * Format-1 uses fast timings for all registers, but won't work with all drives.
53  */
54 static unsigned int cs5530_pio_timings[2][5] = {
55         {0x00009172, 0x00012171, 0x00020080, 0x00032010, 0x00040010},
56         {0xd1329172, 0x71212171, 0x30200080, 0x20102010, 0x00100010}
57 };
58
59 /*
60  * After chip reset, the PIO timings are set to 0x0000e132, which is not valid.
61  */
62 #define CS5530_BAD_PIO(timings) (((timings)&~0x80000000)==0x0000e132)
63 #define CS5530_BASEREG(hwif)    (((hwif)->dma_base & ~0xf) + ((hwif)->channel ? 0x30 : 0x20))
64
65 static void cs5530_tunepio(ide_drive_t *drive, u8 pio)
66 {
67         unsigned long basereg = CS5530_BASEREG(drive->hwif);
68         unsigned int format = (inl(basereg + 4) >> 31) & 1;
69
70         outl(cs5530_pio_timings[format][pio], basereg + ((drive->dn & 1)<<3));
71 }
72
73 /**
74  *      cs5530_tuneproc         -       select/set PIO modes
75  *
76  *      cs5530_tuneproc() handles selection/setting of PIO modes
77  *      for both the chipset and drive.
78  *
79  *      The ide_init_cs5530() routine guarantees that all drives
80  *      will have valid default PIO timings set up before we get here.
81  */
82
83 static void cs5530_tuneproc (ide_drive_t *drive, u8 pio)        /* pio=255 means "autotune" */
84 {
85         pio = ide_get_best_pio_mode(drive, pio, 4, NULL);
86
87         if (cs5530_set_xfer_mode(drive, XFER_PIO_0 + pio) == 0)
88                 cs5530_tunepio(drive, pio);
89 }
90
91 /**
92  *      cs5530_udma_filter      -       UDMA filter
93  *      @drive: drive
94  *
95  *      cs5530_udma_filter() does UDMA mask filtering for the given drive
96  *      taking into the consideration capabilities of the mate device.
97  *
98  *      The CS5530 specifies that two drives sharing a cable cannot mix
99  *      UDMA/MDMA.  It has to be one or the other, for the pair, though
100  *      different timings can still be chosen for each drive.  We could
101  *      set the appropriate timing bits on the fly, but that might be
102  *      a bit confusing.  So, for now we statically handle this requirement
103  *      by looking at our mate drive to see what it is capable of, before
104  *      choosing a mode for our own drive.
105  *
106  *      Note: This relies on the fact we never fail from UDMA to MWDMA2
107  *      but instead drop to PIO.
108  */
109
110 static u8 cs5530_udma_filter(ide_drive_t *drive)
111 {
112         ide_hwif_t *hwif = drive->hwif;
113         ide_drive_t *mate = &hwif->drives[(drive->dn & 1) ^ 1];
114         struct hd_driveid *mateid = mate->id;
115         u8 mask = hwif->ultra_mask;
116
117         if (mate->present == 0)
118                 goto out;
119
120         if ((mateid->capability & 1) && __ide_dma_bad_drive(mate) == 0) {
121                 if ((mateid->field_valid & 4) && (mateid->dma_ultra & 7))
122                         goto out;
123                 if ((mateid->field_valid & 2) && (mateid->dma_mword & 7))
124                         mask = 0;
125         }
126 out:
127         return mask;
128 }
129
130 /**
131  *      cs5530_config_dma       -       set DMA/UDMA mode
132  *      @drive: drive to tune
133  *
134  *      cs5530_config_dma() handles setting of DMA/UDMA mode
135  *      for both the chipset and drive.
136  */
137
138 static int cs5530_config_dma(ide_drive_t *drive)
139 {
140         if (ide_use_dma(drive)) {
141                 u8 mode = ide_max_dma_mode(drive);
142
143                 if (mode && drive->hwif->speedproc(drive, mode) == 0)
144                         return 0;
145         }
146
147         return 1;
148 }
149
150 static int cs5530_tune_chipset(ide_drive_t *drive, u8 mode)
151 {
152         unsigned long basereg;
153         unsigned int reg, timings = 0;
154
155         mode = ide_rate_filter(drive, mode);
156
157         /*
158          * Tell the drive to switch to the new mode; abort on failure.
159          */
160         if (cs5530_set_xfer_mode(drive, mode))
161                 return 1;       /* failure */
162
163         /*
164          * Now tune the chipset to match the drive:
165          */
166         switch (mode) {
167                 case XFER_UDMA_0:       timings = 0x00921250; break;
168                 case XFER_UDMA_1:       timings = 0x00911140; break;
169                 case XFER_UDMA_2:       timings = 0x00911030; break;
170                 case XFER_MW_DMA_0:     timings = 0x00077771; break;
171                 case XFER_MW_DMA_1:     timings = 0x00012121; break;
172                 case XFER_MW_DMA_2:     timings = 0x00002020; break;
173                 case XFER_PIO_4:
174                 case XFER_PIO_3:
175                 case XFER_PIO_2:
176                 case XFER_PIO_1:
177                 case XFER_PIO_0:
178                         cs5530_tunepio(drive, mode - XFER_PIO_0);
179                         return 0;
180                 default:
181                         BUG();
182                         break;
183         }
184         basereg = CS5530_BASEREG(drive->hwif);
185         reg = inl(basereg + 4);                 /* get drive0 config register */
186         timings |= reg & 0x80000000;            /* preserve PIO format bit */
187         if ((drive-> dn & 1) == 0) {            /* are we configuring drive0? */
188                 outl(timings, basereg + 4);     /* write drive0 config register */
189         } else {
190                 if (timings & 0x00100000)
191                         reg |=  0x00100000;     /* enable UDMA timings for both drives */
192                 else
193                         reg &= ~0x00100000;     /* disable UDMA timings for both drives */
194                 outl(reg, basereg + 4);         /* write drive0 config register */
195                 outl(timings, basereg + 12);    /* write drive1 config register */
196         }
197
198         return 0;       /* success */
199 }
200
201 /**
202  *      init_chipset_5530       -       set up 5530 bridge
203  *      @dev: PCI device
204  *      @name: device name
205  *
206  *      Initialize the cs5530 bridge for reliable IDE DMA operation.
207  */
208
209 static unsigned int __devinit init_chipset_cs5530 (struct pci_dev *dev, const char *name)
210 {
211         struct pci_dev *master_0 = NULL, *cs5530_0 = NULL;
212         unsigned long flags;
213
214         dev = NULL;
215         while ((dev = pci_get_device(PCI_VENDOR_ID_CYRIX, PCI_ANY_ID, dev)) != NULL) {
216                 switch (dev->device) {
217                         case PCI_DEVICE_ID_CYRIX_PCI_MASTER:
218                                 master_0 = pci_dev_get(dev);
219                                 break;
220                         case PCI_DEVICE_ID_CYRIX_5530_LEGACY:
221                                 cs5530_0 = pci_dev_get(dev);
222                                 break;
223                 }
224         }
225         if (!master_0) {
226                 printk(KERN_ERR "%s: unable to locate PCI MASTER function\n", name);
227                 goto out;
228         }
229         if (!cs5530_0) {
230                 printk(KERN_ERR "%s: unable to locate CS5530 LEGACY function\n", name);
231                 goto out;
232         }
233
234         spin_lock_irqsave(&ide_lock, flags);
235                 /* all CPUs (there should only be one CPU with this chipset) */
236
237         /*
238          * Enable BusMaster and MemoryWriteAndInvalidate for the cs5530:
239          * -->  OR 0x14 into 16-bit PCI COMMAND reg of function 0 of the cs5530
240          */
241
242         pci_set_master(cs5530_0);
243         pci_set_mwi(cs5530_0);
244
245         /*
246          * Set PCI CacheLineSize to 16-bytes:
247          * --> Write 0x04 into 8-bit PCI CACHELINESIZE reg of function 0 of the cs5530
248          */
249
250         pci_write_config_byte(cs5530_0, PCI_CACHE_LINE_SIZE, 0x04);
251
252         /*
253          * Disable trapping of UDMA register accesses (Win98 hack):
254          * --> Write 0x5006 into 16-bit reg at offset 0xd0 of function 0 of the cs5530
255          */
256
257         pci_write_config_word(cs5530_0, 0xd0, 0x5006);
258
259         /*
260          * Bit-1 at 0x40 enables MemoryWriteAndInvalidate on internal X-bus:
261          * The other settings are what is necessary to get the register
262          * into a sane state for IDE DMA operation.
263          */
264
265         pci_write_config_byte(master_0, 0x40, 0x1e);
266
267         /* 
268          * Set max PCI burst size (16-bytes seems to work best):
269          *         16bytes: set bit-1 at 0x41 (reg value of 0x16)
270          *      all others: clear bit-1 at 0x41, and do:
271          *        128bytes: OR 0x00 at 0x41
272          *        256bytes: OR 0x04 at 0x41
273          *        512bytes: OR 0x08 at 0x41
274          *       1024bytes: OR 0x0c at 0x41
275          */
276
277         pci_write_config_byte(master_0, 0x41, 0x14);
278
279         /*
280          * These settings are necessary to get the chip
281          * into a sane state for IDE DMA operation.
282          */
283
284         pci_write_config_byte(master_0, 0x42, 0x00);
285         pci_write_config_byte(master_0, 0x43, 0xc1);
286
287         spin_unlock_irqrestore(&ide_lock, flags);
288
289 out:
290         pci_dev_put(master_0);
291         pci_dev_put(cs5530_0);
292         return 0;
293 }
294
295 /**
296  *      init_hwif_cs5530        -       initialise an IDE channel
297  *      @hwif: IDE to initialize
298  *
299  *      This gets invoked by the IDE driver once for each channel. It
300  *      performs channel-specific pre-initialization before drive probing.
301  */
302
303 static void __devinit init_hwif_cs5530 (ide_hwif_t *hwif)
304 {
305         unsigned long basereg;
306         u32 d0_timings;
307         hwif->autodma = 0;
308
309         if (hwif->mate)
310                 hwif->serialized = hwif->mate->serialized = 1;
311
312         hwif->tuneproc = &cs5530_tuneproc;
313         hwif->speedproc = &cs5530_tune_chipset;
314
315         basereg = CS5530_BASEREG(hwif);
316         d0_timings = inl(basereg + 0);
317         if (CS5530_BAD_PIO(d0_timings)) {
318                 /* PIO timings not initialized? */
319                 outl(cs5530_pio_timings[(d0_timings >> 31) & 1][0], basereg + 0);
320                 if (!hwif->drives[0].autotune)
321                         hwif->drives[0].autotune = 1;
322                         /* needs autotuning later */
323         }
324         if (CS5530_BAD_PIO(inl(basereg + 8))) {
325                 /* PIO timings not initialized? */
326                 outl(cs5530_pio_timings[(d0_timings >> 31) & 1][0], basereg + 8);
327                 if (!hwif->drives[1].autotune)
328                         hwif->drives[1].autotune = 1;
329                         /* needs autotuning later */
330         }
331
332         hwif->atapi_dma = 1;
333         hwif->ultra_mask = 0x07;
334         hwif->mwdma_mask = 0x07;
335
336         hwif->udma_filter = cs5530_udma_filter;
337         hwif->ide_dma_check = &cs5530_config_dma;
338         if (!noautodma)
339                 hwif->autodma = 1;
340         hwif->drives[0].autodma = hwif->autodma;
341         hwif->drives[1].autodma = hwif->autodma;
342 }
343
344 static ide_pci_device_t cs5530_chipset __devinitdata = {
345         .name           = "CS5530",
346         .init_chipset   = init_chipset_cs5530,
347         .init_hwif      = init_hwif_cs5530,
348         .channels       = 2,
349         .autodma        = AUTODMA,
350         .bootable       = ON_BOARD,
351 };
352
353 static int __devinit cs5530_init_one(struct pci_dev *dev, const struct pci_device_id *id)
354 {
355         return ide_setup_pci_device(dev, &cs5530_chipset);
356 }
357
358 static struct pci_device_id cs5530_pci_tbl[] = {
359         { PCI_VENDOR_ID_CYRIX, PCI_DEVICE_ID_CYRIX_5530_IDE, PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0},
360         { 0, },
361 };
362 MODULE_DEVICE_TABLE(pci, cs5530_pci_tbl);
363
364 static struct pci_driver driver = {
365         .name           = "CS5530 IDE",
366         .id_table       = cs5530_pci_tbl,
367         .probe          = cs5530_init_one,
368 };
369
370 static int __init cs5530_ide_init(void)
371 {
372         return ide_pci_register_driver(&driver);
373 }
374
375 module_init(cs5530_ide_init);
376
377 MODULE_AUTHOR("Mark Lord");
378 MODULE_DESCRIPTION("PCI driver module for Cyrix/NS 5530 IDE");
379 MODULE_LICENSE("GPL");