]> err.no Git - linux-2.6/blob - drivers/ide/pci/alim15x3.c
ide: add IDE_HFLAG_CLEAR_SIMPLEX host flag
[linux-2.6] / drivers / ide / pci / alim15x3.c
1 /*
2  * linux/drivers/ide/pci/alim15x3.c             Version 0.29    Sep 16 2007
3  *
4  *  Copyright (C) 1998-2000 Michel Aubry, Maintainer
5  *  Copyright (C) 1998-2000 Andrzej Krzysztofowicz, Maintainer
6  *  Copyright (C) 1999-2000 CJ, cjtsai@ali.com.tw, Maintainer
7  *
8  *  Copyright (C) 1998-2000 Andre Hedrick (andre@linux-ide.org)
9  *  May be copied or modified under the terms of the GNU General Public License
10  *  Copyright (C) 2002 Alan Cox <alan@redhat.com>
11  *  ALi (now ULi M5228) support by Clear Zhang <Clear.Zhang@ali.com.tw>
12  *  Copyright (C) 2007 MontaVista Software, Inc. <source@mvista.com>
13  *  Copyright (C) 2007 Bartlomiej Zolnierkiewicz <bzolnier@gmail.com>
14  *
15  *  (U)DMA capable version of ali 1533/1543(C), 1535(D)
16  *
17  **********************************************************************
18  *  9/7/99 --Parts from the above author are included and need to be
19  *  converted into standard interface, once I finish the thought.
20  *
21  *  Recent changes
22  *      Don't use LBA48 mode on ALi <= 0xC4
23  *      Don't poke 0x79 with a non ALi northbridge
24  *      Don't flip undefined bits on newer chipsets (fix Fujitsu laptop hang)
25  *      Allow UDMA6 on revisions > 0xC4
26  *
27  *  Documentation
28  *      Chipset documentation available under NDA only
29  *
30  */
31
32 #include <linux/module.h>
33 #include <linux/types.h>
34 #include <linux/kernel.h>
35 #include <linux/pci.h>
36 #include <linux/delay.h>
37 #include <linux/hdreg.h>
38 #include <linux/ide.h>
39 #include <linux/init.h>
40 #include <linux/dmi.h>
41
42 #include <asm/io.h>
43
44 #define DISPLAY_ALI_TIMINGS
45
46 /*
47  *      ALi devices are not plug in. Otherwise these static values would
48  *      need to go. They ought to go away anyway
49  */
50  
51 static u8 m5229_revision;
52 static u8 chip_is_1543c_e;
53 static struct pci_dev *isa_dev;
54
55 #if defined(DISPLAY_ALI_TIMINGS) && defined(CONFIG_IDE_PROC_FS)
56 #include <linux/stat.h>
57 #include <linux/proc_fs.h>
58
59 static u8 ali_proc = 0;
60
61 static struct pci_dev *bmide_dev;
62
63 static char *fifo[4] = {
64         "FIFO Off",
65         "FIFO On ",
66         "DMA mode",
67         "PIO mode" };
68
69 static char *udmaT[8] = {
70         "1.5T",
71         "  2T",
72         "2.5T",
73         "  3T",
74         "3.5T",
75         "  4T",
76         "  6T",
77         "  8T"
78 };
79
80 static char *channel_status[8] = {
81         "OK            ",
82         "busy          ",
83         "DRQ           ",
84         "DRQ busy      ",
85         "error         ",
86         "error busy    ",
87         "error DRQ     ",
88         "error DRQ busy"
89 };
90
91 /**
92  *      ali_get_info            -       generate proc file for ALi IDE
93  *      @buffer: buffer to fill
94  *      @addr: address of user start in buffer
95  *      @offset: offset into 'file'
96  *      @count: buffer count
97  *
98  *      Walks the Ali devices and outputs summary data on the tuning and
99  *      anything else that will help with debugging
100  */
101  
102 static int ali_get_info (char *buffer, char **addr, off_t offset, int count)
103 {
104         unsigned long bibma;
105         u8 reg53h, reg5xh, reg5yh, reg5xh1, reg5yh1, c0, c1, rev, tmp;
106         char *q, *p = buffer;
107
108         /* fetch rev. */
109         pci_read_config_byte(bmide_dev, 0x08, &rev);
110         if (rev >= 0xc1)        /* M1543C or newer */
111                 udmaT[7] = " ???";
112         else
113                 fifo[3]  = "   ???  ";
114
115         /* first fetch bibma: */
116         
117         bibma = pci_resource_start(bmide_dev, 4);
118
119         /*
120          * at that point bibma+0x2 et bibma+0xa are byte
121          * registers to investigate:
122          */
123         c0 = inb(bibma + 0x02);
124         c1 = inb(bibma + 0x0a);
125
126         p += sprintf(p,
127                 "\n                                Ali M15x3 Chipset.\n");
128         p += sprintf(p,
129                 "                                ------------------\n");
130         pci_read_config_byte(bmide_dev, 0x78, &reg53h);
131         p += sprintf(p, "PCI Clock: %d.\n", reg53h);
132
133         pci_read_config_byte(bmide_dev, 0x53, &reg53h);
134         p += sprintf(p,
135                 "CD_ROM FIFO:%s, CD_ROM DMA:%s\n",
136                 (reg53h & 0x02) ? "Yes" : "No ",
137                 (reg53h & 0x01) ? "Yes" : "No " );
138         pci_read_config_byte(bmide_dev, 0x74, &reg53h);
139         p += sprintf(p,
140                 "FIFO Status: contains %d Words, runs%s%s\n\n",
141                 (reg53h & 0x3f),
142                 (reg53h & 0x40) ? " OVERWR" : "",
143                 (reg53h & 0x80) ? " OVERRD." : "." );
144
145         p += sprintf(p,
146                 "-------------------primary channel"
147                 "-------------------secondary channel"
148                 "---------\n\n");
149
150         pci_read_config_byte(bmide_dev, 0x09, &reg53h);
151         p += sprintf(p,
152                 "channel status:       %s"
153                 "                               %s\n",
154                 (reg53h & 0x20) ? "On " : "Off",
155                 (reg53h & 0x10) ? "On " : "Off" );
156
157         p += sprintf(p,
158                 "both channels togth:  %s"
159                 "                               %s\n",
160                 (c0&0x80) ? "No " : "Yes",
161                 (c1&0x80) ? "No " : "Yes" );
162
163         pci_read_config_byte(bmide_dev, 0x76, &reg53h);
164         p += sprintf(p,
165                 "Channel state:        %s                    %s\n",
166                 channel_status[reg53h & 0x07],
167                 channel_status[(reg53h & 0x70) >> 4] );
168
169         pci_read_config_byte(bmide_dev, 0x58, &reg5xh);
170         pci_read_config_byte(bmide_dev, 0x5c, &reg5yh);
171         p += sprintf(p,
172                 "Add. Setup Timing:    %dT"
173                 "                                %dT\n",
174                 (reg5xh & 0x07) ? (reg5xh & 0x07) : 8,
175                 (reg5yh & 0x07) ? (reg5yh & 0x07) : 8 );
176
177         pci_read_config_byte(bmide_dev, 0x59, &reg5xh);
178         pci_read_config_byte(bmide_dev, 0x5d, &reg5yh);
179         p += sprintf(p,
180                 "Command Act. Count:   %dT"
181                 "                                %dT\n"
182                 "Command Rec. Count:   %dT"
183                 "                               %dT\n\n",
184                 (reg5xh & 0x70) ? ((reg5xh & 0x70) >> 4) : 8,
185                 (reg5yh & 0x70) ? ((reg5yh & 0x70) >> 4) : 8, 
186                 (reg5xh & 0x0f) ? (reg5xh & 0x0f) : 16,
187                 (reg5yh & 0x0f) ? (reg5yh & 0x0f) : 16 );
188
189         p += sprintf(p,
190                 "----------------drive0-----------drive1"
191                 "------------drive0-----------drive1------\n\n");
192         p += sprintf(p,
193                 "DMA enabled:      %s              %s"
194                 "               %s              %s\n",
195                 (c0&0x20) ? "Yes" : "No ",
196                 (c0&0x40) ? "Yes" : "No ",
197                 (c1&0x20) ? "Yes" : "No ",
198                 (c1&0x40) ? "Yes" : "No " );
199
200         pci_read_config_byte(bmide_dev, 0x54, &reg5xh);
201         pci_read_config_byte(bmide_dev, 0x55, &reg5yh);
202         q = "FIFO threshold:   %2d Words         %2d Words"
203                 "          %2d Words         %2d Words\n";
204         if (rev < 0xc1) {
205                 if ((rev == 0x20) &&
206                     (pci_read_config_byte(bmide_dev, 0x4f, &tmp), (tmp &= 0x20))) {
207                         p += sprintf(p, q, 8, 8, 8, 8);
208                 } else {
209                         p += sprintf(p, q,
210                                 (reg5xh & 0x03) + 12,
211                                 ((reg5xh & 0x30)>>4) + 12,
212                                 (reg5yh & 0x03) + 12,
213                                 ((reg5yh & 0x30)>>4) + 12 );
214                 }
215         } else {
216                 int t1 = (tmp = (reg5xh & 0x03)) ? (tmp << 3) : 4;
217                 int t2 = (tmp = ((reg5xh & 0x30)>>4)) ? (tmp << 3) : 4;
218                 int t3 = (tmp = (reg5yh & 0x03)) ? (tmp << 3) : 4;
219                 int t4 = (tmp = ((reg5yh & 0x30)>>4)) ? (tmp << 3) : 4;
220                 p += sprintf(p, q, t1, t2, t3, t4);
221         }
222
223 #if 0
224         p += sprintf(p, 
225                 "FIFO threshold:   %2d Words         %2d Words"
226                 "          %2d Words         %2d Words\n",
227                 (reg5xh & 0x03) + 12,
228                 ((reg5xh & 0x30)>>4) + 12,
229                 (reg5yh & 0x03) + 12,
230                 ((reg5yh & 0x30)>>4) + 12 );
231 #endif
232
233         p += sprintf(p,
234                 "FIFO mode:        %s         %s          %s         %s\n",
235                 fifo[((reg5xh & 0x0c) >> 2)],
236                 fifo[((reg5xh & 0xc0) >> 6)],
237                 fifo[((reg5yh & 0x0c) >> 2)],
238                 fifo[((reg5yh & 0xc0) >> 6)] );
239
240         pci_read_config_byte(bmide_dev, 0x5a, &reg5xh);
241         pci_read_config_byte(bmide_dev, 0x5b, &reg5xh1);
242         pci_read_config_byte(bmide_dev, 0x5e, &reg5yh);
243         pci_read_config_byte(bmide_dev, 0x5f, &reg5yh1);
244
245         p += sprintf(p,/*
246                 "------------------drive0-----------drive1"
247                 "------------drive0-----------drive1------\n")*/
248                 "Dt RW act. Cnt    %2dT              %2dT"
249                 "               %2dT              %2dT\n"
250                 "Dt RW rec. Cnt    %2dT              %2dT"
251                 "               %2dT              %2dT\n\n",
252                 (reg5xh & 0x70) ? ((reg5xh & 0x70) >> 4) : 8,
253                 (reg5xh1 & 0x70) ? ((reg5xh1 & 0x70) >> 4) : 8,
254                 (reg5yh & 0x70) ? ((reg5yh & 0x70) >> 4) : 8,
255                 (reg5yh1 & 0x70) ? ((reg5yh1 & 0x70) >> 4) : 8,
256                 (reg5xh & 0x0f) ? (reg5xh & 0x0f) : 16,
257                 (reg5xh1 & 0x0f) ? (reg5xh1 & 0x0f) : 16,
258                 (reg5yh & 0x0f) ? (reg5yh & 0x0f) : 16,
259                 (reg5yh1 & 0x0f) ? (reg5yh1 & 0x0f) : 16 );
260
261         p += sprintf(p,
262                 "-----------------------------------UDMA Timings"
263                 "--------------------------------\n\n");
264
265         pci_read_config_byte(bmide_dev, 0x56, &reg5xh);
266         pci_read_config_byte(bmide_dev, 0x57, &reg5yh);
267         p += sprintf(p,
268                 "UDMA:             %s               %s"
269                 "                %s               %s\n"
270                 "UDMA timings:     %s             %s"
271                 "              %s             %s\n\n",
272                 (reg5xh & 0x08) ? "OK" : "No",
273                 (reg5xh & 0x80) ? "OK" : "No",
274                 (reg5yh & 0x08) ? "OK" : "No",
275                 (reg5yh & 0x80) ? "OK" : "No",
276                 udmaT[(reg5xh & 0x07)],
277                 udmaT[(reg5xh & 0x70) >> 4],
278                 udmaT[reg5yh & 0x07],
279                 udmaT[(reg5yh & 0x70) >> 4] );
280
281         return p-buffer; /* => must be less than 4k! */
282 }
283 #endif  /* defined(DISPLAY_ALI_TIMINGS) && defined(CONFIG_IDE_PROC_FS) */
284
285 /**
286  *      ali_set_pio_mode        -       set host controller for PIO mode
287  *      @drive: drive
288  *      @pio: PIO mode number
289  *
290  *      Program the controller for the given PIO mode.
291  */
292
293 static void ali_set_pio_mode(ide_drive_t *drive, const u8 pio)
294 {
295         ide_hwif_t *hwif = HWIF(drive);
296         struct pci_dev *dev = hwif->pci_dev;
297         int s_time, a_time, c_time;
298         u8 s_clc, a_clc, r_clc;
299         unsigned long flags;
300         int bus_speed = system_bus_clock();
301         int port = hwif->channel ? 0x5c : 0x58;
302         int portFIFO = hwif->channel ? 0x55 : 0x54;
303         u8 cd_dma_fifo = 0;
304         int unit = drive->select.b.unit & 1;
305
306         s_time = ide_pio_timings[pio].setup_time;
307         a_time = ide_pio_timings[pio].active_time;
308         if ((s_clc = (s_time * bus_speed + 999) / 1000) >= 8)
309                 s_clc = 0;
310         if ((a_clc = (a_time * bus_speed + 999) / 1000) >= 8)
311                 a_clc = 0;
312         c_time = ide_pio_timings[pio].cycle_time;
313
314 #if 0
315         if ((r_clc = ((c_time - s_time - a_time) * bus_speed + 999) / 1000) >= 16)
316                 r_clc = 0;
317 #endif
318
319         if (!(r_clc = (c_time * bus_speed + 999) / 1000 - a_clc - s_clc)) {
320                 r_clc = 1;
321         } else {
322                 if (r_clc >= 16)
323                         r_clc = 0;
324         }
325         local_irq_save(flags);
326         
327         /* 
328          * PIO mode => ATA FIFO on, ATAPI FIFO off
329          */
330         pci_read_config_byte(dev, portFIFO, &cd_dma_fifo);
331         if (drive->media==ide_disk) {
332                 if (unit) {
333                         pci_write_config_byte(dev, portFIFO, (cd_dma_fifo & 0x0F) | 0x50);
334                 } else {
335                         pci_write_config_byte(dev, portFIFO, (cd_dma_fifo & 0xF0) | 0x05);
336                 }
337         } else {
338                 if (unit) {
339                         pci_write_config_byte(dev, portFIFO, cd_dma_fifo & 0x0F);
340                 } else {
341                         pci_write_config_byte(dev, portFIFO, cd_dma_fifo & 0xF0);
342                 }
343         }
344         
345         pci_write_config_byte(dev, port, s_clc);
346         pci_write_config_byte(dev, port+drive->select.b.unit+2, (a_clc << 4) | r_clc);
347         local_irq_restore(flags);
348
349         /*
350          * setup   active  rec
351          * { 70,   165,    365 },   PIO Mode 0
352          * { 50,   125,    208 },   PIO Mode 1
353          * { 30,   100,    110 },   PIO Mode 2
354          * { 30,   80,     70  },   PIO Mode 3 with IORDY
355          * { 25,   70,     25  },   PIO Mode 4 with IORDY  ns
356          * { 20,   50,     30  }    PIO Mode 5 with IORDY (nonstandard)
357          */
358 }
359
360 /**
361  *      ali_udma_filter         -       compute UDMA mask
362  *      @drive: IDE device
363  *
364  *      Return available UDMA modes.
365  *
366  *      The actual rules for the ALi are:
367  *              No UDMA on revisions <= 0x20
368  *              Disk only for revisions < 0xC2
369  *              Not WDC drives for revisions < 0xC2
370  *
371  *      FIXME: WDC ifdef needs to die
372  */
373
374 static u8 ali_udma_filter(ide_drive_t *drive)
375 {
376         if (m5229_revision > 0x20 && m5229_revision < 0xC2) {
377                 if (drive->media != ide_disk)
378                         return 0;
379 #ifndef CONFIG_WDC_ALI15X3
380                 if (chip_is_1543c_e && strstr(drive->id->model, "WDC "))
381                         return 0;
382 #endif
383         }
384
385         return drive->hwif->ultra_mask;
386 }
387
388 /**
389  *      ali_set_dma_mode        -       set host controller for DMA mode
390  *      @drive: drive
391  *      @speed: DMA mode
392  *
393  *      Configure the hardware for the desired IDE transfer mode.
394  */
395
396 static void ali_set_dma_mode(ide_drive_t *drive, const u8 speed)
397 {
398         ide_hwif_t *hwif        = HWIF(drive);
399         struct pci_dev *dev     = hwif->pci_dev;
400         u8 speed1               = speed;
401         u8 unit                 = (drive->select.b.unit & 0x01);
402         u8 tmpbyte              = 0x00;
403         int m5229_udma          = (hwif->channel) ? 0x57 : 0x56;
404
405         if (speed == XFER_UDMA_6)
406                 speed1 = 0x47;
407
408         if (speed < XFER_UDMA_0) {
409                 u8 ultra_enable = (unit) ? 0x7f : 0xf7;
410                 /*
411                  * clear "ultra enable" bit
412                  */
413                 pci_read_config_byte(dev, m5229_udma, &tmpbyte);
414                 tmpbyte &= ultra_enable;
415                 pci_write_config_byte(dev, m5229_udma, tmpbyte);
416
417                 /*
418                  * FIXME: Oh, my... DMA timings are never set.
419                  */
420         } else {
421                 pci_read_config_byte(dev, m5229_udma, &tmpbyte);
422                 tmpbyte &= (0x0f << ((1-unit) << 2));
423                 /*
424                  * enable ultra dma and set timing
425                  */
426                 tmpbyte |= ((0x08 | ((4-speed1)&0x07)) << (unit << 2));
427                 pci_write_config_byte(dev, m5229_udma, tmpbyte);
428                 if (speed >= XFER_UDMA_3) {
429                         pci_read_config_byte(dev, 0x4b, &tmpbyte);
430                         tmpbyte |= 1;
431                         pci_write_config_byte(dev, 0x4b, tmpbyte);
432                 }
433         }
434 }
435
436 /**
437  *      ali15x3_dma_setup       -       begin a DMA phase
438  *      @drive: target device
439  *
440  *      Returns 1 if the DMA cannot be performed, zero on success.
441  */
442
443 static int ali15x3_dma_setup(ide_drive_t *drive)
444 {
445         if (m5229_revision < 0xC2 && drive->media != ide_disk) {
446                 if (rq_data_dir(drive->hwif->hwgroup->rq))
447                         return 1;       /* try PIO instead of DMA */
448         }
449         return ide_dma_setup(drive);
450 }
451
452 /**
453  *      init_chipset_ali15x3    -       Initialise an ALi IDE controller
454  *      @dev: PCI device
455  *      @name: Name of the controller
456  *
457  *      This function initializes the ALI IDE controller and where 
458  *      appropriate also sets up the 1533 southbridge.
459  */
460   
461 static unsigned int __devinit init_chipset_ali15x3 (struct pci_dev *dev, const char *name)
462 {
463         unsigned long flags;
464         u8 tmpbyte;
465         struct pci_dev *north = pci_get_slot(dev->bus, PCI_DEVFN(0,0));
466
467         m5229_revision = dev->revision;
468
469         isa_dev = pci_get_device(PCI_VENDOR_ID_AL, PCI_DEVICE_ID_AL_M1533, NULL);
470
471 #if defined(DISPLAY_ALI_TIMINGS) && defined(CONFIG_IDE_PROC_FS)
472         if (!ali_proc) {
473                 ali_proc = 1;
474                 bmide_dev = dev;
475                 ide_pci_create_host_proc("ali", ali_get_info);
476         }
477 #endif  /* defined(DISPLAY_ALI_TIMINGS) && defined(CONFIG_IDE_PROC_FS) */
478
479         local_irq_save(flags);
480
481         if (m5229_revision < 0xC2) {
482                 /*
483                  * revision 0x20 (1543-E, 1543-F)
484                  * revision 0xC0, 0xC1 (1543C-C, 1543C-D, 1543C-E)
485                  * clear CD-ROM DMA write bit, m5229, 0x4b, bit 7
486                  */
487                 pci_read_config_byte(dev, 0x4b, &tmpbyte);
488                 /*
489                  * clear bit 7
490                  */
491                 pci_write_config_byte(dev, 0x4b, tmpbyte & 0x7F);
492                 /*
493                  * check m1533, 0x5e, bit 1~4 == 1001 => & 00011110 = 00010010
494                  */
495                 if (m5229_revision >= 0x20 && isa_dev) {
496                         pci_read_config_byte(isa_dev, 0x5e, &tmpbyte);
497                         chip_is_1543c_e = ((tmpbyte & 0x1e) == 0x12) ? 1: 0;
498                 }
499                 goto out;
500         }
501
502         /*
503          * 1543C-B?, 1535, 1535D, 1553
504          * Note 1: not all "motherboard" support this detection
505          * Note 2: if no udma 66 device, the detection may "error".
506          *         but in this case, we will not set the device to
507          *         ultra 66, the detection result is not important
508          */
509
510         /*
511          * enable "Cable Detection", m5229, 0x4b, bit3
512          */
513         pci_read_config_byte(dev, 0x4b, &tmpbyte);
514         pci_write_config_byte(dev, 0x4b, tmpbyte | 0x08);
515
516         /*
517          * We should only tune the 1533 enable if we are using an ALi
518          * North bridge. We might have no north found on some zany
519          * box without a device at 0:0.0. The ALi bridge will be at
520          * 0:0.0 so if we didn't find one we know what is cooking.
521          */
522         if (north && north->vendor != PCI_VENDOR_ID_AL)
523                 goto out;
524
525         if (m5229_revision < 0xC5 && isa_dev)
526         {       
527                 /*
528                  * set south-bridge's enable bit, m1533, 0x79
529                  */
530
531                 pci_read_config_byte(isa_dev, 0x79, &tmpbyte);
532                 if (m5229_revision == 0xC2) {
533                         /*
534                          * 1543C-B0 (m1533, 0x79, bit 2)
535                          */
536                         pci_write_config_byte(isa_dev, 0x79, tmpbyte | 0x04);
537                 } else if (m5229_revision >= 0xC3) {
538                         /*
539                          * 1553/1535 (m1533, 0x79, bit 1)
540                          */
541                         pci_write_config_byte(isa_dev, 0x79, tmpbyte | 0x02);
542                 }
543         }
544
545 out:
546         /*
547          * CD_ROM DMA on (m5229, 0x53, bit0)
548          *      Enable this bit even if we want to use PIO.
549          * PIO FIFO off (m5229, 0x53, bit1)
550          *      The hardware will use 0x54h and 0x55h to control PIO FIFO.
551          *      (Not on later devices it seems)
552          *
553          *      0x53 changes meaning on later revs - we must no touch
554          *      bit 1 on them.  Need to check if 0x20 is the right break.
555          */
556         if (m5229_revision >= 0x20) {
557                 pci_read_config_byte(dev, 0x53, &tmpbyte);
558
559                 if (m5229_revision <= 0x20)
560                         tmpbyte = (tmpbyte & (~0x02)) | 0x01;
561                 else if (m5229_revision == 0xc7 || m5229_revision == 0xc8)
562                         tmpbyte |= 0x03;
563                 else
564                         tmpbyte |= 0x01;
565
566                 pci_write_config_byte(dev, 0x53, tmpbyte);
567         }
568         pci_dev_put(north);
569         pci_dev_put(isa_dev);
570         local_irq_restore(flags);
571         return 0;
572 }
573
574 /*
575  *      Cable special cases
576  */
577
578 static const struct dmi_system_id cable_dmi_table[] = {
579         {
580                 .ident = "HP Pavilion N5430",
581                 .matches = {
582                         DMI_MATCH(DMI_BOARD_VENDOR, "Hewlett-Packard"),
583                         DMI_MATCH(DMI_BOARD_VERSION, "OmniBook N32N-736"),
584                 },
585         },
586         {
587                 .ident = "Toshiba Satellite S1800-814",
588                 .matches = {
589                         DMI_MATCH(DMI_SYS_VENDOR, "TOSHIBA"),
590                         DMI_MATCH(DMI_PRODUCT_NAME, "S1800-814"),
591                 },
592         },
593         { }
594 };
595
596 static int ali_cable_override(struct pci_dev *pdev)
597 {
598         /* Fujitsu P2000 */
599         if (pdev->subsystem_vendor == 0x10CF &&
600             pdev->subsystem_device == 0x10AF)
601                 return 1;
602
603         /* Mitac 8317 (Winbook-A) and relatives */
604         if (pdev->subsystem_vendor == 0x1071 &&
605             pdev->subsystem_device == 0x8317)
606                 return 1;
607
608         /* Systems by DMI */
609         if (dmi_check_system(cable_dmi_table))
610                 return 1;
611
612         return 0;
613 }
614
615 /**
616  *      ata66_ali15x3   -       check for UDMA 66 support
617  *      @hwif: IDE interface
618  *
619  *      This checks if the controller and the cable are capable
620  *      of UDMA66 transfers. It doesn't check the drives.
621  *      But see note 2 below!
622  *
623  *      FIXME: frobs bits that are not defined on newer ALi devicea
624  */
625
626 static u8 __devinit ata66_ali15x3(ide_hwif_t *hwif)
627 {
628         struct pci_dev *dev     = hwif->pci_dev;
629         unsigned long flags;
630         u8 cbl = ATA_CBL_PATA40, tmpbyte;
631
632         local_irq_save(flags);
633
634         if (m5229_revision >= 0xC2) {
635                 /*
636                  * m5229 80-pin cable detection (from Host View)
637                  *
638                  * 0x4a bit0 is 0 => primary channel has 80-pin
639                  * 0x4a bit1 is 0 => secondary channel has 80-pin
640                  *
641                  * Certain laptops use short but suitable cables
642                  * and don't implement the detect logic.
643                  */
644                 if (ali_cable_override(dev))
645                         cbl = ATA_CBL_PATA40_SHORT;
646                 else {
647                         pci_read_config_byte(dev, 0x4a, &tmpbyte);
648                         if ((tmpbyte & (1 << hwif->channel)) == 0)
649                                 cbl = ATA_CBL_PATA80;
650                 }
651         }
652
653         local_irq_restore(flags);
654
655         return cbl;
656 }
657
658 /**
659  *      init_hwif_common_ali15x3        -       Set up ALI IDE hardware
660  *      @hwif: IDE interface
661  *
662  *      Initialize the IDE structure side of the ALi 15x3 driver.
663  */
664  
665 static void __devinit init_hwif_common_ali15x3 (ide_hwif_t *hwif)
666 {
667         hwif->set_pio_mode = &ali_set_pio_mode;
668         hwif->set_dma_mode = &ali_set_dma_mode;
669         hwif->udma_filter = &ali_udma_filter;
670
671         if (hwif->dma_base == 0)
672                 return;
673
674         hwif->dma_setup = &ali15x3_dma_setup;
675
676         if (hwif->cbl != ATA_CBL_PATA40_SHORT)
677                 hwif->cbl = ata66_ali15x3(hwif);
678 }
679
680 /**
681  *      init_hwif_ali15x3       -       Initialize the ALI IDE x86 stuff
682  *      @hwif: interface to configure
683  *
684  *      Obtain the IRQ tables for an ALi based IDE solution on the PC
685  *      class platforms. This part of the code isn't applicable to the
686  *      Sparc systems
687  */
688
689 static void __devinit init_hwif_ali15x3 (ide_hwif_t *hwif)
690 {
691         u8 ideic, inmir;
692         s8 irq_routing_table[] = { -1,  9, 3, 10, 4,  5, 7,  6,
693                                       1, 11, 0, 12, 0, 14, 0, 15 };
694         int irq = -1;
695
696         if (hwif->pci_dev->device == PCI_DEVICE_ID_AL_M5229)
697                 hwif->irq = hwif->channel ? 15 : 14;
698
699         if (isa_dev) {
700                 /*
701                  * read IDE interface control
702                  */
703                 pci_read_config_byte(isa_dev, 0x58, &ideic);
704
705                 /* bit0, bit1 */
706                 ideic = ideic & 0x03;
707
708                 /* get IRQ for IDE Controller */
709                 if ((hwif->channel && ideic == 0x03) ||
710                     (!hwif->channel && !ideic)) {
711                         /*
712                          * get SIRQ1 routing table
713                          */
714                         pci_read_config_byte(isa_dev, 0x44, &inmir);
715                         inmir = inmir & 0x0f;
716                         irq = irq_routing_table[inmir];
717                 } else if (hwif->channel && !(ideic & 0x01)) {
718                         /*
719                          * get SIRQ2 routing table
720                          */
721                         pci_read_config_byte(isa_dev, 0x75, &inmir);
722                         inmir = inmir & 0x0f;
723                         irq = irq_routing_table[inmir];
724                 }
725                 if(irq >= 0)
726                         hwif->irq = irq;
727         }
728
729         init_hwif_common_ali15x3(hwif);
730 }
731
732 /**
733  *      init_dma_ali15x3        -       set up DMA on ALi15x3
734  *      @hwif: IDE interface
735  *      @dmabase: DMA interface base PCI address
736  *
737  *      Set up the DMA functionality on the ALi 15x3. For the ALi
738  *      controllers this is generic so we can let the generic code do
739  *      the actual work.
740  */
741
742 static void __devinit init_dma_ali15x3 (ide_hwif_t *hwif, unsigned long dmabase)
743 {
744         if (m5229_revision < 0x20)
745                 return;
746         if (!hwif->channel)
747                 outb(inb(dmabase + 2) & 0x60, dmabase + 2);
748         ide_setup_dma(hwif, dmabase);
749 }
750
751 static const struct ide_port_info ali15x3_chipset __devinitdata = {
752         .name           = "ALI15X3",
753         .init_chipset   = init_chipset_ali15x3,
754         .init_hwif      = init_hwif_ali15x3,
755         .init_dma       = init_dma_ali15x3,
756         .host_flags     = IDE_HFLAG_BOOTABLE,
757         .pio_mask       = ATA_PIO5,
758         .swdma_mask     = ATA_SWDMA2,
759         .mwdma_mask     = ATA_MWDMA2,
760 };
761
762 /**
763  *      alim15x3_init_one       -       set up an ALi15x3 IDE controller
764  *      @dev: PCI device to set up
765  *
766  *      Perform the actual set up for an ALi15x3 that has been found by the
767  *      hot plug layer.
768  */
769  
770 static int __devinit alim15x3_init_one(struct pci_dev *dev, const struct pci_device_id *id)
771 {
772         static struct pci_device_id ati_rs100[] = {
773                 { PCI_DEVICE(PCI_VENDOR_ID_ATI, PCI_DEVICE_ID_ATI_RS100) },
774                 { },
775         };
776
777         struct ide_port_info d = ali15x3_chipset;
778         u8 rev = dev->revision, idx = id->driver_data;
779
780         if (pci_dev_present(ati_rs100))
781                 printk(KERN_WARNING "alim15x3: ATI Radeon IGP Northbridge is not yet fully tested.\n");
782
783         /* don't use LBA48 DMA on ALi devices before rev 0xC5 */
784         if (rev <= 0xC4)
785                 d.host_flags |= IDE_HFLAG_NO_LBA48_DMA;
786
787         if (rev >= 0x20) {
788                 if (rev == 0x20)
789                         d.host_flags |= IDE_HFLAG_NO_ATAPI_DMA;
790
791                 if (rev < 0xC2)
792                         d.udma_mask = ATA_UDMA2;
793                 else if (rev == 0xC2 || rev == 0xC3)
794                         d.udma_mask = ATA_UDMA4;
795                 else if (rev == 0xC4)
796                         d.udma_mask = ATA_UDMA5;
797                 else
798                         d.udma_mask = ATA_UDMA6;
799         }
800
801         if (idx == 0)
802                 d.host_flags |= IDE_HFLAG_CLEAR_SIMPLEX;
803
804 #if defined(CONFIG_SPARC64)
805         d.init_hwif = init_hwif_common_ali15x3;
806 #endif /* CONFIG_SPARC64 */
807         return ide_setup_pci_device(dev, &d);
808 }
809
810
811 static const struct pci_device_id alim15x3_pci_tbl[] = {
812         { PCI_VDEVICE(AL, PCI_DEVICE_ID_AL_M5229), 0 },
813         { PCI_VDEVICE(AL, PCI_DEVICE_ID_AL_M5228), 1 },
814         { 0, },
815 };
816 MODULE_DEVICE_TABLE(pci, alim15x3_pci_tbl);
817
818 static struct pci_driver driver = {
819         .name           = "ALI15x3_IDE",
820         .id_table       = alim15x3_pci_tbl,
821         .probe          = alim15x3_init_one,
822 };
823
824 static int __init ali15x3_ide_init(void)
825 {
826         return ide_pci_register_driver(&driver);
827 }
828
829 module_init(ali15x3_ide_init);
830
831 MODULE_AUTHOR("Michael Aubry, Andrzej Krzysztofowicz, CJ, Andre Hedrick, Alan Cox");
832 MODULE_DESCRIPTION("PCI driver module for ALi 15x3 IDE");
833 MODULE_LICENSE("GPL");