]> err.no Git - linux-2.6/blob - drivers/ata/pata_sis.c
[PATCH] pata : more drivers that need only standard suspend and resume
[linux-2.6] / drivers / ata / pata_sis.c
1 /*
2  *    pata_sis.c - SiS ATA driver
3  *
4  *      (C) 2005 Red Hat <alan@redhat.com>
5  *
6  *    Based upon linux/drivers/ide/pci/sis5513.c
7  * Copyright (C) 1999-2000      Andre Hedrick <andre@linux-ide.org>
8  * Copyright (C) 2002           Lionel Bouton <Lionel.Bouton@inet6.fr>, Maintainer
9  * Copyright (C) 2003           Vojtech Pavlik <vojtech@suse.cz>
10  * SiS Taiwan           : for direct support and hardware.
11  * Daniela Engert       : for initial ATA100 advices and numerous others.
12  * John Fremlin, Manfred Spraul, Dave Morgan, Peter Kjellerstedt        :
13  *                        for checking code correctness, providing patches.
14  * Original tests and design on the SiS620 chipset.
15  * ATA100 tests and design on the SiS735 chipset.
16  * ATA16/33 support from specs
17  * ATA133 support for SiS961/962 by L.C. Chang <lcchang@sis.com.tw>
18  *
19  *
20  *      TODO
21  *      Check MWDMA on drives that don't support MWDMA speed pio cycles ?
22  *      More Testing
23  */
24
25 #include <linux/kernel.h>
26 #include <linux/module.h>
27 #include <linux/pci.h>
28 #include <linux/init.h>
29 #include <linux/blkdev.h>
30 #include <linux/delay.h>
31 #include <linux/device.h>
32 #include <scsi/scsi_host.h>
33 #include <linux/libata.h>
34 #include <linux/ata.h>
35
36 #define DRV_NAME        "pata_sis"
37 #define DRV_VERSION     "0.4.5"
38
39 struct sis_chipset {
40         u16 device;                     /* PCI host ID */
41         struct ata_port_info *info;     /* Info block */
42         /* Probably add family, cable detect type etc here to clean
43            up code later */
44 };
45
46 /**
47  *      sis_port_base           -       return PCI configuration base for dev
48  *      @adev: device
49  *
50  *      Returns the base of the PCI configuration registers for this port
51  *      number.
52  */
53
54 static int sis_port_base(struct ata_device *adev)
55 {
56         return  0x40 + (4 * adev->ap->port_no) +  (2 * adev->devno);
57 }
58
59 /**
60  *      sis_133_pre_reset       -       check for 40/80 pin
61  *      @ap: Port
62  *
63  *      Perform cable detection for the later UDMA133 capable
64  *      SiS chipset.
65  */
66
67 static int sis_133_pre_reset(struct ata_port *ap)
68 {
69         static const struct pci_bits sis_enable_bits[] = {
70                 { 0x4aU, 1U, 0x02UL, 0x02UL },  /* port 0 */
71                 { 0x4aU, 1U, 0x04UL, 0x04UL },  /* port 1 */
72         };
73
74         struct pci_dev *pdev = to_pci_dev(ap->host->dev);
75         u16 tmp;
76
77         if (!pci_test_config_bits(pdev, &sis_enable_bits[ap->port_no]))
78                 return -ENOENT;
79
80         /* The top bit of this register is the cable detect bit */
81         pci_read_config_word(pdev, 0x50 + 2 * ap->port_no, &tmp);
82         if (tmp & 0x8000)
83                 ap->cbl = ATA_CBL_PATA40;
84         else
85                 ap->cbl = ATA_CBL_PATA80;
86
87         return ata_std_prereset(ap);
88 }
89
90 /**
91  *      sis_error_handler - Probe specified port on PATA host controller
92  *      @ap: Port to probe
93  *
94  *      LOCKING:
95  *      None (inherited from caller).
96  */
97
98 static void sis_133_error_handler(struct ata_port *ap)
99 {
100         ata_bmdma_drive_eh(ap, sis_133_pre_reset, ata_std_softreset, NULL, ata_std_postreset);
101 }
102
103
104 /**
105  *      sis_66_pre_reset        -       check for 40/80 pin
106  *      @ap: Port
107  *
108  *      Perform cable detection on the UDMA66, UDMA100 and early UDMA133
109  *      SiS IDE controllers.
110  */
111
112 static int sis_66_pre_reset(struct ata_port *ap)
113 {
114         static const struct pci_bits sis_enable_bits[] = {
115                 { 0x4aU, 1U, 0x02UL, 0x02UL },  /* port 0 */
116                 { 0x4aU, 1U, 0x04UL, 0x04UL },  /* port 1 */
117         };
118
119         struct pci_dev *pdev = to_pci_dev(ap->host->dev);
120         u8 tmp;
121
122         if (!pci_test_config_bits(pdev, &sis_enable_bits[ap->port_no])) {
123                 ata_port_disable(ap);
124                 printk(KERN_INFO "ata%u: port disabled. ignoring.\n", ap->id);
125                 return 0;
126         }
127         /* Older chips keep cable detect in bits 4/5 of reg 0x48 */
128         pci_read_config_byte(pdev, 0x48, &tmp);
129         tmp >>= ap->port_no;
130         if (tmp & 0x10)
131                 ap->cbl = ATA_CBL_PATA40;
132         else
133                 ap->cbl = ATA_CBL_PATA80;
134
135         return ata_std_prereset(ap);
136 }
137
138 /**
139  *      sis_66_error_handler - Probe specified port on PATA host controller
140  *      @ap: Port to probe
141  *      @classes:
142  *
143  *      LOCKING:
144  *      None (inherited from caller).
145  */
146
147 static void sis_66_error_handler(struct ata_port *ap)
148 {
149         ata_bmdma_drive_eh(ap, sis_66_pre_reset, ata_std_softreset, NULL, ata_std_postreset);
150 }
151
152 /**
153  *      sis_old_pre_reset               -       probe begin
154  *      @ap: ATA port
155  *
156  *      Set up cable type and use generic probe init
157  */
158
159 static int sis_old_pre_reset(struct ata_port *ap)
160 {
161         static const struct pci_bits sis_enable_bits[] = {
162                 { 0x4aU, 1U, 0x02UL, 0x02UL },  /* port 0 */
163                 { 0x4aU, 1U, 0x04UL, 0x04UL },  /* port 1 */
164         };
165
166         struct pci_dev *pdev = to_pci_dev(ap->host->dev);
167
168         if (!pci_test_config_bits(pdev, &sis_enable_bits[ap->port_no])) {
169                 ata_port_disable(ap);
170                 printk(KERN_INFO "ata%u: port disabled. ignoring.\n", ap->id);
171                 return 0;
172         }
173         ap->cbl = ATA_CBL_PATA40;
174         return ata_std_prereset(ap);
175 }
176
177
178 /**
179  *      sis_old_error_handler - Probe specified port on PATA host controller
180  *      @ap: Port to probe
181  *
182  *      LOCKING:
183  *      None (inherited from caller).
184  */
185
186 static void sis_old_error_handler(struct ata_port *ap)
187 {
188         ata_bmdma_drive_eh(ap, sis_old_pre_reset, ata_std_softreset, NULL, ata_std_postreset);
189 }
190
191 /**
192  *      sis_set_fifo    -       Set RWP fifo bits for this device
193  *      @ap: Port
194  *      @adev: Device
195  *
196  *      SIS chipsets implement prefetch/postwrite bits for each device
197  *      on both channels. This functionality is not ATAPI compatible and
198  *      must be configured according to the class of device present
199  */
200
201 static void sis_set_fifo(struct ata_port *ap, struct ata_device *adev)
202 {
203         struct pci_dev *pdev = to_pci_dev(ap->host->dev);
204         u8 fifoctrl;
205         u8 mask = 0x11;
206
207         mask <<= (2 * ap->port_no);
208         mask <<= adev->devno;
209
210         /* This holds various bits including the FIFO control */
211         pci_read_config_byte(pdev, 0x4B, &fifoctrl);
212         fifoctrl &= ~mask;
213
214         /* Enable for ATA (disk) only */
215         if (adev->class == ATA_DEV_ATA)
216                 fifoctrl |= mask;
217         pci_write_config_byte(pdev, 0x4B, fifoctrl);
218 }
219
220 /**
221  *      sis_old_set_piomode - Initialize host controller PATA PIO timings
222  *      @ap: Port whose timings we are configuring
223  *      @adev: Device we are configuring for.
224  *
225  *      Set PIO mode for device, in host controller PCI config space. This
226  *      function handles PIO set up for all chips that are pre ATA100 and
227  *      also early ATA100 devices.
228  *
229  *      LOCKING:
230  *      None (inherited from caller).
231  */
232
233 static void sis_old_set_piomode (struct ata_port *ap, struct ata_device *adev)
234 {
235         struct pci_dev *pdev    = to_pci_dev(ap->host->dev);
236         int port = sis_port_base(adev);
237         u8 t1, t2;
238         int speed = adev->pio_mode - XFER_PIO_0;
239
240         const u8 active[]   = { 0x00, 0x07, 0x04, 0x03, 0x01 };
241         const u8 recovery[] = { 0x00, 0x06, 0x04, 0x03, 0x03 };
242
243         sis_set_fifo(ap, adev);
244
245         pci_read_config_byte(pdev, port, &t1);
246         pci_read_config_byte(pdev, port + 1, &t2);
247
248         t1 &= ~0x0F;    /* Clear active/recovery timings */
249         t2 &= ~0x07;
250
251         t1 |= active[speed];
252         t2 |= recovery[speed];
253
254         pci_write_config_byte(pdev, port, t1);
255         pci_write_config_byte(pdev, port + 1, t2);
256 }
257
258 /**
259  *      sis_100_set_pioode - Initialize host controller PATA PIO timings
260  *      @ap: Port whose timings we are configuring
261  *      @adev: Device we are configuring for.
262  *
263  *      Set PIO mode for device, in host controller PCI config space. This
264  *      function handles PIO set up for ATA100 devices and early ATA133.
265  *
266  *      LOCKING:
267  *      None (inherited from caller).
268  */
269
270 static void sis_100_set_piomode (struct ata_port *ap, struct ata_device *adev)
271 {
272         struct pci_dev *pdev    = to_pci_dev(ap->host->dev);
273         int port = sis_port_base(adev);
274         int speed = adev->pio_mode - XFER_PIO_0;
275
276         const u8 actrec[] = { 0x00, 0x67, 0x44, 0x33, 0x31 };
277
278         sis_set_fifo(ap, adev);
279
280         pci_write_config_byte(pdev, port, actrec[speed]);
281 }
282
283 /**
284  *      sis_133_set_pioode - Initialize host controller PATA PIO timings
285  *      @ap: Port whose timings we are configuring
286  *      @adev: Device we are configuring for.
287  *
288  *      Set PIO mode for device, in host controller PCI config space. This
289  *      function handles PIO set up for the later ATA133 devices.
290  *
291  *      LOCKING:
292  *      None (inherited from caller).
293  */
294
295 static void sis_133_set_piomode (struct ata_port *ap, struct ata_device *adev)
296 {
297         struct pci_dev *pdev    = to_pci_dev(ap->host->dev);
298         int port = 0x40;
299         u32 t1;
300         u32 reg54;
301         int speed = adev->pio_mode - XFER_PIO_0;
302
303         const u32 timing133[] = {
304                 0x28269000,     /* Recovery << 24 | Act << 16 | Ini << 12 */
305                 0x0C266000,
306                 0x04263000,
307                 0x0C0A3000,
308                 0x05093000
309         };
310         const u32 timing100[] = {
311                 0x1E1C6000,     /* Recovery << 24 | Act << 16 | Ini << 12 */
312                 0x091C4000,
313                 0x031C2000,
314                 0x09072000,
315                 0x04062000
316         };
317
318         sis_set_fifo(ap, adev);
319
320         /* If bit 14 is set then the registers are mapped at 0x70 not 0x40 */
321         pci_read_config_dword(pdev, 0x54, &reg54);
322         if (reg54 & 0x40000000)
323                 port = 0x70;
324         port += 8 * ap->port_no +  4 * adev->devno;
325
326         pci_read_config_dword(pdev, port, &t1);
327         t1 &= 0xC0C00FFF;       /* Mask out timing */
328
329         if (t1 & 0x08)          /* 100 or 133 ? */
330                 t1 |= timing133[speed];
331         else
332                 t1 |= timing100[speed];
333         pci_write_config_byte(pdev, port, t1);
334 }
335
336 /**
337  *      sis_old_set_dmamode - Initialize host controller PATA DMA timings
338  *      @ap: Port whose timings we are configuring
339  *      @adev: Device to program
340  *
341  *      Set UDMA/MWDMA mode for device, in host controller PCI config space.
342  *      Handles pre UDMA and UDMA33 devices. Supports MWDMA as well unlike
343  *      the old ide/pci driver.
344  *
345  *      LOCKING:
346  *      None (inherited from caller).
347  */
348
349 static void sis_old_set_dmamode (struct ata_port *ap, struct ata_device *adev)
350 {
351         struct pci_dev *pdev    = to_pci_dev(ap->host->dev);
352         int speed = adev->dma_mode - XFER_MW_DMA_0;
353         int drive_pci = sis_port_base(adev);
354         u16 timing;
355
356         const u16 mwdma_bits[] = { 0x707, 0x202, 0x202 };
357         const u16 udma_bits[]  = { 0xE000, 0xC000, 0xA000 };
358
359         pci_read_config_word(pdev, drive_pci, &timing);
360
361         if (adev->dma_mode < XFER_UDMA_0) {
362                 /* bits 3-0 hold recovery timing bits 8-10 active timing and
363                    the higer bits are dependant on the device */
364                 timing &= ~ 0x870F;
365                 timing |= mwdma_bits[speed];
366                 pci_write_config_word(pdev, drive_pci, timing);
367         } else {
368                 /* Bit 15 is UDMA on/off, bit 13-14 are cycle time */
369                 speed = adev->dma_mode - XFER_UDMA_0;
370                 timing &= ~0x6000;
371                 timing |= udma_bits[speed];
372         }
373 }
374
375 /**
376  *      sis_66_set_dmamode - Initialize host controller PATA DMA timings
377  *      @ap: Port whose timings we are configuring
378  *      @adev: Device to program
379  *
380  *      Set UDMA/MWDMA mode for device, in host controller PCI config space.
381  *      Handles UDMA66 and early UDMA100 devices. Supports MWDMA as well unlike
382  *      the old ide/pci driver.
383  *
384  *      LOCKING:
385  *      None (inherited from caller).
386  */
387
388 static void sis_66_set_dmamode (struct ata_port *ap, struct ata_device *adev)
389 {
390         struct pci_dev *pdev    = to_pci_dev(ap->host->dev);
391         int speed = adev->dma_mode - XFER_MW_DMA_0;
392         int drive_pci = sis_port_base(adev);
393         u16 timing;
394
395         const u16 mwdma_bits[] = { 0x707, 0x202, 0x202 };
396         const u16 udma_bits[]  = { 0xF000, 0xD000, 0xB000, 0xA000, 0x9000};
397
398         pci_read_config_word(pdev, drive_pci, &timing);
399
400         if (adev->dma_mode < XFER_UDMA_0) {
401                 /* bits 3-0 hold recovery timing bits 8-10 active timing and
402                    the higer bits are dependant on the device, bit 15 udma */
403                 timing &= ~ 0x870F;
404                 timing |= mwdma_bits[speed];
405         } else {
406                 /* Bit 15 is UDMA on/off, bit 12-14 are cycle time */
407                 speed = adev->dma_mode - XFER_UDMA_0;
408                 timing &= ~0x6000;
409                 timing |= udma_bits[speed];
410         }
411         pci_write_config_word(pdev, drive_pci, timing);
412 }
413
414 /**
415  *      sis_100_set_dmamode - Initialize host controller PATA DMA timings
416  *      @ap: Port whose timings we are configuring
417  *      @adev: Device to program
418  *
419  *      Set UDMA/MWDMA mode for device, in host controller PCI config space.
420  *      Handles UDMA66 and early UDMA100 devices.
421  *
422  *      LOCKING:
423  *      None (inherited from caller).
424  */
425
426 static void sis_100_set_dmamode (struct ata_port *ap, struct ata_device *adev)
427 {
428         struct pci_dev *pdev    = to_pci_dev(ap->host->dev);
429         int speed = adev->dma_mode - XFER_MW_DMA_0;
430         int drive_pci = sis_port_base(adev);
431         u16 timing;
432
433         const u16 udma_bits[]  = { 0x8B00, 0x8700, 0x8500, 0x8300, 0x8200, 0x8100};
434
435         pci_read_config_word(pdev, drive_pci, &timing);
436
437         if (adev->dma_mode < XFER_UDMA_0) {
438                 /* NOT SUPPORTED YET: NEED DATA SHEET. DITTO IN OLD DRIVER */
439         } else {
440                 /* Bit 15 is UDMA on/off, bit 12-14 are cycle time */
441                 speed = adev->dma_mode - XFER_UDMA_0;
442                 timing &= ~0x0F00;
443                 timing |= udma_bits[speed];
444         }
445         pci_write_config_word(pdev, drive_pci, timing);
446 }
447
448 /**
449  *      sis_133_early_set_dmamode - Initialize host controller PATA DMA timings
450  *      @ap: Port whose timings we are configuring
451  *      @adev: Device to program
452  *
453  *      Set UDMA/MWDMA mode for device, in host controller PCI config space.
454  *      Handles early SiS 961 bridges. Supports MWDMA as well unlike
455  *      the old ide/pci driver.
456  *
457  *      LOCKING:
458  *      None (inherited from caller).
459  */
460
461 static void sis_133_early_set_dmamode (struct ata_port *ap, struct ata_device *adev)
462 {
463         struct pci_dev *pdev    = to_pci_dev(ap->host->dev);
464         int speed = adev->dma_mode - XFER_MW_DMA_0;
465         int drive_pci = sis_port_base(adev);
466         u16 timing;
467
468         const u16 udma_bits[]  = { 0x8F00, 0x8A00, 0x8700, 0x8500, 0x8300, 0x8200, 0x8100};
469
470         pci_read_config_word(pdev, drive_pci, &timing);
471
472         if (adev->dma_mode < XFER_UDMA_0) {
473                 /* NOT SUPPORTED YET: NEED DATA SHEET. DITTO IN OLD DRIVER */
474         } else {
475                 /* Bit 15 is UDMA on/off, bit 12-14 are cycle time */
476                 speed = adev->dma_mode - XFER_UDMA_0;
477                 timing &= ~0x0F00;
478                 timing |= udma_bits[speed];
479         }
480         pci_write_config_word(pdev, drive_pci, timing);
481 }
482
483 /**
484  *      sis_133_set_dmamode - Initialize host controller PATA DMA timings
485  *      @ap: Port whose timings we are configuring
486  *      @adev: Device to program
487  *
488  *      Set UDMA/MWDMA mode for device, in host controller PCI config space.
489  *      Handles early SiS 961 bridges. Supports MWDMA as well unlike
490  *      the old ide/pci driver.
491  *
492  *      LOCKING:
493  *      None (inherited from caller).
494  */
495
496 static void sis_133_set_dmamode (struct ata_port *ap, struct ata_device *adev)
497 {
498         struct pci_dev *pdev    = to_pci_dev(ap->host->dev);
499         int speed = adev->dma_mode - XFER_MW_DMA_0;
500         int port = 0x40;
501         u32 t1;
502         u32 reg54;
503
504         /* bits 4- cycle time 8 - cvs time */
505         const u32 timing_u100[] = { 0x6B0, 0x470, 0x350, 0x140, 0x120, 0x110, 0x000 };
506         const u32 timing_u133[] = { 0x9F0, 0x6A0, 0x470, 0x250, 0x230, 0x220, 0x210 };
507
508         /* If bit 14 is set then the registers are mapped at 0x70 not 0x40 */
509         pci_read_config_dword(pdev, 0x54, &reg54);
510         if (reg54 & 0x40000000)
511                 port = 0x70;
512         port += (8 * ap->port_no) +  (4 * adev->devno);
513
514         pci_read_config_dword(pdev, port, &t1);
515
516         if (adev->dma_mode < XFER_UDMA_0) {
517                 t1 &= ~0x00000004;
518                 /* FIXME: need data sheet to add MWDMA here. Also lacking on
519                    ide/pci driver */
520         } else {
521                 speed = adev->dma_mode - XFER_UDMA_0;
522                 /* if & 8 no UDMA133 - need info for ... */
523                 t1 &= ~0x00000FF0;
524                 t1 |= 0x00000004;
525                 if (t1 & 0x08)
526                         t1 |= timing_u133[speed];
527                 else
528                         t1 |= timing_u100[speed];
529         }
530         pci_write_config_dword(pdev, port, t1);
531 }
532
533 static struct scsi_host_template sis_sht = {
534         .module                 = THIS_MODULE,
535         .name                   = DRV_NAME,
536         .ioctl                  = ata_scsi_ioctl,
537         .queuecommand           = ata_scsi_queuecmd,
538         .can_queue              = ATA_DEF_QUEUE,
539         .this_id                = ATA_SHT_THIS_ID,
540         .sg_tablesize           = LIBATA_MAX_PRD,
541         .max_sectors            = ATA_MAX_SECTORS,
542         .cmd_per_lun            = ATA_SHT_CMD_PER_LUN,
543         .emulated               = ATA_SHT_EMULATED,
544         .use_clustering         = ATA_SHT_USE_CLUSTERING,
545         .proc_name              = DRV_NAME,
546         .dma_boundary           = ATA_DMA_BOUNDARY,
547         .slave_configure        = ata_scsi_slave_config,
548         .slave_destroy          = ata_scsi_slave_destroy,
549         .bios_param             = ata_std_bios_param,
550         .resume                 = ata_scsi_device_resume,
551         .suspend                = ata_scsi_device_suspend,
552 };
553
554 static const struct ata_port_operations sis_133_ops = {
555         .port_disable           = ata_port_disable,
556         .set_piomode            = sis_133_set_piomode,
557         .set_dmamode            = sis_133_set_dmamode,
558         .mode_filter            = ata_pci_default_filter,
559
560         .tf_load                = ata_tf_load,
561         .tf_read                = ata_tf_read,
562         .check_status           = ata_check_status,
563         .exec_command           = ata_exec_command,
564         .dev_select             = ata_std_dev_select,
565
566         .freeze                 = ata_bmdma_freeze,
567         .thaw                   = ata_bmdma_thaw,
568         .error_handler          = sis_133_error_handler,
569         .post_internal_cmd      = ata_bmdma_post_internal_cmd,
570
571         .bmdma_setup            = ata_bmdma_setup,
572         .bmdma_start            = ata_bmdma_start,
573         .bmdma_stop             = ata_bmdma_stop,
574         .bmdma_status           = ata_bmdma_status,
575         .qc_prep                = ata_qc_prep,
576         .qc_issue               = ata_qc_issue_prot,
577         .data_xfer              = ata_pio_data_xfer,
578
579         .irq_handler            = ata_interrupt,
580         .irq_clear              = ata_bmdma_irq_clear,
581
582         .port_start             = ata_port_start,
583         .port_stop              = ata_port_stop,
584         .host_stop              = ata_host_stop,
585 };
586
587 static const struct ata_port_operations sis_133_early_ops = {
588         .port_disable           = ata_port_disable,
589         .set_piomode            = sis_100_set_piomode,
590         .set_dmamode            = sis_133_early_set_dmamode,
591         .mode_filter            = ata_pci_default_filter,
592
593         .tf_load                = ata_tf_load,
594         .tf_read                = ata_tf_read,
595         .check_status           = ata_check_status,
596         .exec_command           = ata_exec_command,
597         .dev_select             = ata_std_dev_select,
598
599         .freeze                 = ata_bmdma_freeze,
600         .thaw                   = ata_bmdma_thaw,
601         .error_handler          = sis_66_error_handler,
602         .post_internal_cmd      = ata_bmdma_post_internal_cmd,
603
604         .bmdma_setup            = ata_bmdma_setup,
605         .bmdma_start            = ata_bmdma_start,
606         .bmdma_stop             = ata_bmdma_stop,
607         .bmdma_status           = ata_bmdma_status,
608         .qc_prep                = ata_qc_prep,
609         .qc_issue               = ata_qc_issue_prot,
610         .data_xfer              = ata_pio_data_xfer,
611
612         .irq_handler            = ata_interrupt,
613         .irq_clear              = ata_bmdma_irq_clear,
614
615         .port_start             = ata_port_start,
616         .port_stop              = ata_port_stop,
617         .host_stop              = ata_host_stop,
618 };
619
620 static const struct ata_port_operations sis_100_ops = {
621         .port_disable           = ata_port_disable,
622         .set_piomode            = sis_100_set_piomode,
623         .set_dmamode            = sis_100_set_dmamode,
624         .mode_filter            = ata_pci_default_filter,
625
626         .tf_load                = ata_tf_load,
627         .tf_read                = ata_tf_read,
628         .check_status           = ata_check_status,
629         .exec_command           = ata_exec_command,
630         .dev_select             = ata_std_dev_select,
631
632         .freeze                 = ata_bmdma_freeze,
633         .thaw                   = ata_bmdma_thaw,
634         .error_handler          = sis_66_error_handler,
635         .post_internal_cmd      = ata_bmdma_post_internal_cmd,
636
637
638         .bmdma_setup            = ata_bmdma_setup,
639         .bmdma_start            = ata_bmdma_start,
640         .bmdma_stop             = ata_bmdma_stop,
641         .bmdma_status           = ata_bmdma_status,
642         .qc_prep                = ata_qc_prep,
643         .qc_issue               = ata_qc_issue_prot,
644         .data_xfer              = ata_pio_data_xfer,
645
646         .irq_handler            = ata_interrupt,
647         .irq_clear              = ata_bmdma_irq_clear,
648
649         .port_start             = ata_port_start,
650         .port_stop              = ata_port_stop,
651         .host_stop              = ata_host_stop,
652 };
653
654 static const struct ata_port_operations sis_66_ops = {
655         .port_disable           = ata_port_disable,
656         .set_piomode            = sis_old_set_piomode,
657         .set_dmamode            = sis_66_set_dmamode,
658         .mode_filter            = ata_pci_default_filter,
659
660         .tf_load                = ata_tf_load,
661         .tf_read                = ata_tf_read,
662         .check_status           = ata_check_status,
663         .exec_command           = ata_exec_command,
664         .dev_select             = ata_std_dev_select,
665
666         .freeze                 = ata_bmdma_freeze,
667         .thaw                   = ata_bmdma_thaw,
668         .error_handler          = sis_66_error_handler,
669         .post_internal_cmd      = ata_bmdma_post_internal_cmd,
670
671         .bmdma_setup            = ata_bmdma_setup,
672         .bmdma_start            = ata_bmdma_start,
673         .bmdma_stop             = ata_bmdma_stop,
674         .bmdma_status           = ata_bmdma_status,
675         .qc_prep                = ata_qc_prep,
676         .qc_issue               = ata_qc_issue_prot,
677         .data_xfer              = ata_pio_data_xfer,
678
679         .irq_handler            = ata_interrupt,
680         .irq_clear              = ata_bmdma_irq_clear,
681
682         .port_start             = ata_port_start,
683         .port_stop              = ata_port_stop,
684         .host_stop              = ata_host_stop,
685 };
686
687 static const struct ata_port_operations sis_old_ops = {
688         .port_disable           = ata_port_disable,
689         .set_piomode            = sis_old_set_piomode,
690         .set_dmamode            = sis_old_set_dmamode,
691         .mode_filter            = ata_pci_default_filter,
692
693         .tf_load                = ata_tf_load,
694         .tf_read                = ata_tf_read,
695         .check_status           = ata_check_status,
696         .exec_command           = ata_exec_command,
697         .dev_select             = ata_std_dev_select,
698
699         .freeze                 = ata_bmdma_freeze,
700         .thaw                   = ata_bmdma_thaw,
701         .error_handler          = sis_old_error_handler,
702         .post_internal_cmd      = ata_bmdma_post_internal_cmd,
703
704         .bmdma_setup            = ata_bmdma_setup,
705         .bmdma_start            = ata_bmdma_start,
706         .bmdma_stop             = ata_bmdma_stop,
707         .bmdma_status           = ata_bmdma_status,
708         .qc_prep                = ata_qc_prep,
709         .qc_issue               = ata_qc_issue_prot,
710         .data_xfer              = ata_pio_data_xfer,
711
712         .irq_handler            = ata_interrupt,
713         .irq_clear              = ata_bmdma_irq_clear,
714
715         .port_start             = ata_port_start,
716         .port_stop              = ata_port_stop,
717         .host_stop              = ata_host_stop,
718 };
719
720 static struct ata_port_info sis_info = {
721         .sht            = &sis_sht,
722         .flags          = ATA_FLAG_SLAVE_POSS | ATA_FLAG_SRST,
723         .pio_mask       = 0x1f, /* pio0-4 */
724         .mwdma_mask     = 0x07,
725         .udma_mask      = 0,
726         .port_ops       = &sis_old_ops,
727 };
728 static struct ata_port_info sis_info33 = {
729         .sht            = &sis_sht,
730         .flags          = ATA_FLAG_SLAVE_POSS | ATA_FLAG_SRST,
731         .pio_mask       = 0x1f, /* pio0-4 */
732         .mwdma_mask     = 0x07,
733         .udma_mask      = ATA_UDMA2,    /* UDMA 33 */
734         .port_ops       = &sis_old_ops,
735 };
736 static struct ata_port_info sis_info66 = {
737         .sht            = &sis_sht,
738         .flags          = ATA_FLAG_SLAVE_POSS | ATA_FLAG_SRST,
739         .pio_mask       = 0x1f, /* pio0-4 */
740         .udma_mask      = ATA_UDMA4,    /* UDMA 66 */
741         .port_ops       = &sis_66_ops,
742 };
743 static struct ata_port_info sis_info100 = {
744         .sht            = &sis_sht,
745         .flags          = ATA_FLAG_SLAVE_POSS | ATA_FLAG_SRST,
746         .pio_mask       = 0x1f, /* pio0-4 */
747         .udma_mask      = ATA_UDMA5,
748         .port_ops       = &sis_100_ops,
749 };
750 static struct ata_port_info sis_info100_early = {
751         .sht            = &sis_sht,
752         .flags          = ATA_FLAG_SLAVE_POSS | ATA_FLAG_SRST,
753         .udma_mask      = ATA_UDMA5,
754         .pio_mask       = 0x1f, /* pio0-4 */
755         .port_ops       = &sis_66_ops,
756 };
757 static struct ata_port_info sis_info133 = {
758         .sht            = &sis_sht,
759         .flags          = ATA_FLAG_SLAVE_POSS | ATA_FLAG_SRST,
760         .pio_mask       = 0x1f, /* pio0-4 */
761         .udma_mask      = ATA_UDMA6,
762         .port_ops       = &sis_133_ops,
763 };
764 static struct ata_port_info sis_info133_early = {
765         .sht            = &sis_sht,
766         .flags          = ATA_FLAG_SLAVE_POSS | ATA_FLAG_SRST,
767         .pio_mask       = 0x1f, /* pio0-4 */
768         .udma_mask      = ATA_UDMA6,
769         .port_ops       = &sis_133_early_ops,
770 };
771
772
773 static void sis_fixup(struct pci_dev *pdev, struct sis_chipset *sis)
774 {
775         u16 regw;
776         u8 reg;
777
778         if (sis->info == &sis_info133) {
779                 pci_read_config_word(pdev, 0x50, &regw);
780                 if (regw & 0x08)
781                         pci_write_config_word(pdev, 0x50, regw & ~0x08);
782                 pci_read_config_word(pdev, 0x52, &regw);
783                 if (regw & 0x08)
784                         pci_write_config_word(pdev, 0x52, regw & ~0x08);
785                 return;
786         }
787
788         if (sis->info == &sis_info133_early || sis->info == &sis_info100) {
789                 /* Fix up latency */
790                 pci_write_config_byte(pdev, PCI_LATENCY_TIMER, 0x80);
791                 /* Set compatibility bit */
792                 pci_read_config_byte(pdev, 0x49, &reg);
793                 if (!(reg & 0x01))
794                         pci_write_config_byte(pdev, 0x49, reg | 0x01);
795                 return;
796         }
797
798         if (sis->info == &sis_info66 || sis->info == &sis_info100_early) {
799                 /* Fix up latency */
800                 pci_write_config_byte(pdev, PCI_LATENCY_TIMER, 0x80);
801                 /* Set compatibility bit */
802                 pci_read_config_byte(pdev, 0x52, &reg);
803                 if (!(reg & 0x04))
804                         pci_write_config_byte(pdev, 0x52, reg | 0x04);
805                 return;
806         }
807
808         if (sis->info == &sis_info33) {
809                 pci_read_config_byte(pdev, PCI_CLASS_PROG, &reg);
810                 if (( reg & 0x0F ) != 0x00)
811                         pci_write_config_byte(pdev, PCI_CLASS_PROG, reg & 0xF0);
812                 /* Fall through to ATA16 fixup below */
813         }
814
815         if (sis->info == &sis_info || sis->info == &sis_info33) {
816                 /* force per drive recovery and active timings
817                    needed on ATA_33 and below chips */
818                 pci_read_config_byte(pdev, 0x52, &reg);
819                 if (!(reg & 0x08))
820                         pci_write_config_byte(pdev, 0x52, reg|0x08);
821                 return;
822         }
823
824         BUG();
825 }
826
827 /**
828  *      sis_init_one - Register SiS ATA PCI device with kernel services
829  *      @pdev: PCI device to register
830  *      @ent: Entry in sis_pci_tbl matching with @pdev
831  *
832  *      Called from kernel PCI layer.  We probe for combined mode (sigh),
833  *      and then hand over control to libata, for it to do the rest.
834  *
835  *      LOCKING:
836  *      Inherited from PCI layer (may sleep).
837  *
838  *      RETURNS:
839  *      Zero on success, or -ERRNO value.
840  */
841
842 static int sis_init_one (struct pci_dev *pdev, const struct pci_device_id *ent)
843 {
844         static int printed_version;
845         static struct ata_port_info *port_info[2];
846         struct ata_port_info *port;
847         struct pci_dev *host = NULL;
848         struct sis_chipset *chipset = NULL;
849
850         static struct sis_chipset sis_chipsets[] = {
851         
852                 { 0x0968, &sis_info133 },
853                 { 0x0966, &sis_info133 },
854                 { 0x0965, &sis_info133 },
855                 { 0x0745, &sis_info100 },
856                 { 0x0735, &sis_info100 },
857                 { 0x0733, &sis_info100 },
858                 { 0x0635, &sis_info100 },
859                 { 0x0633, &sis_info100 },
860
861                 { 0x0730, &sis_info100_early }, /* 100 with ATA 66 layout */
862                 { 0x0550, &sis_info100_early }, /* 100 with ATA 66 layout */
863
864                 { 0x0640, &sis_info66 },
865                 { 0x0630, &sis_info66 },
866                 { 0x0620, &sis_info66 },
867                 { 0x0540, &sis_info66 },
868                 { 0x0530, &sis_info66 },
869
870                 { 0x5600, &sis_info33 },
871                 { 0x5598, &sis_info33 },
872                 { 0x5597, &sis_info33 },
873                 { 0x5591, &sis_info33 },
874                 { 0x5582, &sis_info33 },
875                 { 0x5581, &sis_info33 },
876
877                 { 0x5596, &sis_info },
878                 { 0x5571, &sis_info },
879                 { 0x5517, &sis_info },
880                 { 0x5511, &sis_info },
881
882                 {0}
883         };
884         static struct sis_chipset sis133_early = {
885                 0x0, &sis_info133_early
886         };
887         static struct sis_chipset sis133 = {
888                 0x0, &sis_info133
889         };
890         static struct sis_chipset sis100_early = {
891                 0x0, &sis_info100_early
892         };
893         static struct sis_chipset sis100 = {
894                 0x0, &sis_info100
895         };
896
897         if (!printed_version++)
898                 dev_printk(KERN_DEBUG, &pdev->dev,
899                            "version " DRV_VERSION "\n");
900
901         /* We have to find the bridge first */
902
903         for (chipset = &sis_chipsets[0]; chipset->device; chipset++) {
904                 host = pci_get_device(PCI_VENDOR_ID_SI, chipset->device, NULL);
905                 if (host != NULL) {
906                         if (chipset->device == 0x630) { /* SIS630 */
907                                 u8 host_rev;
908                                 pci_read_config_byte(host, PCI_REVISION_ID, &host_rev);
909                                 if (host_rev >= 0x30)   /* 630 ET */
910                                         chipset = &sis100_early;
911                         }
912                         break;
913                 }
914         }
915
916         /* Look for concealed bridges */
917         if (host == NULL) {
918                 /* Second check */
919                 u32 idemisc;
920                 u16 trueid;
921
922                 /* Disable ID masking and register remapping then
923                    see what the real ID is */
924
925                 pci_read_config_dword(pdev, 0x54, &idemisc);
926                 pci_write_config_dword(pdev, 0x54, idemisc & 0x7fffffff);
927                 pci_read_config_word(pdev, PCI_DEVICE_ID, &trueid);
928                 pci_write_config_dword(pdev, 0x54, idemisc);
929
930                 switch(trueid) {
931                 case 0x5518:    /* SIS 962/963 */
932                         chipset = &sis133;
933                         if ((idemisc & 0x40000000) == 0) {
934                                 pci_write_config_dword(pdev, 0x54, idemisc | 0x40000000);
935                                 printk(KERN_INFO "SIS5513: Switching to 5513 register mapping\n");
936                         }
937                         break;
938                 case 0x0180:    /* SIS 965/965L */
939                         chipset =  &sis133;
940                         break;
941                 case 0x1180:    /* SIS 966/966L */
942                         chipset =  &sis133;
943                         break;
944                 }
945         }
946
947         /* Further check */
948         if (chipset == NULL) {
949                 struct pci_dev *lpc_bridge;
950                 u16 trueid;
951                 u8 prefctl;
952                 u8 idecfg;
953                 u8 sbrev;
954
955                 /* Try the second unmasking technique */
956                 pci_read_config_byte(pdev, 0x4a, &idecfg);
957                 pci_write_config_byte(pdev, 0x4a, idecfg | 0x10);
958                 pci_read_config_word(pdev, PCI_DEVICE_ID, &trueid);
959                 pci_write_config_byte(pdev, 0x4a, idecfg);
960
961                 switch(trueid) {
962                 case 0x5517:
963                         lpc_bridge = pci_get_slot(pdev->bus, 0x10); /* Bus 0 Dev 2 Fn 0 */
964                         if (lpc_bridge == NULL)
965                                 break;
966                         pci_read_config_byte(lpc_bridge, PCI_REVISION_ID, &sbrev);
967                         pci_read_config_byte(pdev, 0x49, &prefctl);
968                         pci_dev_put(lpc_bridge);
969
970                         if (sbrev == 0x10 && (prefctl & 0x80)) {
971                                 chipset = &sis133_early;
972                                 break;
973                         }
974                         chipset = &sis100;
975                         break;
976                 }
977         }
978         pci_dev_put(host);
979
980         /* No chipset info, no support */
981         if (chipset == NULL)
982                 return -ENODEV;
983
984         port = chipset->info;
985         port->private_data = chipset;
986
987         sis_fixup(pdev, chipset);
988
989         port_info[0] = port_info[1] = port;
990         return ata_pci_init_one(pdev, port_info, 2);
991 }
992
993 static const struct pci_device_id sis_pci_tbl[] = {
994         { PCI_VDEVICE(SI, 0x5513), },   /* SiS 5513 */
995         { PCI_VDEVICE(SI, 0x5518), },   /* SiS 5518 */
996
997         { }
998 };
999
1000 static struct pci_driver sis_pci_driver = {
1001         .name                   = DRV_NAME,
1002         .id_table               = sis_pci_tbl,
1003         .probe                  = sis_init_one,
1004         .remove                 = ata_pci_remove_one,
1005         .suspend                = ata_pci_device_suspend,
1006         .resume                 = ata_pci_device_resume,
1007 };
1008
1009 static int __init sis_init(void)
1010 {
1011         return pci_register_driver(&sis_pci_driver);
1012 }
1013
1014 static void __exit sis_exit(void)
1015 {
1016         pci_unregister_driver(&sis_pci_driver);
1017 }
1018
1019 module_init(sis_init);
1020 module_exit(sis_exit);
1021
1022 MODULE_AUTHOR("Alan Cox");
1023 MODULE_DESCRIPTION("SCSI low-level driver for SiS ATA");
1024 MODULE_LICENSE("GPL");
1025 MODULE_DEVICE_TABLE(pci, sis_pci_tbl);
1026 MODULE_VERSION(DRV_VERSION);
1027