]> err.no Git - linux-2.6/blob - drivers/ata/libata-core.c
libata-link: implement and use link/device iterators
[linux-2.6] / drivers / ata / libata-core.c
1 /*
2  *  libata-core.c - helper library for ATA
3  *
4  *  Maintained by:  Jeff Garzik <jgarzik@pobox.com>
5  *                  Please ALWAYS copy linux-ide@vger.kernel.org
6  *                  on emails.
7  *
8  *  Copyright 2003-2004 Red Hat, Inc.  All rights reserved.
9  *  Copyright 2003-2004 Jeff Garzik
10  *
11  *
12  *  This program is free software; you can redistribute it and/or modify
13  *  it under the terms of the GNU General Public License as published by
14  *  the Free Software Foundation; either version 2, or (at your option)
15  *  any later version.
16  *
17  *  This program is distributed in the hope that it will be useful,
18  *  but WITHOUT ANY WARRANTY; without even the implied warranty of
19  *  MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
20  *  GNU General Public License for more details.
21  *
22  *  You should have received a copy of the GNU General Public License
23  *  along with this program; see the file COPYING.  If not, write to
24  *  the Free Software Foundation, 675 Mass Ave, Cambridge, MA 02139, USA.
25  *
26  *
27  *  libata documentation is available via 'make {ps|pdf}docs',
28  *  as Documentation/DocBook/libata.*
29  *
30  *  Hardware documentation available from http://www.t13.org/ and
31  *  http://www.sata-io.org/
32  *
33  */
34
35 #include <linux/kernel.h>
36 #include <linux/module.h>
37 #include <linux/pci.h>
38 #include <linux/init.h>
39 #include <linux/list.h>
40 #include <linux/mm.h>
41 #include <linux/highmem.h>
42 #include <linux/spinlock.h>
43 #include <linux/blkdev.h>
44 #include <linux/delay.h>
45 #include <linux/timer.h>
46 #include <linux/interrupt.h>
47 #include <linux/completion.h>
48 #include <linux/suspend.h>
49 #include <linux/workqueue.h>
50 #include <linux/jiffies.h>
51 #include <linux/scatterlist.h>
52 #include <scsi/scsi.h>
53 #include <scsi/scsi_cmnd.h>
54 #include <scsi/scsi_host.h>
55 #include <linux/libata.h>
56 #include <asm/io.h>
57 #include <asm/semaphore.h>
58 #include <asm/byteorder.h>
59
60 #include "libata.h"
61
62 #define DRV_VERSION     "2.21"  /* must be exactly four chars */
63
64
65 /* debounce timing parameters in msecs { interval, duration, timeout } */
66 const unsigned long sata_deb_timing_normal[]            = {   5,  100, 2000 };
67 const unsigned long sata_deb_timing_hotplug[]           = {  25,  500, 2000 };
68 const unsigned long sata_deb_timing_long[]              = { 100, 2000, 5000 };
69
70 static unsigned int ata_dev_init_params(struct ata_device *dev,
71                                         u16 heads, u16 sectors);
72 static unsigned int ata_dev_set_xfermode(struct ata_device *dev);
73 static void ata_dev_xfermask(struct ata_device *dev);
74 static unsigned long ata_dev_blacklisted(const struct ata_device *dev);
75
76 unsigned int ata_print_id = 1;
77 static struct workqueue_struct *ata_wq;
78
79 struct workqueue_struct *ata_aux_wq;
80
81 int atapi_enabled = 1;
82 module_param(atapi_enabled, int, 0444);
83 MODULE_PARM_DESC(atapi_enabled, "Enable discovery of ATAPI devices (0=off, 1=on)");
84
85 int atapi_dmadir = 0;
86 module_param(atapi_dmadir, int, 0444);
87 MODULE_PARM_DESC(atapi_dmadir, "Enable ATAPI DMADIR bridge support (0=off, 1=on)");
88
89 int libata_fua = 0;
90 module_param_named(fua, libata_fua, int, 0444);
91 MODULE_PARM_DESC(fua, "FUA support (0=off, 1=on)");
92
93 static int ata_ignore_hpa = 0;
94 module_param_named(ignore_hpa, ata_ignore_hpa, int, 0644);
95 MODULE_PARM_DESC(ignore_hpa, "Ignore HPA limit (0=keep BIOS limits, 1=ignore limits, using full disk)");
96
97 static int ata_probe_timeout = ATA_TMOUT_INTERNAL / HZ;
98 module_param(ata_probe_timeout, int, 0444);
99 MODULE_PARM_DESC(ata_probe_timeout, "Set ATA probing timeout (seconds)");
100
101 int libata_noacpi = 1;
102 module_param_named(noacpi, libata_noacpi, int, 0444);
103 MODULE_PARM_DESC(noacpi, "Disables the use of ACPI in suspend/resume when set");
104
105 MODULE_AUTHOR("Jeff Garzik");
106 MODULE_DESCRIPTION("Library module for ATA devices");
107 MODULE_LICENSE("GPL");
108 MODULE_VERSION(DRV_VERSION);
109
110
111 /**
112  *      ata_tf_to_fis - Convert ATA taskfile to SATA FIS structure
113  *      @tf: Taskfile to convert
114  *      @pmp: Port multiplier port
115  *      @is_cmd: This FIS is for command
116  *      @fis: Buffer into which data will output
117  *
118  *      Converts a standard ATA taskfile to a Serial ATA
119  *      FIS structure (Register - Host to Device).
120  *
121  *      LOCKING:
122  *      Inherited from caller.
123  */
124 void ata_tf_to_fis(const struct ata_taskfile *tf, u8 pmp, int is_cmd, u8 *fis)
125 {
126         fis[0] = 0x27;                  /* Register - Host to Device FIS */
127         fis[1] = pmp & 0xf;             /* Port multiplier number*/
128         if (is_cmd)
129                 fis[1] |= (1 << 7);     /* bit 7 indicates Command FIS */
130
131         fis[2] = tf->command;
132         fis[3] = tf->feature;
133
134         fis[4] = tf->lbal;
135         fis[5] = tf->lbam;
136         fis[6] = tf->lbah;
137         fis[7] = tf->device;
138
139         fis[8] = tf->hob_lbal;
140         fis[9] = tf->hob_lbam;
141         fis[10] = tf->hob_lbah;
142         fis[11] = tf->hob_feature;
143
144         fis[12] = tf->nsect;
145         fis[13] = tf->hob_nsect;
146         fis[14] = 0;
147         fis[15] = tf->ctl;
148
149         fis[16] = 0;
150         fis[17] = 0;
151         fis[18] = 0;
152         fis[19] = 0;
153 }
154
155 /**
156  *      ata_tf_from_fis - Convert SATA FIS to ATA taskfile
157  *      @fis: Buffer from which data will be input
158  *      @tf: Taskfile to output
159  *
160  *      Converts a serial ATA FIS structure to a standard ATA taskfile.
161  *
162  *      LOCKING:
163  *      Inherited from caller.
164  */
165
166 void ata_tf_from_fis(const u8 *fis, struct ata_taskfile *tf)
167 {
168         tf->command     = fis[2];       /* status */
169         tf->feature     = fis[3];       /* error */
170
171         tf->lbal        = fis[4];
172         tf->lbam        = fis[5];
173         tf->lbah        = fis[6];
174         tf->device      = fis[7];
175
176         tf->hob_lbal    = fis[8];
177         tf->hob_lbam    = fis[9];
178         tf->hob_lbah    = fis[10];
179
180         tf->nsect       = fis[12];
181         tf->hob_nsect   = fis[13];
182 }
183
184 static const u8 ata_rw_cmds[] = {
185         /* pio multi */
186         ATA_CMD_READ_MULTI,
187         ATA_CMD_WRITE_MULTI,
188         ATA_CMD_READ_MULTI_EXT,
189         ATA_CMD_WRITE_MULTI_EXT,
190         0,
191         0,
192         0,
193         ATA_CMD_WRITE_MULTI_FUA_EXT,
194         /* pio */
195         ATA_CMD_PIO_READ,
196         ATA_CMD_PIO_WRITE,
197         ATA_CMD_PIO_READ_EXT,
198         ATA_CMD_PIO_WRITE_EXT,
199         0,
200         0,
201         0,
202         0,
203         /* dma */
204         ATA_CMD_READ,
205         ATA_CMD_WRITE,
206         ATA_CMD_READ_EXT,
207         ATA_CMD_WRITE_EXT,
208         0,
209         0,
210         0,
211         ATA_CMD_WRITE_FUA_EXT
212 };
213
214 /**
215  *      ata_rwcmd_protocol - set taskfile r/w commands and protocol
216  *      @tf: command to examine and configure
217  *      @dev: device tf belongs to
218  *
219  *      Examine the device configuration and tf->flags to calculate
220  *      the proper read/write commands and protocol to use.
221  *
222  *      LOCKING:
223  *      caller.
224  */
225 static int ata_rwcmd_protocol(struct ata_taskfile *tf, struct ata_device *dev)
226 {
227         u8 cmd;
228
229         int index, fua, lba48, write;
230
231         fua = (tf->flags & ATA_TFLAG_FUA) ? 4 : 0;
232         lba48 = (tf->flags & ATA_TFLAG_LBA48) ? 2 : 0;
233         write = (tf->flags & ATA_TFLAG_WRITE) ? 1 : 0;
234
235         if (dev->flags & ATA_DFLAG_PIO) {
236                 tf->protocol = ATA_PROT_PIO;
237                 index = dev->multi_count ? 0 : 8;
238         } else if (lba48 && (dev->link->ap->flags & ATA_FLAG_PIO_LBA48)) {
239                 /* Unable to use DMA due to host limitation */
240                 tf->protocol = ATA_PROT_PIO;
241                 index = dev->multi_count ? 0 : 8;
242         } else {
243                 tf->protocol = ATA_PROT_DMA;
244                 index = 16;
245         }
246
247         cmd = ata_rw_cmds[index + fua + lba48 + write];
248         if (cmd) {
249                 tf->command = cmd;
250                 return 0;
251         }
252         return -1;
253 }
254
255 /**
256  *      ata_tf_read_block - Read block address from ATA taskfile
257  *      @tf: ATA taskfile of interest
258  *      @dev: ATA device @tf belongs to
259  *
260  *      LOCKING:
261  *      None.
262  *
263  *      Read block address from @tf.  This function can handle all
264  *      three address formats - LBA, LBA48 and CHS.  tf->protocol and
265  *      flags select the address format to use.
266  *
267  *      RETURNS:
268  *      Block address read from @tf.
269  */
270 u64 ata_tf_read_block(struct ata_taskfile *tf, struct ata_device *dev)
271 {
272         u64 block = 0;
273
274         if (tf->flags & ATA_TFLAG_LBA) {
275                 if (tf->flags & ATA_TFLAG_LBA48) {
276                         block |= (u64)tf->hob_lbah << 40;
277                         block |= (u64)tf->hob_lbam << 32;
278                         block |= tf->hob_lbal << 24;
279                 } else
280                         block |= (tf->device & 0xf) << 24;
281
282                 block |= tf->lbah << 16;
283                 block |= tf->lbam << 8;
284                 block |= tf->lbal;
285         } else {
286                 u32 cyl, head, sect;
287
288                 cyl = tf->lbam | (tf->lbah << 8);
289                 head = tf->device & 0xf;
290                 sect = tf->lbal;
291
292                 block = (cyl * dev->heads + head) * dev->sectors + sect;
293         }
294
295         return block;
296 }
297
298 /**
299  *      ata_build_rw_tf - Build ATA taskfile for given read/write request
300  *      @tf: Target ATA taskfile
301  *      @dev: ATA device @tf belongs to
302  *      @block: Block address
303  *      @n_block: Number of blocks
304  *      @tf_flags: RW/FUA etc...
305  *      @tag: tag
306  *
307  *      LOCKING:
308  *      None.
309  *
310  *      Build ATA taskfile @tf for read/write request described by
311  *      @block, @n_block, @tf_flags and @tag on @dev.
312  *
313  *      RETURNS:
314  *
315  *      0 on success, -ERANGE if the request is too large for @dev,
316  *      -EINVAL if the request is invalid.
317  */
318 int ata_build_rw_tf(struct ata_taskfile *tf, struct ata_device *dev,
319                     u64 block, u32 n_block, unsigned int tf_flags,
320                     unsigned int tag)
321 {
322         tf->flags |= ATA_TFLAG_ISADDR | ATA_TFLAG_DEVICE;
323         tf->flags |= tf_flags;
324
325         if (ata_ncq_enabled(dev) && likely(tag != ATA_TAG_INTERNAL)) {
326                 /* yay, NCQ */
327                 if (!lba_48_ok(block, n_block))
328                         return -ERANGE;
329
330                 tf->protocol = ATA_PROT_NCQ;
331                 tf->flags |= ATA_TFLAG_LBA | ATA_TFLAG_LBA48;
332
333                 if (tf->flags & ATA_TFLAG_WRITE)
334                         tf->command = ATA_CMD_FPDMA_WRITE;
335                 else
336                         tf->command = ATA_CMD_FPDMA_READ;
337
338                 tf->nsect = tag << 3;
339                 tf->hob_feature = (n_block >> 8) & 0xff;
340                 tf->feature = n_block & 0xff;
341
342                 tf->hob_lbah = (block >> 40) & 0xff;
343                 tf->hob_lbam = (block >> 32) & 0xff;
344                 tf->hob_lbal = (block >> 24) & 0xff;
345                 tf->lbah = (block >> 16) & 0xff;
346                 tf->lbam = (block >> 8) & 0xff;
347                 tf->lbal = block & 0xff;
348
349                 tf->device = 1 << 6;
350                 if (tf->flags & ATA_TFLAG_FUA)
351                         tf->device |= 1 << 7;
352         } else if (dev->flags & ATA_DFLAG_LBA) {
353                 tf->flags |= ATA_TFLAG_LBA;
354
355                 if (lba_28_ok(block, n_block)) {
356                         /* use LBA28 */
357                         tf->device |= (block >> 24) & 0xf;
358                 } else if (lba_48_ok(block, n_block)) {
359                         if (!(dev->flags & ATA_DFLAG_LBA48))
360                                 return -ERANGE;
361
362                         /* use LBA48 */
363                         tf->flags |= ATA_TFLAG_LBA48;
364
365                         tf->hob_nsect = (n_block >> 8) & 0xff;
366
367                         tf->hob_lbah = (block >> 40) & 0xff;
368                         tf->hob_lbam = (block >> 32) & 0xff;
369                         tf->hob_lbal = (block >> 24) & 0xff;
370                 } else
371                         /* request too large even for LBA48 */
372                         return -ERANGE;
373
374                 if (unlikely(ata_rwcmd_protocol(tf, dev) < 0))
375                         return -EINVAL;
376
377                 tf->nsect = n_block & 0xff;
378
379                 tf->lbah = (block >> 16) & 0xff;
380                 tf->lbam = (block >> 8) & 0xff;
381                 tf->lbal = block & 0xff;
382
383                 tf->device |= ATA_LBA;
384         } else {
385                 /* CHS */
386                 u32 sect, head, cyl, track;
387
388                 /* The request -may- be too large for CHS addressing. */
389                 if (!lba_28_ok(block, n_block))
390                         return -ERANGE;
391
392                 if (unlikely(ata_rwcmd_protocol(tf, dev) < 0))
393                         return -EINVAL;
394
395                 /* Convert LBA to CHS */
396                 track = (u32)block / dev->sectors;
397                 cyl   = track / dev->heads;
398                 head  = track % dev->heads;
399                 sect  = (u32)block % dev->sectors + 1;
400
401                 DPRINTK("block %u track %u cyl %u head %u sect %u\n",
402                         (u32)block, track, cyl, head, sect);
403
404                 /* Check whether the converted CHS can fit.
405                    Cylinder: 0-65535
406                    Head: 0-15
407                    Sector: 1-255*/
408                 if ((cyl >> 16) || (head >> 4) || (sect >> 8) || (!sect))
409                         return -ERANGE;
410
411                 tf->nsect = n_block & 0xff; /* Sector count 0 means 256 sectors */
412                 tf->lbal = sect;
413                 tf->lbam = cyl;
414                 tf->lbah = cyl >> 8;
415                 tf->device |= head;
416         }
417
418         return 0;
419 }
420
421 /**
422  *      ata_pack_xfermask - Pack pio, mwdma and udma masks into xfer_mask
423  *      @pio_mask: pio_mask
424  *      @mwdma_mask: mwdma_mask
425  *      @udma_mask: udma_mask
426  *
427  *      Pack @pio_mask, @mwdma_mask and @udma_mask into a single
428  *      unsigned int xfer_mask.
429  *
430  *      LOCKING:
431  *      None.
432  *
433  *      RETURNS:
434  *      Packed xfer_mask.
435  */
436 static unsigned int ata_pack_xfermask(unsigned int pio_mask,
437                                       unsigned int mwdma_mask,
438                                       unsigned int udma_mask)
439 {
440         return ((pio_mask << ATA_SHIFT_PIO) & ATA_MASK_PIO) |
441                 ((mwdma_mask << ATA_SHIFT_MWDMA) & ATA_MASK_MWDMA) |
442                 ((udma_mask << ATA_SHIFT_UDMA) & ATA_MASK_UDMA);
443 }
444
445 /**
446  *      ata_unpack_xfermask - Unpack xfer_mask into pio, mwdma and udma masks
447  *      @xfer_mask: xfer_mask to unpack
448  *      @pio_mask: resulting pio_mask
449  *      @mwdma_mask: resulting mwdma_mask
450  *      @udma_mask: resulting udma_mask
451  *
452  *      Unpack @xfer_mask into @pio_mask, @mwdma_mask and @udma_mask.
453  *      Any NULL distination masks will be ignored.
454  */
455 static void ata_unpack_xfermask(unsigned int xfer_mask,
456                                 unsigned int *pio_mask,
457                                 unsigned int *mwdma_mask,
458                                 unsigned int *udma_mask)
459 {
460         if (pio_mask)
461                 *pio_mask = (xfer_mask & ATA_MASK_PIO) >> ATA_SHIFT_PIO;
462         if (mwdma_mask)
463                 *mwdma_mask = (xfer_mask & ATA_MASK_MWDMA) >> ATA_SHIFT_MWDMA;
464         if (udma_mask)
465                 *udma_mask = (xfer_mask & ATA_MASK_UDMA) >> ATA_SHIFT_UDMA;
466 }
467
468 static const struct ata_xfer_ent {
469         int shift, bits;
470         u8 base;
471 } ata_xfer_tbl[] = {
472         { ATA_SHIFT_PIO, ATA_BITS_PIO, XFER_PIO_0 },
473         { ATA_SHIFT_MWDMA, ATA_BITS_MWDMA, XFER_MW_DMA_0 },
474         { ATA_SHIFT_UDMA, ATA_BITS_UDMA, XFER_UDMA_0 },
475         { -1, },
476 };
477
478 /**
479  *      ata_xfer_mask2mode - Find matching XFER_* for the given xfer_mask
480  *      @xfer_mask: xfer_mask of interest
481  *
482  *      Return matching XFER_* value for @xfer_mask.  Only the highest
483  *      bit of @xfer_mask is considered.
484  *
485  *      LOCKING:
486  *      None.
487  *
488  *      RETURNS:
489  *      Matching XFER_* value, 0 if no match found.
490  */
491 static u8 ata_xfer_mask2mode(unsigned int xfer_mask)
492 {
493         int highbit = fls(xfer_mask) - 1;
494         const struct ata_xfer_ent *ent;
495
496         for (ent = ata_xfer_tbl; ent->shift >= 0; ent++)
497                 if (highbit >= ent->shift && highbit < ent->shift + ent->bits)
498                         return ent->base + highbit - ent->shift;
499         return 0;
500 }
501
502 /**
503  *      ata_xfer_mode2mask - Find matching xfer_mask for XFER_*
504  *      @xfer_mode: XFER_* of interest
505  *
506  *      Return matching xfer_mask for @xfer_mode.
507  *
508  *      LOCKING:
509  *      None.
510  *
511  *      RETURNS:
512  *      Matching xfer_mask, 0 if no match found.
513  */
514 static unsigned int ata_xfer_mode2mask(u8 xfer_mode)
515 {
516         const struct ata_xfer_ent *ent;
517
518         for (ent = ata_xfer_tbl; ent->shift >= 0; ent++)
519                 if (xfer_mode >= ent->base && xfer_mode < ent->base + ent->bits)
520                         return 1 << (ent->shift + xfer_mode - ent->base);
521         return 0;
522 }
523
524 /**
525  *      ata_xfer_mode2shift - Find matching xfer_shift for XFER_*
526  *      @xfer_mode: XFER_* of interest
527  *
528  *      Return matching xfer_shift for @xfer_mode.
529  *
530  *      LOCKING:
531  *      None.
532  *
533  *      RETURNS:
534  *      Matching xfer_shift, -1 if no match found.
535  */
536 static int ata_xfer_mode2shift(unsigned int xfer_mode)
537 {
538         const struct ata_xfer_ent *ent;
539
540         for (ent = ata_xfer_tbl; ent->shift >= 0; ent++)
541                 if (xfer_mode >= ent->base && xfer_mode < ent->base + ent->bits)
542                         return ent->shift;
543         return -1;
544 }
545
546 /**
547  *      ata_mode_string - convert xfer_mask to string
548  *      @xfer_mask: mask of bits supported; only highest bit counts.
549  *
550  *      Determine string which represents the highest speed
551  *      (highest bit in @modemask).
552  *
553  *      LOCKING:
554  *      None.
555  *
556  *      RETURNS:
557  *      Constant C string representing highest speed listed in
558  *      @mode_mask, or the constant C string "<n/a>".
559  */
560 static const char *ata_mode_string(unsigned int xfer_mask)
561 {
562         static const char * const xfer_mode_str[] = {
563                 "PIO0",
564                 "PIO1",
565                 "PIO2",
566                 "PIO3",
567                 "PIO4",
568                 "PIO5",
569                 "PIO6",
570                 "MWDMA0",
571                 "MWDMA1",
572                 "MWDMA2",
573                 "MWDMA3",
574                 "MWDMA4",
575                 "UDMA/16",
576                 "UDMA/25",
577                 "UDMA/33",
578                 "UDMA/44",
579                 "UDMA/66",
580                 "UDMA/100",
581                 "UDMA/133",
582                 "UDMA7",
583         };
584         int highbit;
585
586         highbit = fls(xfer_mask) - 1;
587         if (highbit >= 0 && highbit < ARRAY_SIZE(xfer_mode_str))
588                 return xfer_mode_str[highbit];
589         return "<n/a>";
590 }
591
592 static const char *sata_spd_string(unsigned int spd)
593 {
594         static const char * const spd_str[] = {
595                 "1.5 Gbps",
596                 "3.0 Gbps",
597         };
598
599         if (spd == 0 || (spd - 1) >= ARRAY_SIZE(spd_str))
600                 return "<unknown>";
601         return spd_str[spd - 1];
602 }
603
604 void ata_dev_disable(struct ata_device *dev)
605 {
606         if (ata_dev_enabled(dev)) {
607                 if (ata_msg_drv(dev->link->ap))
608                         ata_dev_printk(dev, KERN_WARNING, "disabled\n");
609                 ata_down_xfermask_limit(dev, ATA_DNXFER_FORCE_PIO0 |
610                                              ATA_DNXFER_QUIET);
611                 dev->class++;
612         }
613 }
614
615 /**
616  *      ata_devchk - PATA device presence detection
617  *      @ap: ATA channel to examine
618  *      @device: Device to examine (starting at zero)
619  *
620  *      This technique was originally described in
621  *      Hale Landis's ATADRVR (www.ata-atapi.com), and
622  *      later found its way into the ATA/ATAPI spec.
623  *
624  *      Write a pattern to the ATA shadow registers,
625  *      and if a device is present, it will respond by
626  *      correctly storing and echoing back the
627  *      ATA shadow register contents.
628  *
629  *      LOCKING:
630  *      caller.
631  */
632
633 static unsigned int ata_devchk(struct ata_port *ap, unsigned int device)
634 {
635         struct ata_ioports *ioaddr = &ap->ioaddr;
636         u8 nsect, lbal;
637
638         ap->ops->dev_select(ap, device);
639
640         iowrite8(0x55, ioaddr->nsect_addr);
641         iowrite8(0xaa, ioaddr->lbal_addr);
642
643         iowrite8(0xaa, ioaddr->nsect_addr);
644         iowrite8(0x55, ioaddr->lbal_addr);
645
646         iowrite8(0x55, ioaddr->nsect_addr);
647         iowrite8(0xaa, ioaddr->lbal_addr);
648
649         nsect = ioread8(ioaddr->nsect_addr);
650         lbal = ioread8(ioaddr->lbal_addr);
651
652         if ((nsect == 0x55) && (lbal == 0xaa))
653                 return 1;       /* we found a device */
654
655         return 0;               /* nothing found */
656 }
657
658 /**
659  *      ata_dev_classify - determine device type based on ATA-spec signature
660  *      @tf: ATA taskfile register set for device to be identified
661  *
662  *      Determine from taskfile register contents whether a device is
663  *      ATA or ATAPI, as per "Signature and persistence" section
664  *      of ATA/PI spec (volume 1, sect 5.14).
665  *
666  *      LOCKING:
667  *      None.
668  *
669  *      RETURNS:
670  *      Device type, %ATA_DEV_ATA, %ATA_DEV_ATAPI, or %ATA_DEV_UNKNOWN
671  *      the event of failure.
672  */
673
674 unsigned int ata_dev_classify(const struct ata_taskfile *tf)
675 {
676         /* Apple's open source Darwin code hints that some devices only
677          * put a proper signature into the LBA mid/high registers,
678          * So, we only check those.  It's sufficient for uniqueness.
679          */
680
681         if (((tf->lbam == 0) && (tf->lbah == 0)) ||
682             ((tf->lbam == 0x3c) && (tf->lbah == 0xc3))) {
683                 DPRINTK("found ATA device by sig\n");
684                 return ATA_DEV_ATA;
685         }
686
687         if (((tf->lbam == 0x14) && (tf->lbah == 0xeb)) ||
688             ((tf->lbam == 0x69) && (tf->lbah == 0x96))) {
689                 DPRINTK("found ATAPI device by sig\n");
690                 return ATA_DEV_ATAPI;
691         }
692
693         DPRINTK("unknown device\n");
694         return ATA_DEV_UNKNOWN;
695 }
696
697 /**
698  *      ata_dev_try_classify - Parse returned ATA device signature
699  *      @ap: ATA channel to examine
700  *      @device: Device to examine (starting at zero)
701  *      @r_err: Value of error register on completion
702  *
703  *      After an event -- SRST, E.D.D., or SATA COMRESET -- occurs,
704  *      an ATA/ATAPI-defined set of values is placed in the ATA
705  *      shadow registers, indicating the results of device detection
706  *      and diagnostics.
707  *
708  *      Select the ATA device, and read the values from the ATA shadow
709  *      registers.  Then parse according to the Error register value,
710  *      and the spec-defined values examined by ata_dev_classify().
711  *
712  *      LOCKING:
713  *      caller.
714  *
715  *      RETURNS:
716  *      Device type - %ATA_DEV_ATA, %ATA_DEV_ATAPI or %ATA_DEV_NONE.
717  */
718
719 unsigned int
720 ata_dev_try_classify(struct ata_port *ap, unsigned int device, u8 *r_err)
721 {
722         struct ata_taskfile tf;
723         unsigned int class;
724         u8 err;
725
726         ap->ops->dev_select(ap, device);
727
728         memset(&tf, 0, sizeof(tf));
729
730         ap->ops->tf_read(ap, &tf);
731         err = tf.feature;
732         if (r_err)
733                 *r_err = err;
734
735         /* see if device passed diags: if master then continue and warn later */
736         if (err == 0 && device == 0)
737                 /* diagnostic fail : do nothing _YET_ */
738                 ap->link.device[device].horkage |= ATA_HORKAGE_DIAGNOSTIC;
739         else if (err == 1)
740                 /* do nothing */ ;
741         else if ((device == 0) && (err == 0x81))
742                 /* do nothing */ ;
743         else
744                 return ATA_DEV_NONE;
745
746         /* determine if device is ATA or ATAPI */
747         class = ata_dev_classify(&tf);
748
749         if (class == ATA_DEV_UNKNOWN)
750                 return ATA_DEV_NONE;
751         if ((class == ATA_DEV_ATA) && (ata_chk_status(ap) == 0))
752                 return ATA_DEV_NONE;
753         return class;
754 }
755
756 /**
757  *      ata_id_string - Convert IDENTIFY DEVICE page into string
758  *      @id: IDENTIFY DEVICE results we will examine
759  *      @s: string into which data is output
760  *      @ofs: offset into identify device page
761  *      @len: length of string to return. must be an even number.
762  *
763  *      The strings in the IDENTIFY DEVICE page are broken up into
764  *      16-bit chunks.  Run through the string, and output each
765  *      8-bit chunk linearly, regardless of platform.
766  *
767  *      LOCKING:
768  *      caller.
769  */
770
771 void ata_id_string(const u16 *id, unsigned char *s,
772                    unsigned int ofs, unsigned int len)
773 {
774         unsigned int c;
775
776         while (len > 0) {
777                 c = id[ofs] >> 8;
778                 *s = c;
779                 s++;
780
781                 c = id[ofs] & 0xff;
782                 *s = c;
783                 s++;
784
785                 ofs++;
786                 len -= 2;
787         }
788 }
789
790 /**
791  *      ata_id_c_string - Convert IDENTIFY DEVICE page into C string
792  *      @id: IDENTIFY DEVICE results we will examine
793  *      @s: string into which data is output
794  *      @ofs: offset into identify device page
795  *      @len: length of string to return. must be an odd number.
796  *
797  *      This function is identical to ata_id_string except that it
798  *      trims trailing spaces and terminates the resulting string with
799  *      null.  @len must be actual maximum length (even number) + 1.
800  *
801  *      LOCKING:
802  *      caller.
803  */
804 void ata_id_c_string(const u16 *id, unsigned char *s,
805                      unsigned int ofs, unsigned int len)
806 {
807         unsigned char *p;
808
809         WARN_ON(!(len & 1));
810
811         ata_id_string(id, s, ofs, len - 1);
812
813         p = s + strnlen(s, len - 1);
814         while (p > s && p[-1] == ' ')
815                 p--;
816         *p = '\0';
817 }
818
819 static u64 ata_tf_to_lba48(struct ata_taskfile *tf)
820 {
821         u64 sectors = 0;
822
823         sectors |= ((u64)(tf->hob_lbah & 0xff)) << 40;
824         sectors |= ((u64)(tf->hob_lbam & 0xff)) << 32;
825         sectors |= (tf->hob_lbal & 0xff) << 24;
826         sectors |= (tf->lbah & 0xff) << 16;
827         sectors |= (tf->lbam & 0xff) << 8;
828         sectors |= (tf->lbal & 0xff);
829
830         return ++sectors;
831 }
832
833 static u64 ata_tf_to_lba(struct ata_taskfile *tf)
834 {
835         u64 sectors = 0;
836
837         sectors |= (tf->device & 0x0f) << 24;
838         sectors |= (tf->lbah & 0xff) << 16;
839         sectors |= (tf->lbam & 0xff) << 8;
840         sectors |= (tf->lbal & 0xff);
841
842         return ++sectors;
843 }
844
845 /**
846  *      ata_read_native_max_address_ext -       LBA48 native max query
847  *      @dev: Device to query
848  *
849  *      Perform an LBA48 size query upon the device in question. Return the
850  *      actual LBA48 size or zero if the command fails.
851  */
852
853 static u64 ata_read_native_max_address_ext(struct ata_device *dev)
854 {
855         unsigned int err;
856         struct ata_taskfile tf;
857
858         ata_tf_init(dev, &tf);
859
860         tf.command = ATA_CMD_READ_NATIVE_MAX_EXT;
861         tf.flags |= ATA_TFLAG_DEVICE | ATA_TFLAG_LBA48 | ATA_TFLAG_ISADDR;
862         tf.protocol |= ATA_PROT_NODATA;
863         tf.device |= 0x40;
864
865         err = ata_exec_internal(dev, &tf, NULL, DMA_NONE, NULL, 0);
866         if (err)
867                 return 0;
868
869         return ata_tf_to_lba48(&tf);
870 }
871
872 /**
873  *      ata_read_native_max_address     -       LBA28 native max query
874  *      @dev: Device to query
875  *
876  *      Performa an LBA28 size query upon the device in question. Return the
877  *      actual LBA28 size or zero if the command fails.
878  */
879
880 static u64 ata_read_native_max_address(struct ata_device *dev)
881 {
882         unsigned int err;
883         struct ata_taskfile tf;
884
885         ata_tf_init(dev, &tf);
886
887         tf.command = ATA_CMD_READ_NATIVE_MAX;
888         tf.flags |= ATA_TFLAG_DEVICE | ATA_TFLAG_ISADDR;
889         tf.protocol |= ATA_PROT_NODATA;
890         tf.device |= 0x40;
891
892         err = ata_exec_internal(dev, &tf, NULL, DMA_NONE, NULL, 0);
893         if (err)
894                 return 0;
895
896         return ata_tf_to_lba(&tf);
897 }
898
899 /**
900  *      ata_set_native_max_address_ext  -       LBA48 native max set
901  *      @dev: Device to query
902  *      @new_sectors: new max sectors value to set for the device
903  *
904  *      Perform an LBA48 size set max upon the device in question. Return the
905  *      actual LBA48 size or zero if the command fails.
906  */
907
908 static u64 ata_set_native_max_address_ext(struct ata_device *dev, u64 new_sectors)
909 {
910         unsigned int err;
911         struct ata_taskfile tf;
912
913         new_sectors--;
914
915         ata_tf_init(dev, &tf);
916
917         tf.command = ATA_CMD_SET_MAX_EXT;
918         tf.flags |= ATA_TFLAG_DEVICE | ATA_TFLAG_LBA48 | ATA_TFLAG_ISADDR;
919         tf.protocol |= ATA_PROT_NODATA;
920         tf.device |= 0x40;
921
922         tf.lbal = (new_sectors >> 0) & 0xff;
923         tf.lbam = (new_sectors >> 8) & 0xff;
924         tf.lbah = (new_sectors >> 16) & 0xff;
925
926         tf.hob_lbal = (new_sectors >> 24) & 0xff;
927         tf.hob_lbam = (new_sectors >> 32) & 0xff;
928         tf.hob_lbah = (new_sectors >> 40) & 0xff;
929
930         err = ata_exec_internal(dev, &tf, NULL, DMA_NONE, NULL, 0);
931         if (err)
932                 return 0;
933
934         return ata_tf_to_lba48(&tf);
935 }
936
937 /**
938  *      ata_set_native_max_address      -       LBA28 native max set
939  *      @dev: Device to query
940  *      @new_sectors: new max sectors value to set for the device
941  *
942  *      Perform an LBA28 size set max upon the device in question. Return the
943  *      actual LBA28 size or zero if the command fails.
944  */
945
946 static u64 ata_set_native_max_address(struct ata_device *dev, u64 new_sectors)
947 {
948         unsigned int err;
949         struct ata_taskfile tf;
950
951         new_sectors--;
952
953         ata_tf_init(dev, &tf);
954
955         tf.command = ATA_CMD_SET_MAX;
956         tf.flags |= ATA_TFLAG_DEVICE | ATA_TFLAG_ISADDR;
957         tf.protocol |= ATA_PROT_NODATA;
958
959         tf.lbal = (new_sectors >> 0) & 0xff;
960         tf.lbam = (new_sectors >> 8) & 0xff;
961         tf.lbah = (new_sectors >> 16) & 0xff;
962         tf.device |= ((new_sectors >> 24) & 0x0f) | 0x40;
963
964         err = ata_exec_internal(dev, &tf, NULL, DMA_NONE, NULL, 0);
965         if (err)
966                 return 0;
967
968         return ata_tf_to_lba(&tf);
969 }
970
971 /**
972  *      ata_hpa_resize          -       Resize a device with an HPA set
973  *      @dev: Device to resize
974  *
975  *      Read the size of an LBA28 or LBA48 disk with HPA features and resize
976  *      it if required to the full size of the media. The caller must check
977  *      the drive has the HPA feature set enabled.
978  */
979
980 static u64 ata_hpa_resize(struct ata_device *dev)
981 {
982         u64 sectors = dev->n_sectors;
983         u64 hpa_sectors;
984
985         if (ata_id_has_lba48(dev->id))
986                 hpa_sectors = ata_read_native_max_address_ext(dev);
987         else
988                 hpa_sectors = ata_read_native_max_address(dev);
989
990         if (hpa_sectors > sectors) {
991                 ata_dev_printk(dev, KERN_INFO,
992                         "Host Protected Area detected:\n"
993                         "\tcurrent size: %lld sectors\n"
994                         "\tnative size: %lld sectors\n",
995                         (long long)sectors, (long long)hpa_sectors);
996
997                 if (ata_ignore_hpa) {
998                         if (ata_id_has_lba48(dev->id))
999                                 hpa_sectors = ata_set_native_max_address_ext(dev, hpa_sectors);
1000                         else
1001                                 hpa_sectors = ata_set_native_max_address(dev,
1002                                                                 hpa_sectors);
1003
1004                         if (hpa_sectors) {
1005                                 ata_dev_printk(dev, KERN_INFO, "native size "
1006                                         "increased to %lld sectors\n",
1007                                         (long long)hpa_sectors);
1008                                 return hpa_sectors;
1009                         }
1010                 }
1011         } else if (hpa_sectors < sectors)
1012                 ata_dev_printk(dev, KERN_WARNING, "%s 1: hpa sectors (%lld) "
1013                                "is smaller than sectors (%lld)\n", __FUNCTION__,
1014                                (long long)hpa_sectors, (long long)sectors);
1015
1016         return sectors;
1017 }
1018
1019 static u64 ata_id_n_sectors(const u16 *id)
1020 {
1021         if (ata_id_has_lba(id)) {
1022                 if (ata_id_has_lba48(id))
1023                         return ata_id_u64(id, 100);
1024                 else
1025                         return ata_id_u32(id, 60);
1026         } else {
1027                 if (ata_id_current_chs_valid(id))
1028                         return ata_id_u32(id, 57);
1029                 else
1030                         return id[1] * id[3] * id[6];
1031         }
1032 }
1033
1034 /**
1035  *      ata_id_to_dma_mode      -       Identify DMA mode from id block
1036  *      @dev: device to identify
1037  *      @unknown: mode to assume if we cannot tell
1038  *
1039  *      Set up the timing values for the device based upon the identify
1040  *      reported values for the DMA mode. This function is used by drivers
1041  *      which rely upon firmware configured modes, but wish to report the
1042  *      mode correctly when possible.
1043  *
1044  *      In addition we emit similarly formatted messages to the default
1045  *      ata_dev_set_mode handler, in order to provide consistency of
1046  *      presentation.
1047  */
1048
1049 void ata_id_to_dma_mode(struct ata_device *dev, u8 unknown)
1050 {
1051         unsigned int mask;
1052         u8 mode;
1053
1054         /* Pack the DMA modes */
1055         mask = ((dev->id[63] >> 8) << ATA_SHIFT_MWDMA) & ATA_MASK_MWDMA;
1056         if (dev->id[53] & 0x04)
1057                 mask |= ((dev->id[88] >> 8) << ATA_SHIFT_UDMA) & ATA_MASK_UDMA;
1058
1059         /* Select the mode in use */
1060         mode = ata_xfer_mask2mode(mask);
1061
1062         if (mode != 0) {
1063                 ata_dev_printk(dev, KERN_INFO, "configured for %s\n",
1064                        ata_mode_string(mask));
1065         } else {
1066                 /* SWDMA perhaps ? */
1067                 mode = unknown;
1068                 ata_dev_printk(dev, KERN_INFO, "configured for DMA\n");
1069         }
1070
1071         /* Configure the device reporting */
1072         dev->xfer_mode = mode;
1073         dev->xfer_shift = ata_xfer_mode2shift(mode);
1074 }
1075
1076 /**
1077  *      ata_noop_dev_select - Select device 0/1 on ATA bus
1078  *      @ap: ATA channel to manipulate
1079  *      @device: ATA device (numbered from zero) to select
1080  *
1081  *      This function performs no actual function.
1082  *
1083  *      May be used as the dev_select() entry in ata_port_operations.
1084  *
1085  *      LOCKING:
1086  *      caller.
1087  */
1088 void ata_noop_dev_select (struct ata_port *ap, unsigned int device)
1089 {
1090 }
1091
1092
1093 /**
1094  *      ata_std_dev_select - Select device 0/1 on ATA bus
1095  *      @ap: ATA channel to manipulate
1096  *      @device: ATA device (numbered from zero) to select
1097  *
1098  *      Use the method defined in the ATA specification to
1099  *      make either device 0, or device 1, active on the
1100  *      ATA channel.  Works with both PIO and MMIO.
1101  *
1102  *      May be used as the dev_select() entry in ata_port_operations.
1103  *
1104  *      LOCKING:
1105  *      caller.
1106  */
1107
1108 void ata_std_dev_select (struct ata_port *ap, unsigned int device)
1109 {
1110         u8 tmp;
1111
1112         if (device == 0)
1113                 tmp = ATA_DEVICE_OBS;
1114         else
1115                 tmp = ATA_DEVICE_OBS | ATA_DEV1;
1116
1117         iowrite8(tmp, ap->ioaddr.device_addr);
1118         ata_pause(ap);          /* needed; also flushes, for mmio */
1119 }
1120
1121 /**
1122  *      ata_dev_select - Select device 0/1 on ATA bus
1123  *      @ap: ATA channel to manipulate
1124  *      @device: ATA device (numbered from zero) to select
1125  *      @wait: non-zero to wait for Status register BSY bit to clear
1126  *      @can_sleep: non-zero if context allows sleeping
1127  *
1128  *      Use the method defined in the ATA specification to
1129  *      make either device 0, or device 1, active on the
1130  *      ATA channel.
1131  *
1132  *      This is a high-level version of ata_std_dev_select(),
1133  *      which additionally provides the services of inserting
1134  *      the proper pauses and status polling, where needed.
1135  *
1136  *      LOCKING:
1137  *      caller.
1138  */
1139
1140 void ata_dev_select(struct ata_port *ap, unsigned int device,
1141                            unsigned int wait, unsigned int can_sleep)
1142 {
1143         if (ata_msg_probe(ap))
1144                 ata_port_printk(ap, KERN_INFO, "ata_dev_select: ENTER, "
1145                                 "device %u, wait %u\n", device, wait);
1146
1147         if (wait)
1148                 ata_wait_idle(ap);
1149
1150         ap->ops->dev_select(ap, device);
1151
1152         if (wait) {
1153                 if (can_sleep && ap->link.device[device].class == ATA_DEV_ATAPI)
1154                         msleep(150);
1155                 ata_wait_idle(ap);
1156         }
1157 }
1158
1159 /**
1160  *      ata_dump_id - IDENTIFY DEVICE info debugging output
1161  *      @id: IDENTIFY DEVICE page to dump
1162  *
1163  *      Dump selected 16-bit words from the given IDENTIFY DEVICE
1164  *      page.
1165  *
1166  *      LOCKING:
1167  *      caller.
1168  */
1169
1170 static inline void ata_dump_id(const u16 *id)
1171 {
1172         DPRINTK("49==0x%04x  "
1173                 "53==0x%04x  "
1174                 "63==0x%04x  "
1175                 "64==0x%04x  "
1176                 "75==0x%04x  \n",
1177                 id[49],
1178                 id[53],
1179                 id[63],
1180                 id[64],
1181                 id[75]);
1182         DPRINTK("80==0x%04x  "
1183                 "81==0x%04x  "
1184                 "82==0x%04x  "
1185                 "83==0x%04x  "
1186                 "84==0x%04x  \n",
1187                 id[80],
1188                 id[81],
1189                 id[82],
1190                 id[83],
1191                 id[84]);
1192         DPRINTK("88==0x%04x  "
1193                 "93==0x%04x\n",
1194                 id[88],
1195                 id[93]);
1196 }
1197
1198 /**
1199  *      ata_id_xfermask - Compute xfermask from the given IDENTIFY data
1200  *      @id: IDENTIFY data to compute xfer mask from
1201  *
1202  *      Compute the xfermask for this device. This is not as trivial
1203  *      as it seems if we must consider early devices correctly.
1204  *
1205  *      FIXME: pre IDE drive timing (do we care ?).
1206  *
1207  *      LOCKING:
1208  *      None.
1209  *
1210  *      RETURNS:
1211  *      Computed xfermask
1212  */
1213 static unsigned int ata_id_xfermask(const u16 *id)
1214 {
1215         unsigned int pio_mask, mwdma_mask, udma_mask;
1216
1217         /* Usual case. Word 53 indicates word 64 is valid */
1218         if (id[ATA_ID_FIELD_VALID] & (1 << 1)) {
1219                 pio_mask = id[ATA_ID_PIO_MODES] & 0x03;
1220                 pio_mask <<= 3;
1221                 pio_mask |= 0x7;
1222         } else {
1223                 /* If word 64 isn't valid then Word 51 high byte holds
1224                  * the PIO timing number for the maximum. Turn it into
1225                  * a mask.
1226                  */
1227                 u8 mode = (id[ATA_ID_OLD_PIO_MODES] >> 8) & 0xFF;
1228                 if (mode < 5)   /* Valid PIO range */
1229                         pio_mask = (2 << mode) - 1;
1230                 else
1231                         pio_mask = 1;
1232
1233                 /* But wait.. there's more. Design your standards by
1234                  * committee and you too can get a free iordy field to
1235                  * process. However its the speeds not the modes that
1236                  * are supported... Note drivers using the timing API
1237                  * will get this right anyway
1238                  */
1239         }
1240
1241         mwdma_mask = id[ATA_ID_MWDMA_MODES] & 0x07;
1242
1243         if (ata_id_is_cfa(id)) {
1244                 /*
1245                  *      Process compact flash extended modes
1246                  */
1247                 int pio = id[163] & 0x7;
1248                 int dma = (id[163] >> 3) & 7;
1249
1250                 if (pio)
1251                         pio_mask |= (1 << 5);
1252                 if (pio > 1)
1253                         pio_mask |= (1 << 6);
1254                 if (dma)
1255                         mwdma_mask |= (1 << 3);
1256                 if (dma > 1)
1257                         mwdma_mask |= (1 << 4);
1258         }
1259
1260         udma_mask = 0;
1261         if (id[ATA_ID_FIELD_VALID] & (1 << 2))
1262                 udma_mask = id[ATA_ID_UDMA_MODES] & 0xff;
1263
1264         return ata_pack_xfermask(pio_mask, mwdma_mask, udma_mask);
1265 }
1266
1267 /**
1268  *      ata_port_queue_task - Queue port_task
1269  *      @ap: The ata_port to queue port_task for
1270  *      @fn: workqueue function to be scheduled
1271  *      @data: data for @fn to use
1272  *      @delay: delay time for workqueue function
1273  *
1274  *      Schedule @fn(@data) for execution after @delay jiffies using
1275  *      port_task.  There is one port_task per port and it's the
1276  *      user(low level driver)'s responsibility to make sure that only
1277  *      one task is active at any given time.
1278  *
1279  *      libata core layer takes care of synchronization between
1280  *      port_task and EH.  ata_port_queue_task() may be ignored for EH
1281  *      synchronization.
1282  *
1283  *      LOCKING:
1284  *      Inherited from caller.
1285  */
1286 void ata_port_queue_task(struct ata_port *ap, work_func_t fn, void *data,
1287                          unsigned long delay)
1288 {
1289         PREPARE_DELAYED_WORK(&ap->port_task, fn);
1290         ap->port_task_data = data;
1291
1292         /* may fail if ata_port_flush_task() in progress */
1293         queue_delayed_work(ata_wq, &ap->port_task, delay);
1294 }
1295
1296 /**
1297  *      ata_port_flush_task - Flush port_task
1298  *      @ap: The ata_port to flush port_task for
1299  *
1300  *      After this function completes, port_task is guranteed not to
1301  *      be running or scheduled.
1302  *
1303  *      LOCKING:
1304  *      Kernel thread context (may sleep)
1305  */
1306 void ata_port_flush_task(struct ata_port *ap)
1307 {
1308         DPRINTK("ENTER\n");
1309
1310         cancel_rearming_delayed_work(&ap->port_task);
1311
1312         if (ata_msg_ctl(ap))
1313                 ata_port_printk(ap, KERN_DEBUG, "%s: EXIT\n", __FUNCTION__);
1314 }
1315
1316 static void ata_qc_complete_internal(struct ata_queued_cmd *qc)
1317 {
1318         struct completion *waiting = qc->private_data;
1319
1320         complete(waiting);
1321 }
1322
1323 /**
1324  *      ata_exec_internal_sg - execute libata internal command
1325  *      @dev: Device to which the command is sent
1326  *      @tf: Taskfile registers for the command and the result
1327  *      @cdb: CDB for packet command
1328  *      @dma_dir: Data tranfer direction of the command
1329  *      @sg: sg list for the data buffer of the command
1330  *      @n_elem: Number of sg entries
1331  *
1332  *      Executes libata internal command with timeout.  @tf contains
1333  *      command on entry and result on return.  Timeout and error
1334  *      conditions are reported via return value.  No recovery action
1335  *      is taken after a command times out.  It's caller's duty to
1336  *      clean up after timeout.
1337  *
1338  *      LOCKING:
1339  *      None.  Should be called with kernel context, might sleep.
1340  *
1341  *      RETURNS:
1342  *      Zero on success, AC_ERR_* mask on failure
1343  */
1344 unsigned ata_exec_internal_sg(struct ata_device *dev,
1345                               struct ata_taskfile *tf, const u8 *cdb,
1346                               int dma_dir, struct scatterlist *sg,
1347                               unsigned int n_elem)
1348 {
1349         struct ata_link *link = dev->link;
1350         struct ata_port *ap = link->ap;
1351         u8 command = tf->command;
1352         struct ata_queued_cmd *qc;
1353         unsigned int tag, preempted_tag;
1354         u32 preempted_sactive, preempted_qc_active;
1355         DECLARE_COMPLETION_ONSTACK(wait);
1356         unsigned long flags;
1357         unsigned int err_mask;
1358         int rc;
1359
1360         spin_lock_irqsave(ap->lock, flags);
1361
1362         /* no internal command while frozen */
1363         if (ap->pflags & ATA_PFLAG_FROZEN) {
1364                 spin_unlock_irqrestore(ap->lock, flags);
1365                 return AC_ERR_SYSTEM;
1366         }
1367
1368         /* initialize internal qc */
1369
1370         /* XXX: Tag 0 is used for drivers with legacy EH as some
1371          * drivers choke if any other tag is given.  This breaks
1372          * ata_tag_internal() test for those drivers.  Don't use new
1373          * EH stuff without converting to it.
1374          */
1375         if (ap->ops->error_handler)
1376                 tag = ATA_TAG_INTERNAL;
1377         else
1378                 tag = 0;
1379
1380         if (test_and_set_bit(tag, &ap->qc_allocated))
1381                 BUG();
1382         qc = __ata_qc_from_tag(ap, tag);
1383
1384         qc->tag = tag;
1385         qc->scsicmd = NULL;
1386         qc->ap = ap;
1387         qc->dev = dev;
1388         ata_qc_reinit(qc);
1389
1390         preempted_tag = link->active_tag;
1391         preempted_sactive = link->sactive;
1392         preempted_qc_active = ap->qc_active;
1393         link->active_tag = ATA_TAG_POISON;
1394         link->sactive = 0;
1395         ap->qc_active = 0;
1396
1397         /* prepare & issue qc */
1398         qc->tf = *tf;
1399         if (cdb)
1400                 memcpy(qc->cdb, cdb, ATAPI_CDB_LEN);
1401         qc->flags |= ATA_QCFLAG_RESULT_TF;
1402         qc->dma_dir = dma_dir;
1403         if (dma_dir != DMA_NONE) {
1404                 unsigned int i, buflen = 0;
1405
1406                 for (i = 0; i < n_elem; i++)
1407                         buflen += sg[i].length;
1408
1409                 ata_sg_init(qc, sg, n_elem);
1410                 qc->nbytes = buflen;
1411         }
1412
1413         qc->private_data = &wait;
1414         qc->complete_fn = ata_qc_complete_internal;
1415
1416         ata_qc_issue(qc);
1417
1418         spin_unlock_irqrestore(ap->lock, flags);
1419
1420         rc = wait_for_completion_timeout(&wait, ata_probe_timeout);
1421
1422         ata_port_flush_task(ap);
1423
1424         if (!rc) {
1425                 spin_lock_irqsave(ap->lock, flags);
1426
1427                 /* We're racing with irq here.  If we lose, the
1428                  * following test prevents us from completing the qc
1429                  * twice.  If we win, the port is frozen and will be
1430                  * cleaned up by ->post_internal_cmd().
1431                  */
1432                 if (qc->flags & ATA_QCFLAG_ACTIVE) {
1433                         qc->err_mask |= AC_ERR_TIMEOUT;
1434
1435                         if (ap->ops->error_handler)
1436                                 ata_port_freeze(ap);
1437                         else
1438                                 ata_qc_complete(qc);
1439
1440                         if (ata_msg_warn(ap))
1441                                 ata_dev_printk(dev, KERN_WARNING,
1442                                         "qc timeout (cmd 0x%x)\n", command);
1443                 }
1444
1445                 spin_unlock_irqrestore(ap->lock, flags);
1446         }
1447
1448         /* do post_internal_cmd */
1449         if (ap->ops->post_internal_cmd)
1450                 ap->ops->post_internal_cmd(qc);
1451
1452         /* perform minimal error analysis */
1453         if (qc->flags & ATA_QCFLAG_FAILED) {
1454                 if (qc->result_tf.command & (ATA_ERR | ATA_DF))
1455                         qc->err_mask |= AC_ERR_DEV;
1456
1457                 if (!qc->err_mask)
1458                         qc->err_mask |= AC_ERR_OTHER;
1459
1460                 if (qc->err_mask & ~AC_ERR_OTHER)
1461                         qc->err_mask &= ~AC_ERR_OTHER;
1462         }
1463
1464         /* finish up */
1465         spin_lock_irqsave(ap->lock, flags);
1466
1467         *tf = qc->result_tf;
1468         err_mask = qc->err_mask;
1469
1470         ata_qc_free(qc);
1471         link->active_tag = preempted_tag;
1472         link->sactive = preempted_sactive;
1473         ap->qc_active = preempted_qc_active;
1474
1475         /* XXX - Some LLDDs (sata_mv) disable port on command failure.
1476          * Until those drivers are fixed, we detect the condition
1477          * here, fail the command with AC_ERR_SYSTEM and reenable the
1478          * port.
1479          *
1480          * Note that this doesn't change any behavior as internal
1481          * command failure results in disabling the device in the
1482          * higher layer for LLDDs without new reset/EH callbacks.
1483          *
1484          * Kill the following code as soon as those drivers are fixed.
1485          */
1486         if (ap->flags & ATA_FLAG_DISABLED) {
1487                 err_mask |= AC_ERR_SYSTEM;
1488                 ata_port_probe(ap);
1489         }
1490
1491         spin_unlock_irqrestore(ap->lock, flags);
1492
1493         return err_mask;
1494 }
1495
1496 /**
1497  *      ata_exec_internal - execute libata internal command
1498  *      @dev: Device to which the command is sent
1499  *      @tf: Taskfile registers for the command and the result
1500  *      @cdb: CDB for packet command
1501  *      @dma_dir: Data tranfer direction of the command
1502  *      @buf: Data buffer of the command
1503  *      @buflen: Length of data buffer
1504  *
1505  *      Wrapper around ata_exec_internal_sg() which takes simple
1506  *      buffer instead of sg list.
1507  *
1508  *      LOCKING:
1509  *      None.  Should be called with kernel context, might sleep.
1510  *
1511  *      RETURNS:
1512  *      Zero on success, AC_ERR_* mask on failure
1513  */
1514 unsigned ata_exec_internal(struct ata_device *dev,
1515                            struct ata_taskfile *tf, const u8 *cdb,
1516                            int dma_dir, void *buf, unsigned int buflen)
1517 {
1518         struct scatterlist *psg = NULL, sg;
1519         unsigned int n_elem = 0;
1520
1521         if (dma_dir != DMA_NONE) {
1522                 WARN_ON(!buf);
1523                 sg_init_one(&sg, buf, buflen);
1524                 psg = &sg;
1525                 n_elem++;
1526         }
1527
1528         return ata_exec_internal_sg(dev, tf, cdb, dma_dir, psg, n_elem);
1529 }
1530
1531 /**
1532  *      ata_do_simple_cmd - execute simple internal command
1533  *      @dev: Device to which the command is sent
1534  *      @cmd: Opcode to execute
1535  *
1536  *      Execute a 'simple' command, that only consists of the opcode
1537  *      'cmd' itself, without filling any other registers
1538  *
1539  *      LOCKING:
1540  *      Kernel thread context (may sleep).
1541  *
1542  *      RETURNS:
1543  *      Zero on success, AC_ERR_* mask on failure
1544  */
1545 unsigned int ata_do_simple_cmd(struct ata_device *dev, u8 cmd)
1546 {
1547         struct ata_taskfile tf;
1548
1549         ata_tf_init(dev, &tf);
1550
1551         tf.command = cmd;
1552         tf.flags |= ATA_TFLAG_DEVICE;
1553         tf.protocol = ATA_PROT_NODATA;
1554
1555         return ata_exec_internal(dev, &tf, NULL, DMA_NONE, NULL, 0);
1556 }
1557
1558 /**
1559  *      ata_pio_need_iordy      -       check if iordy needed
1560  *      @adev: ATA device
1561  *
1562  *      Check if the current speed of the device requires IORDY. Used
1563  *      by various controllers for chip configuration.
1564  */
1565
1566 unsigned int ata_pio_need_iordy(const struct ata_device *adev)
1567 {
1568         /* Controller doesn't support  IORDY. Probably a pointless check
1569            as the caller should know this */
1570         if (adev->link->ap->flags & ATA_FLAG_NO_IORDY)
1571                 return 0;
1572         /* PIO3 and higher it is mandatory */
1573         if (adev->pio_mode > XFER_PIO_2)
1574                 return 1;
1575         /* We turn it on when possible */
1576         if (ata_id_has_iordy(adev->id))
1577                 return 1;
1578         return 0;
1579 }
1580
1581 /**
1582  *      ata_pio_mask_no_iordy   -       Return the non IORDY mask
1583  *      @adev: ATA device
1584  *
1585  *      Compute the highest mode possible if we are not using iordy. Return
1586  *      -1 if no iordy mode is available.
1587  */
1588
1589 static u32 ata_pio_mask_no_iordy(const struct ata_device *adev)
1590 {
1591         /* If we have no drive specific rule, then PIO 2 is non IORDY */
1592         if (adev->id[ATA_ID_FIELD_VALID] & 2) { /* EIDE */
1593                 u16 pio = adev->id[ATA_ID_EIDE_PIO];
1594                 /* Is the speed faster than the drive allows non IORDY ? */
1595                 if (pio) {
1596                         /* This is cycle times not frequency - watch the logic! */
1597                         if (pio > 240)  /* PIO2 is 240nS per cycle */
1598                                 return 3 << ATA_SHIFT_PIO;
1599                         return 7 << ATA_SHIFT_PIO;
1600                 }
1601         }
1602         return 3 << ATA_SHIFT_PIO;
1603 }
1604
1605 /**
1606  *      ata_dev_read_id - Read ID data from the specified device
1607  *      @dev: target device
1608  *      @p_class: pointer to class of the target device (may be changed)
1609  *      @flags: ATA_READID_* flags
1610  *      @id: buffer to read IDENTIFY data into
1611  *
1612  *      Read ID data from the specified device.  ATA_CMD_ID_ATA is
1613  *      performed on ATA devices and ATA_CMD_ID_ATAPI on ATAPI
1614  *      devices.  This function also issues ATA_CMD_INIT_DEV_PARAMS
1615  *      for pre-ATA4 drives.
1616  *
1617  *      LOCKING:
1618  *      Kernel thread context (may sleep)
1619  *
1620  *      RETURNS:
1621  *      0 on success, -errno otherwise.
1622  */
1623 int ata_dev_read_id(struct ata_device *dev, unsigned int *p_class,
1624                     unsigned int flags, u16 *id)
1625 {
1626         struct ata_port *ap = dev->link->ap;
1627         unsigned int class = *p_class;
1628         struct ata_taskfile tf;
1629         unsigned int err_mask = 0;
1630         const char *reason;
1631         int may_fallback = 1, tried_spinup = 0;
1632         int rc;
1633
1634         if (ata_msg_ctl(ap))
1635                 ata_dev_printk(dev, KERN_DEBUG, "%s: ENTER\n", __FUNCTION__);
1636
1637         ata_dev_select(ap, dev->devno, 1, 1); /* select device 0/1 */
1638  retry:
1639         ata_tf_init(dev, &tf);
1640
1641         switch (class) {
1642         case ATA_DEV_ATA:
1643                 tf.command = ATA_CMD_ID_ATA;
1644                 break;
1645         case ATA_DEV_ATAPI:
1646                 tf.command = ATA_CMD_ID_ATAPI;
1647                 break;
1648         default:
1649                 rc = -ENODEV;
1650                 reason = "unsupported class";
1651                 goto err_out;
1652         }
1653
1654         tf.protocol = ATA_PROT_PIO;
1655
1656         /* Some devices choke if TF registers contain garbage.  Make
1657          * sure those are properly initialized.
1658          */
1659         tf.flags |= ATA_TFLAG_ISADDR | ATA_TFLAG_DEVICE;
1660
1661         /* Device presence detection is unreliable on some
1662          * controllers.  Always poll IDENTIFY if available.
1663          */
1664         tf.flags |= ATA_TFLAG_POLLING;
1665
1666         err_mask = ata_exec_internal(dev, &tf, NULL, DMA_FROM_DEVICE,
1667                                      id, sizeof(id[0]) * ATA_ID_WORDS);
1668         if (err_mask) {
1669                 if (err_mask & AC_ERR_NODEV_HINT) {
1670                         DPRINTK("ata%u.%d: NODEV after polling detection\n",
1671                                 ap->print_id, dev->devno);
1672                         return -ENOENT;
1673                 }
1674
1675                 /* Device or controller might have reported the wrong
1676                  * device class.  Give a shot at the other IDENTIFY if
1677                  * the current one is aborted by the device.
1678                  */
1679                 if (may_fallback &&
1680                     (err_mask == AC_ERR_DEV) && (tf.feature & ATA_ABORTED)) {
1681                         may_fallback = 0;
1682
1683                         if (class == ATA_DEV_ATA)
1684                                 class = ATA_DEV_ATAPI;
1685                         else
1686                                 class = ATA_DEV_ATA;
1687                         goto retry;
1688                 }
1689
1690                 rc = -EIO;
1691                 reason = "I/O error";
1692                 goto err_out;
1693         }
1694
1695         /* Falling back doesn't make sense if ID data was read
1696          * successfully at least once.
1697          */
1698         may_fallback = 0;
1699
1700         swap_buf_le16(id, ATA_ID_WORDS);
1701
1702         /* sanity check */
1703         rc = -EINVAL;
1704         reason = "device reports invalid type";
1705
1706         if (class == ATA_DEV_ATA) {
1707                 if (!ata_id_is_ata(id) && !ata_id_is_cfa(id))
1708                         goto err_out;
1709         } else {
1710                 if (ata_id_is_ata(id))
1711                         goto err_out;
1712         }
1713
1714         if (!tried_spinup && (id[2] == 0x37c8 || id[2] == 0x738c)) {
1715                 tried_spinup = 1;
1716                 /*
1717                  * Drive powered-up in standby mode, and requires a specific
1718                  * SET_FEATURES spin-up subcommand before it will accept
1719                  * anything other than the original IDENTIFY command.
1720                  */
1721                 ata_tf_init(dev, &tf);
1722                 tf.command = ATA_CMD_SET_FEATURES;
1723                 tf.feature = SETFEATURES_SPINUP;
1724                 tf.protocol = ATA_PROT_NODATA;
1725                 tf.flags |= ATA_TFLAG_ISADDR | ATA_TFLAG_DEVICE;
1726                 err_mask = ata_exec_internal(dev, &tf, NULL, DMA_NONE, NULL, 0);
1727                 if (err_mask && id[2] != 0x738c) {
1728                         rc = -EIO;
1729                         reason = "SPINUP failed";
1730                         goto err_out;
1731                 }
1732                 /*
1733                  * If the drive initially returned incomplete IDENTIFY info,
1734                  * we now must reissue the IDENTIFY command.
1735                  */
1736                 if (id[2] == 0x37c8)
1737                         goto retry;
1738         }
1739
1740         if ((flags & ATA_READID_POSTRESET) && class == ATA_DEV_ATA) {
1741                 /*
1742                  * The exact sequence expected by certain pre-ATA4 drives is:
1743                  * SRST RESET
1744                  * IDENTIFY
1745                  * INITIALIZE DEVICE PARAMETERS
1746                  * anything else..
1747                  * Some drives were very specific about that exact sequence.
1748                  */
1749                 if (ata_id_major_version(id) < 4 || !ata_id_has_lba(id)) {
1750                         err_mask = ata_dev_init_params(dev, id[3], id[6]);
1751                         if (err_mask) {
1752                                 rc = -EIO;
1753                                 reason = "INIT_DEV_PARAMS failed";
1754                                 goto err_out;
1755                         }
1756
1757                         /* current CHS translation info (id[53-58]) might be
1758                          * changed. reread the identify device info.
1759                          */
1760                         flags &= ~ATA_READID_POSTRESET;
1761                         goto retry;
1762                 }
1763         }
1764
1765         *p_class = class;
1766
1767         return 0;
1768
1769  err_out:
1770         if (ata_msg_warn(ap))
1771                 ata_dev_printk(dev, KERN_WARNING, "failed to IDENTIFY "
1772                                "(%s, err_mask=0x%x)\n", reason, err_mask);
1773         return rc;
1774 }
1775
1776 static inline u8 ata_dev_knobble(struct ata_device *dev)
1777 {
1778         struct ata_port *ap = dev->link->ap;
1779         return ((ap->cbl == ATA_CBL_SATA) && (!ata_id_is_sata(dev->id)));
1780 }
1781
1782 static void ata_dev_config_ncq(struct ata_device *dev,
1783                                char *desc, size_t desc_sz)
1784 {
1785         struct ata_port *ap = dev->link->ap;
1786         int hdepth = 0, ddepth = ata_id_queue_depth(dev->id);
1787
1788         if (!ata_id_has_ncq(dev->id)) {
1789                 desc[0] = '\0';
1790                 return;
1791         }
1792         if (dev->horkage & ATA_HORKAGE_NONCQ) {
1793                 snprintf(desc, desc_sz, "NCQ (not used)");
1794                 return;
1795         }
1796         if (ap->flags & ATA_FLAG_NCQ) {
1797                 hdepth = min(ap->scsi_host->can_queue, ATA_MAX_QUEUE - 1);
1798                 dev->flags |= ATA_DFLAG_NCQ;
1799         }
1800
1801         if (hdepth >= ddepth)
1802                 snprintf(desc, desc_sz, "NCQ (depth %d)", ddepth);
1803         else
1804                 snprintf(desc, desc_sz, "NCQ (depth %d/%d)", hdepth, ddepth);
1805 }
1806
1807 /**
1808  *      ata_dev_configure - Configure the specified ATA/ATAPI device
1809  *      @dev: Target device to configure
1810  *
1811  *      Configure @dev according to @dev->id.  Generic and low-level
1812  *      driver specific fixups are also applied.
1813  *
1814  *      LOCKING:
1815  *      Kernel thread context (may sleep)
1816  *
1817  *      RETURNS:
1818  *      0 on success, -errno otherwise
1819  */
1820 int ata_dev_configure(struct ata_device *dev)
1821 {
1822         struct ata_port *ap = dev->link->ap;
1823         struct ata_eh_context *ehc = &dev->link->eh_context;
1824         int print_info = ehc->i.flags & ATA_EHI_PRINTINFO;
1825         const u16 *id = dev->id;
1826         unsigned int xfer_mask;
1827         char revbuf[7];         /* XYZ-99\0 */
1828         char fwrevbuf[ATA_ID_FW_REV_LEN+1];
1829         char modelbuf[ATA_ID_PROD_LEN+1];
1830         int rc;
1831
1832         if (!ata_dev_enabled(dev) && ata_msg_info(ap)) {
1833                 ata_dev_printk(dev, KERN_INFO, "%s: ENTER/EXIT -- nodev\n",
1834                                __FUNCTION__);
1835                 return 0;
1836         }
1837
1838         if (ata_msg_probe(ap))
1839                 ata_dev_printk(dev, KERN_DEBUG, "%s: ENTER\n", __FUNCTION__);
1840
1841         /* set horkage */
1842         dev->horkage |= ata_dev_blacklisted(dev);
1843
1844         /* let ACPI work its magic */
1845         rc = ata_acpi_on_devcfg(dev);
1846         if (rc)
1847                 return rc;
1848
1849         /* print device capabilities */
1850         if (ata_msg_probe(ap))
1851                 ata_dev_printk(dev, KERN_DEBUG,
1852                                "%s: cfg 49:%04x 82:%04x 83:%04x 84:%04x "
1853                                "85:%04x 86:%04x 87:%04x 88:%04x\n",
1854                                __FUNCTION__,
1855                                id[49], id[82], id[83], id[84],
1856                                id[85], id[86], id[87], id[88]);
1857
1858         /* initialize to-be-configured parameters */
1859         dev->flags &= ~ATA_DFLAG_CFG_MASK;
1860         dev->max_sectors = 0;
1861         dev->cdb_len = 0;
1862         dev->n_sectors = 0;
1863         dev->cylinders = 0;
1864         dev->heads = 0;
1865         dev->sectors = 0;
1866
1867         /*
1868          * common ATA, ATAPI feature tests
1869          */
1870
1871         /* find max transfer mode; for printk only */
1872         xfer_mask = ata_id_xfermask(id);
1873
1874         if (ata_msg_probe(ap))
1875                 ata_dump_id(id);
1876
1877         /* SCSI only uses 4-char revisions, dump full 8 chars from ATA */
1878         ata_id_c_string(dev->id, fwrevbuf, ATA_ID_FW_REV,
1879                         sizeof(fwrevbuf));
1880
1881         ata_id_c_string(dev->id, modelbuf, ATA_ID_PROD,
1882                         sizeof(modelbuf));
1883
1884         /* ATA-specific feature tests */
1885         if (dev->class == ATA_DEV_ATA) {
1886                 if (ata_id_is_cfa(id)) {
1887                         if (id[162] & 1) /* CPRM may make this media unusable */
1888                                 ata_dev_printk(dev, KERN_WARNING,
1889                                                "supports DRM functions and may "
1890                                                "not be fully accessable.\n");
1891                         snprintf(revbuf, 7, "CFA");
1892                 }
1893                 else
1894                         snprintf(revbuf, 7, "ATA-%d",  ata_id_major_version(id));
1895
1896                 dev->n_sectors = ata_id_n_sectors(id);
1897
1898                 if (dev->id[59] & 0x100)
1899                         dev->multi_count = dev->id[59] & 0xff;
1900
1901                 if (ata_id_has_lba(id)) {
1902                         const char *lba_desc;
1903                         char ncq_desc[20];
1904
1905                         lba_desc = "LBA";
1906                         dev->flags |= ATA_DFLAG_LBA;
1907                         if (ata_id_has_lba48(id)) {
1908                                 dev->flags |= ATA_DFLAG_LBA48;
1909                                 lba_desc = "LBA48";
1910
1911                                 if (dev->n_sectors >= (1UL << 28) &&
1912                                     ata_id_has_flush_ext(id))
1913                                         dev->flags |= ATA_DFLAG_FLUSH_EXT;
1914                         }
1915
1916                         if (!(dev->horkage & ATA_HORKAGE_BROKEN_HPA) &&
1917                             ata_id_hpa_enabled(dev->id))
1918                                 dev->n_sectors = ata_hpa_resize(dev);
1919
1920                         /* config NCQ */
1921                         ata_dev_config_ncq(dev, ncq_desc, sizeof(ncq_desc));
1922
1923                         /* print device info to dmesg */
1924                         if (ata_msg_drv(ap) && print_info) {
1925                                 ata_dev_printk(dev, KERN_INFO,
1926                                         "%s: %s, %s, max %s\n",
1927                                         revbuf, modelbuf, fwrevbuf,
1928                                         ata_mode_string(xfer_mask));
1929                                 ata_dev_printk(dev, KERN_INFO,
1930                                         "%Lu sectors, multi %u: %s %s\n",
1931                                         (unsigned long long)dev->n_sectors,
1932                                         dev->multi_count, lba_desc, ncq_desc);
1933                         }
1934                 } else {
1935                         /* CHS */
1936
1937                         /* Default translation */
1938                         dev->cylinders  = id[1];
1939                         dev->heads      = id[3];
1940                         dev->sectors    = id[6];
1941
1942                         if (ata_id_current_chs_valid(id)) {
1943                                 /* Current CHS translation is valid. */
1944                                 dev->cylinders = id[54];
1945                                 dev->heads     = id[55];
1946                                 dev->sectors   = id[56];
1947                         }
1948
1949                         /* print device info to dmesg */
1950                         if (ata_msg_drv(ap) && print_info) {
1951                                 ata_dev_printk(dev, KERN_INFO,
1952                                         "%s: %s, %s, max %s\n",
1953                                         revbuf, modelbuf, fwrevbuf,
1954                                         ata_mode_string(xfer_mask));
1955                                 ata_dev_printk(dev, KERN_INFO,
1956                                         "%Lu sectors, multi %u, CHS %u/%u/%u\n",
1957                                         (unsigned long long)dev->n_sectors,
1958                                         dev->multi_count, dev->cylinders,
1959                                         dev->heads, dev->sectors);
1960                         }
1961                 }
1962
1963                 dev->cdb_len = 16;
1964         }
1965
1966         /* ATAPI-specific feature tests */
1967         else if (dev->class == ATA_DEV_ATAPI) {
1968                 char *cdb_intr_string = "";
1969
1970                 rc = atapi_cdb_len(id);
1971                 if ((rc < 12) || (rc > ATAPI_CDB_LEN)) {
1972                         if (ata_msg_warn(ap))
1973                                 ata_dev_printk(dev, KERN_WARNING,
1974                                                "unsupported CDB len\n");
1975                         rc = -EINVAL;
1976                         goto err_out_nosup;
1977                 }
1978                 dev->cdb_len = (unsigned int) rc;
1979
1980                 if (ata_id_cdb_intr(dev->id)) {
1981                         dev->flags |= ATA_DFLAG_CDB_INTR;
1982                         cdb_intr_string = ", CDB intr";
1983                 }
1984
1985                 /* print device info to dmesg */
1986                 if (ata_msg_drv(ap) && print_info)
1987                         ata_dev_printk(dev, KERN_INFO,
1988                                        "ATAPI: %s, %s, max %s%s\n",
1989                                        modelbuf, fwrevbuf,
1990                                        ata_mode_string(xfer_mask),
1991                                        cdb_intr_string);
1992         }
1993
1994         /* determine max_sectors */
1995         dev->max_sectors = ATA_MAX_SECTORS;
1996         if (dev->flags & ATA_DFLAG_LBA48)
1997                 dev->max_sectors = ATA_MAX_SECTORS_LBA48;
1998
1999         if (dev->horkage & ATA_HORKAGE_DIAGNOSTIC) {
2000                 /* Let the user know. We don't want to disallow opens for
2001                    rescue purposes, or in case the vendor is just a blithering
2002                    idiot */
2003                 if (print_info) {
2004                         ata_dev_printk(dev, KERN_WARNING,
2005 "Drive reports diagnostics failure. This may indicate a drive\n");
2006                         ata_dev_printk(dev, KERN_WARNING,
2007 "fault or invalid emulation. Contact drive vendor for information.\n");
2008                 }
2009         }
2010
2011         /* limit bridge transfers to udma5, 200 sectors */
2012         if (ata_dev_knobble(dev)) {
2013                 if (ata_msg_drv(ap) && print_info)
2014                         ata_dev_printk(dev, KERN_INFO,
2015                                        "applying bridge limits\n");
2016                 dev->udma_mask &= ATA_UDMA5;
2017                 dev->max_sectors = ATA_MAX_SECTORS;
2018         }
2019
2020         if (dev->horkage & ATA_HORKAGE_MAX_SEC_128)
2021                 dev->max_sectors = min_t(unsigned int, ATA_MAX_SECTORS_128,
2022                                          dev->max_sectors);
2023
2024         if (ap->ops->dev_config)
2025                 ap->ops->dev_config(dev);
2026
2027         if (ata_msg_probe(ap))
2028                 ata_dev_printk(dev, KERN_DEBUG, "%s: EXIT, drv_stat = 0x%x\n",
2029                         __FUNCTION__, ata_chk_status(ap));
2030         return 0;
2031
2032 err_out_nosup:
2033         if (ata_msg_probe(ap))
2034                 ata_dev_printk(dev, KERN_DEBUG,
2035                                "%s: EXIT, err\n", __FUNCTION__);
2036         return rc;
2037 }
2038
2039 /**
2040  *      ata_cable_40wire        -       return 40 wire cable type
2041  *      @ap: port
2042  *
2043  *      Helper method for drivers which want to hardwire 40 wire cable
2044  *      detection.
2045  */
2046
2047 int ata_cable_40wire(struct ata_port *ap)
2048 {
2049         return ATA_CBL_PATA40;
2050 }
2051
2052 /**
2053  *      ata_cable_80wire        -       return 80 wire cable type
2054  *      @ap: port
2055  *
2056  *      Helper method for drivers which want to hardwire 80 wire cable
2057  *      detection.
2058  */
2059
2060 int ata_cable_80wire(struct ata_port *ap)
2061 {
2062         return ATA_CBL_PATA80;
2063 }
2064
2065 /**
2066  *      ata_cable_unknown       -       return unknown PATA cable.
2067  *      @ap: port
2068  *
2069  *      Helper method for drivers which have no PATA cable detection.
2070  */
2071
2072 int ata_cable_unknown(struct ata_port *ap)
2073 {
2074         return ATA_CBL_PATA_UNK;
2075 }
2076
2077 /**
2078  *      ata_cable_sata  -       return SATA cable type
2079  *      @ap: port
2080  *
2081  *      Helper method for drivers which have SATA cables
2082  */
2083
2084 int ata_cable_sata(struct ata_port *ap)
2085 {
2086         return ATA_CBL_SATA;
2087 }
2088
2089 /**
2090  *      ata_bus_probe - Reset and probe ATA bus
2091  *      @ap: Bus to probe
2092  *
2093  *      Master ATA bus probing function.  Initiates a hardware-dependent
2094  *      bus reset, then attempts to identify any devices found on
2095  *      the bus.
2096  *
2097  *      LOCKING:
2098  *      PCI/etc. bus probe sem.
2099  *
2100  *      RETURNS:
2101  *      Zero on success, negative errno otherwise.
2102  */
2103
2104 int ata_bus_probe(struct ata_port *ap)
2105 {
2106         unsigned int classes[ATA_MAX_DEVICES];
2107         int tries[ATA_MAX_DEVICES];
2108         int rc;
2109         struct ata_device *dev;
2110
2111         ata_port_probe(ap);
2112
2113         ata_link_for_each_dev(dev, &ap->link)
2114                 tries[dev->devno] = ATA_PROBE_MAX_TRIES;
2115
2116  retry:
2117         /* reset and determine device classes */
2118         ap->ops->phy_reset(ap);
2119
2120         ata_link_for_each_dev(dev, &ap->link) {
2121                 if (!(ap->flags & ATA_FLAG_DISABLED) &&
2122                     dev->class != ATA_DEV_UNKNOWN)
2123                         classes[dev->devno] = dev->class;
2124                 else
2125                         classes[dev->devno] = ATA_DEV_NONE;
2126
2127                 dev->class = ATA_DEV_UNKNOWN;
2128         }
2129
2130         ata_port_probe(ap);
2131
2132         /* after the reset the device state is PIO 0 and the controller
2133            state is undefined. Record the mode */
2134
2135         ata_link_for_each_dev(dev, &ap->link)
2136                 dev->pio_mode = XFER_PIO_0;
2137
2138         /* read IDENTIFY page and configure devices. We have to do the identify
2139            specific sequence bass-ackwards so that PDIAG- is released by
2140            the slave device */
2141
2142         ata_link_for_each_dev(dev, &ap->link) {
2143                 if (tries[dev->devno])
2144                         dev->class = classes[dev->devno];
2145
2146                 if (!ata_dev_enabled(dev))
2147                         continue;
2148
2149                 rc = ata_dev_read_id(dev, &dev->class, ATA_READID_POSTRESET,
2150                                      dev->id);
2151                 if (rc)
2152                         goto fail;
2153         }
2154
2155         /* Now ask for the cable type as PDIAG- should have been released */
2156         if (ap->ops->cable_detect)
2157                 ap->cbl = ap->ops->cable_detect(ap);
2158
2159         /* After the identify sequence we can now set up the devices. We do
2160            this in the normal order so that the user doesn't get confused */
2161
2162         ata_link_for_each_dev(dev, &ap->link) {
2163                 if (!ata_dev_enabled(dev))
2164                         continue;
2165
2166                 ap->link.eh_context.i.flags |= ATA_EHI_PRINTINFO;
2167                 rc = ata_dev_configure(dev);
2168                 ap->link.eh_context.i.flags &= ~ATA_EHI_PRINTINFO;
2169                 if (rc)
2170                         goto fail;
2171         }
2172
2173         /* configure transfer mode */
2174         rc = ata_set_mode(ap, &dev);
2175         if (rc)
2176                 goto fail;
2177
2178         ata_link_for_each_dev(dev, &ap->link)
2179                 if (ata_dev_enabled(dev))
2180                         return 0;
2181
2182         /* no device present, disable port */
2183         ata_port_disable(ap);
2184         ap->ops->port_disable(ap);
2185         return -ENODEV;
2186
2187  fail:
2188         tries[dev->devno]--;
2189
2190         switch (rc) {
2191         case -EINVAL:
2192                 /* eeek, something went very wrong, give up */
2193                 tries[dev->devno] = 0;
2194                 break;
2195
2196         case -ENODEV:
2197                 /* give it just one more chance */
2198                 tries[dev->devno] = min(tries[dev->devno], 1);
2199         case -EIO:
2200                 if (tries[dev->devno] == 1) {
2201                         /* This is the last chance, better to slow
2202                          * down than lose it.
2203                          */
2204                         sata_down_spd_limit(ap);
2205                         ata_down_xfermask_limit(dev, ATA_DNXFER_PIO);
2206                 }
2207         }
2208
2209         if (!tries[dev->devno])
2210                 ata_dev_disable(dev);
2211
2212         goto retry;
2213 }
2214
2215 /**
2216  *      ata_port_probe - Mark port as enabled
2217  *      @ap: Port for which we indicate enablement
2218  *
2219  *      Modify @ap data structure such that the system
2220  *      thinks that the entire port is enabled.
2221  *
2222  *      LOCKING: host lock, or some other form of
2223  *      serialization.
2224  */
2225
2226 void ata_port_probe(struct ata_port *ap)
2227 {
2228         ap->flags &= ~ATA_FLAG_DISABLED;
2229 }
2230
2231 /**
2232  *      sata_print_link_status - Print SATA link status
2233  *      @ap: SATA port to printk link status about
2234  *
2235  *      This function prints link speed and status of a SATA link.
2236  *
2237  *      LOCKING:
2238  *      None.
2239  */
2240 void sata_print_link_status(struct ata_port *ap)
2241 {
2242         u32 sstatus, scontrol, tmp;
2243
2244         if (sata_scr_read(ap, SCR_STATUS, &sstatus))
2245                 return;
2246         sata_scr_read(ap, SCR_CONTROL, &scontrol);
2247
2248         if (ata_port_online(ap)) {
2249                 tmp = (sstatus >> 4) & 0xf;
2250                 ata_port_printk(ap, KERN_INFO,
2251                                 "SATA link up %s (SStatus %X SControl %X)\n",
2252                                 sata_spd_string(tmp), sstatus, scontrol);
2253         } else {
2254                 ata_port_printk(ap, KERN_INFO,
2255                                 "SATA link down (SStatus %X SControl %X)\n",
2256                                 sstatus, scontrol);
2257         }
2258 }
2259
2260 /**
2261  *      __sata_phy_reset - Wake/reset a low-level SATA PHY
2262  *      @ap: SATA port associated with target SATA PHY.
2263  *
2264  *      This function issues commands to standard SATA Sxxx
2265  *      PHY registers, to wake up the phy (and device), and
2266  *      clear any reset condition.
2267  *
2268  *      LOCKING:
2269  *      PCI/etc. bus probe sem.
2270  *
2271  */
2272 void __sata_phy_reset(struct ata_port *ap)
2273 {
2274         u32 sstatus;
2275         unsigned long timeout = jiffies + (HZ * 5);
2276
2277         if (ap->flags & ATA_FLAG_SATA_RESET) {
2278                 /* issue phy wake/reset */
2279                 sata_scr_write_flush(ap, SCR_CONTROL, 0x301);
2280                 /* Couldn't find anything in SATA I/II specs, but
2281                  * AHCI-1.1 10.4.2 says at least 1 ms. */
2282                 mdelay(1);
2283         }
2284         /* phy wake/clear reset */
2285         sata_scr_write_flush(ap, SCR_CONTROL, 0x300);
2286
2287         /* wait for phy to become ready, if necessary */
2288         do {
2289                 msleep(200);
2290                 sata_scr_read(ap, SCR_STATUS, &sstatus);
2291                 if ((sstatus & 0xf) != 1)
2292                         break;
2293         } while (time_before(jiffies, timeout));
2294
2295         /* print link status */
2296         sata_print_link_status(ap);
2297
2298         /* TODO: phy layer with polling, timeouts, etc. */
2299         if (!ata_port_offline(ap))
2300                 ata_port_probe(ap);
2301         else
2302                 ata_port_disable(ap);
2303
2304         if (ap->flags & ATA_FLAG_DISABLED)
2305                 return;
2306
2307         if (ata_busy_sleep(ap, ATA_TMOUT_BOOT_QUICK, ATA_TMOUT_BOOT)) {
2308                 ata_port_disable(ap);
2309                 return;
2310         }
2311
2312         ap->cbl = ATA_CBL_SATA;
2313 }
2314
2315 /**
2316  *      sata_phy_reset - Reset SATA bus.
2317  *      @ap: SATA port associated with target SATA PHY.
2318  *
2319  *      This function resets the SATA bus, and then probes
2320  *      the bus for devices.
2321  *
2322  *      LOCKING:
2323  *      PCI/etc. bus probe sem.
2324  *
2325  */
2326 void sata_phy_reset(struct ata_port *ap)
2327 {
2328         __sata_phy_reset(ap);
2329         if (ap->flags & ATA_FLAG_DISABLED)
2330                 return;
2331         ata_bus_reset(ap);
2332 }
2333
2334 /**
2335  *      ata_dev_pair            -       return other device on cable
2336  *      @adev: device
2337  *
2338  *      Obtain the other device on the same cable, or if none is
2339  *      present NULL is returned
2340  */
2341
2342 struct ata_device *ata_dev_pair(struct ata_device *adev)
2343 {
2344         struct ata_link *link = adev->link;
2345         struct ata_device *pair = &link->device[1 - adev->devno];
2346         if (!ata_dev_enabled(pair))
2347                 return NULL;
2348         return pair;
2349 }
2350
2351 /**
2352  *      ata_port_disable - Disable port.
2353  *      @ap: Port to be disabled.
2354  *
2355  *      Modify @ap data structure such that the system
2356  *      thinks that the entire port is disabled, and should
2357  *      never attempt to probe or communicate with devices
2358  *      on this port.
2359  *
2360  *      LOCKING: host lock, or some other form of
2361  *      serialization.
2362  */
2363
2364 void ata_port_disable(struct ata_port *ap)
2365 {
2366         ap->link.device[0].class = ATA_DEV_NONE;
2367         ap->link.device[1].class = ATA_DEV_NONE;
2368         ap->flags |= ATA_FLAG_DISABLED;
2369 }
2370
2371 /**
2372  *      sata_down_spd_limit - adjust SATA spd limit downward
2373  *      @ap: Port to adjust SATA spd limit for
2374  *
2375  *      Adjust SATA spd limit of @ap downward.  Note that this
2376  *      function only adjusts the limit.  The change must be applied
2377  *      using sata_set_spd().
2378  *
2379  *      LOCKING:
2380  *      Inherited from caller.
2381  *
2382  *      RETURNS:
2383  *      0 on success, negative errno on failure
2384  */
2385 int sata_down_spd_limit(struct ata_port *ap)
2386 {
2387         u32 sstatus, spd, mask;
2388         int rc, highbit;
2389
2390         if (!sata_scr_valid(ap))
2391                 return -EOPNOTSUPP;
2392
2393         /* If SCR can be read, use it to determine the current SPD.
2394          * If not, use cached value in ap->sata_spd.
2395          */
2396         rc = sata_scr_read(ap, SCR_STATUS, &sstatus);
2397         if (rc == 0)
2398                 spd = (sstatus >> 4) & 0xf;
2399         else
2400                 spd = ap->link.sata_spd;
2401
2402         mask = ap->link.sata_spd_limit;
2403         if (mask <= 1)
2404                 return -EINVAL;
2405
2406         /* unconditionally mask off the highest bit */
2407         highbit = fls(mask) - 1;
2408         mask &= ~(1 << highbit);
2409
2410         /* Mask off all speeds higher than or equal to the current
2411          * one.  Force 1.5Gbps if current SPD is not available.
2412          */
2413         if (spd > 1)
2414                 mask &= (1 << (spd - 1)) - 1;
2415         else
2416                 mask &= 1;
2417
2418         /* were we already at the bottom? */
2419         if (!mask)
2420                 return -EINVAL;
2421
2422         ap->link.sata_spd_limit = mask;
2423
2424         ata_port_printk(ap, KERN_WARNING, "limiting SATA link speed to %s\n",
2425                         sata_spd_string(fls(mask)));
2426
2427         return 0;
2428 }
2429
2430 static int __sata_set_spd_needed(struct ata_port *ap, u32 *scontrol)
2431 {
2432         u32 spd, limit;
2433
2434         if (ap->link.sata_spd_limit == UINT_MAX)
2435                 limit = 0;
2436         else
2437                 limit = fls(ap->link.sata_spd_limit);
2438
2439         spd = (*scontrol >> 4) & 0xf;
2440         *scontrol = (*scontrol & ~0xf0) | ((limit & 0xf) << 4);
2441
2442         return spd != limit;
2443 }
2444
2445 /**
2446  *      sata_set_spd_needed - is SATA spd configuration needed
2447  *      @ap: Port in question
2448  *
2449  *      Test whether the spd limit in SControl matches
2450  *      @ap->link.sata_spd_limit.  This function is used to determine
2451  *      whether hardreset is necessary to apply SATA spd
2452  *      configuration.
2453  *
2454  *      LOCKING:
2455  *      Inherited from caller.
2456  *
2457  *      RETURNS:
2458  *      1 if SATA spd configuration is needed, 0 otherwise.
2459  */
2460 int sata_set_spd_needed(struct ata_port *ap)
2461 {
2462         u32 scontrol;
2463
2464         if (sata_scr_read(ap, SCR_CONTROL, &scontrol))
2465                 return 0;
2466
2467         return __sata_set_spd_needed(ap, &scontrol);
2468 }
2469
2470 /**
2471  *      sata_set_spd - set SATA spd according to spd limit
2472  *      @ap: Port to set SATA spd for
2473  *
2474  *      Set SATA spd of @ap according to sata_spd_limit.
2475  *
2476  *      LOCKING:
2477  *      Inherited from caller.
2478  *
2479  *      RETURNS:
2480  *      0 if spd doesn't need to be changed, 1 if spd has been
2481  *      changed.  Negative errno if SCR registers are inaccessible.
2482  */
2483 int sata_set_spd(struct ata_port *ap)
2484 {
2485         u32 scontrol;
2486         int rc;
2487
2488         if ((rc = sata_scr_read(ap, SCR_CONTROL, &scontrol)))
2489                 return rc;
2490
2491         if (!__sata_set_spd_needed(ap, &scontrol))
2492                 return 0;
2493
2494         if ((rc = sata_scr_write(ap, SCR_CONTROL, scontrol)))
2495                 return rc;
2496
2497         return 1;
2498 }
2499
2500 /*
2501  * This mode timing computation functionality is ported over from
2502  * drivers/ide/ide-timing.h and was originally written by Vojtech Pavlik
2503  */
2504 /*
2505  * PIO 0-4, MWDMA 0-2 and UDMA 0-6 timings (in nanoseconds).
2506  * These were taken from ATA/ATAPI-6 standard, rev 0a, except
2507  * for UDMA6, which is currently supported only by Maxtor drives.
2508  *
2509  * For PIO 5/6 MWDMA 3/4 see the CFA specification 3.0.
2510  */
2511
2512 static const struct ata_timing ata_timing[] = {
2513
2514         { XFER_UDMA_6,     0,   0,   0,   0,   0,   0,   0,  15 },
2515         { XFER_UDMA_5,     0,   0,   0,   0,   0,   0,   0,  20 },
2516         { XFER_UDMA_4,     0,   0,   0,   0,   0,   0,   0,  30 },
2517         { XFER_UDMA_3,     0,   0,   0,   0,   0,   0,   0,  45 },
2518
2519         { XFER_MW_DMA_4,  25,   0,   0,   0,  55,  20,  80,   0 },
2520         { XFER_MW_DMA_3,  25,   0,   0,   0,  65,  25, 100,   0 },
2521         { XFER_UDMA_2,     0,   0,   0,   0,   0,   0,   0,  60 },
2522         { XFER_UDMA_1,     0,   0,   0,   0,   0,   0,   0,  80 },
2523         { XFER_UDMA_0,     0,   0,   0,   0,   0,   0,   0, 120 },
2524
2525 /*      { XFER_UDMA_SLOW,  0,   0,   0,   0,   0,   0,   0, 150 }, */
2526
2527         { XFER_MW_DMA_2,  25,   0,   0,   0,  70,  25, 120,   0 },
2528         { XFER_MW_DMA_1,  45,   0,   0,   0,  80,  50, 150,   0 },
2529         { XFER_MW_DMA_0,  60,   0,   0,   0, 215, 215, 480,   0 },
2530
2531         { XFER_SW_DMA_2,  60,   0,   0,   0, 120, 120, 240,   0 },
2532         { XFER_SW_DMA_1,  90,   0,   0,   0, 240, 240, 480,   0 },
2533         { XFER_SW_DMA_0, 120,   0,   0,   0, 480, 480, 960,   0 },
2534
2535         { XFER_PIO_6,     10,  55,  20,  80,  55,  20,  80,   0 },
2536         { XFER_PIO_5,     15,  65,  25, 100,  65,  25, 100,   0 },
2537         { XFER_PIO_4,     25,  70,  25, 120,  70,  25, 120,   0 },
2538         { XFER_PIO_3,     30,  80,  70, 180,  80,  70, 180,   0 },
2539
2540         { XFER_PIO_2,     30, 290,  40, 330, 100,  90, 240,   0 },
2541         { XFER_PIO_1,     50, 290,  93, 383, 125, 100, 383,   0 },
2542         { XFER_PIO_0,     70, 290, 240, 600, 165, 150, 600,   0 },
2543
2544 /*      { XFER_PIO_SLOW, 120, 290, 240, 960, 290, 240, 960,   0 }, */
2545
2546         { 0xFF }
2547 };
2548
2549 #define ENOUGH(v,unit)          (((v)-1)/(unit)+1)
2550 #define EZ(v,unit)              ((v)?ENOUGH(v,unit):0)
2551
2552 static void ata_timing_quantize(const struct ata_timing *t, struct ata_timing *q, int T, int UT)
2553 {
2554         q->setup   = EZ(t->setup   * 1000,  T);
2555         q->act8b   = EZ(t->act8b   * 1000,  T);
2556         q->rec8b   = EZ(t->rec8b   * 1000,  T);
2557         q->cyc8b   = EZ(t->cyc8b   * 1000,  T);
2558         q->active  = EZ(t->active  * 1000,  T);
2559         q->recover = EZ(t->recover * 1000,  T);
2560         q->cycle   = EZ(t->cycle   * 1000,  T);
2561         q->udma    = EZ(t->udma    * 1000, UT);
2562 }
2563
2564 void ata_timing_merge(const struct ata_timing *a, const struct ata_timing *b,
2565                       struct ata_timing *m, unsigned int what)
2566 {
2567         if (what & ATA_TIMING_SETUP  ) m->setup   = max(a->setup,   b->setup);
2568         if (what & ATA_TIMING_ACT8B  ) m->act8b   = max(a->act8b,   b->act8b);
2569         if (what & ATA_TIMING_REC8B  ) m->rec8b   = max(a->rec8b,   b->rec8b);
2570         if (what & ATA_TIMING_CYC8B  ) m->cyc8b   = max(a->cyc8b,   b->cyc8b);
2571         if (what & ATA_TIMING_ACTIVE ) m->active  = max(a->active,  b->active);
2572         if (what & ATA_TIMING_RECOVER) m->recover = max(a->recover, b->recover);
2573         if (what & ATA_TIMING_CYCLE  ) m->cycle   = max(a->cycle,   b->cycle);
2574         if (what & ATA_TIMING_UDMA   ) m->udma    = max(a->udma,    b->udma);
2575 }
2576
2577 static const struct ata_timing* ata_timing_find_mode(unsigned short speed)
2578 {
2579         const struct ata_timing *t;
2580
2581         for (t = ata_timing; t->mode != speed; t++)
2582                 if (t->mode == 0xFF)
2583                         return NULL;
2584         return t;
2585 }
2586
2587 int ata_timing_compute(struct ata_device *adev, unsigned short speed,
2588                        struct ata_timing *t, int T, int UT)
2589 {
2590         const struct ata_timing *s;
2591         struct ata_timing p;
2592
2593         /*
2594          * Find the mode.
2595          */
2596
2597         if (!(s = ata_timing_find_mode(speed)))
2598                 return -EINVAL;
2599
2600         memcpy(t, s, sizeof(*s));
2601
2602         /*
2603          * If the drive is an EIDE drive, it can tell us it needs extended
2604          * PIO/MW_DMA cycle timing.
2605          */
2606
2607         if (adev->id[ATA_ID_FIELD_VALID] & 2) { /* EIDE drive */
2608                 memset(&p, 0, sizeof(p));
2609                 if(speed >= XFER_PIO_0 && speed <= XFER_SW_DMA_0) {
2610                         if (speed <= XFER_PIO_2) p.cycle = p.cyc8b = adev->id[ATA_ID_EIDE_PIO];
2611                                             else p.cycle = p.cyc8b = adev->id[ATA_ID_EIDE_PIO_IORDY];
2612                 } else if(speed >= XFER_MW_DMA_0 && speed <= XFER_MW_DMA_2) {
2613                         p.cycle = adev->id[ATA_ID_EIDE_DMA_MIN];
2614                 }
2615                 ata_timing_merge(&p, t, t, ATA_TIMING_CYCLE | ATA_TIMING_CYC8B);
2616         }
2617
2618         /*
2619          * Convert the timing to bus clock counts.
2620          */
2621
2622         ata_timing_quantize(t, t, T, UT);
2623
2624         /*
2625          * Even in DMA/UDMA modes we still use PIO access for IDENTIFY,
2626          * S.M.A.R.T * and some other commands. We have to ensure that the
2627          * DMA cycle timing is slower/equal than the fastest PIO timing.
2628          */
2629
2630         if (speed > XFER_PIO_6) {
2631                 ata_timing_compute(adev, adev->pio_mode, &p, T, UT);
2632                 ata_timing_merge(&p, t, t, ATA_TIMING_ALL);
2633         }
2634
2635         /*
2636          * Lengthen active & recovery time so that cycle time is correct.
2637          */
2638
2639         if (t->act8b + t->rec8b < t->cyc8b) {
2640                 t->act8b += (t->cyc8b - (t->act8b + t->rec8b)) / 2;
2641                 t->rec8b = t->cyc8b - t->act8b;
2642         }
2643
2644         if (t->active + t->recover < t->cycle) {
2645                 t->active += (t->cycle - (t->active + t->recover)) / 2;
2646                 t->recover = t->cycle - t->active;
2647         }
2648
2649         /* In a few cases quantisation may produce enough errors to
2650            leave t->cycle too low for the sum of active and recovery
2651            if so we must correct this */
2652         if (t->active + t->recover > t->cycle)
2653                 t->cycle = t->active + t->recover;
2654
2655         return 0;
2656 }
2657
2658 /**
2659  *      ata_down_xfermask_limit - adjust dev xfer masks downward
2660  *      @dev: Device to adjust xfer masks
2661  *      @sel: ATA_DNXFER_* selector
2662  *
2663  *      Adjust xfer masks of @dev downward.  Note that this function
2664  *      does not apply the change.  Invoking ata_set_mode() afterwards
2665  *      will apply the limit.
2666  *
2667  *      LOCKING:
2668  *      Inherited from caller.
2669  *
2670  *      RETURNS:
2671  *      0 on success, negative errno on failure
2672  */
2673 int ata_down_xfermask_limit(struct ata_device *dev, unsigned int sel)
2674 {
2675         char buf[32];
2676         unsigned int orig_mask, xfer_mask;
2677         unsigned int pio_mask, mwdma_mask, udma_mask;
2678         int quiet, highbit;
2679
2680         quiet = !!(sel & ATA_DNXFER_QUIET);
2681         sel &= ~ATA_DNXFER_QUIET;
2682
2683         xfer_mask = orig_mask = ata_pack_xfermask(dev->pio_mask,
2684                                                   dev->mwdma_mask,
2685                                                   dev->udma_mask);
2686         ata_unpack_xfermask(xfer_mask, &pio_mask, &mwdma_mask, &udma_mask);
2687
2688         switch (sel) {
2689         case ATA_DNXFER_PIO:
2690                 highbit = fls(pio_mask) - 1;
2691                 pio_mask &= ~(1 << highbit);
2692                 break;
2693
2694         case ATA_DNXFER_DMA:
2695                 if (udma_mask) {
2696                         highbit = fls(udma_mask) - 1;
2697                         udma_mask &= ~(1 << highbit);
2698                         if (!udma_mask)
2699                                 return -ENOENT;
2700                 } else if (mwdma_mask) {
2701                         highbit = fls(mwdma_mask) - 1;
2702                         mwdma_mask &= ~(1 << highbit);
2703                         if (!mwdma_mask)
2704                                 return -ENOENT;
2705                 }
2706                 break;
2707
2708         case ATA_DNXFER_40C:
2709                 udma_mask &= ATA_UDMA_MASK_40C;
2710                 break;
2711
2712         case ATA_DNXFER_FORCE_PIO0:
2713                 pio_mask &= 1;
2714         case ATA_DNXFER_FORCE_PIO:
2715                 mwdma_mask = 0;
2716                 udma_mask = 0;
2717                 break;
2718
2719         default:
2720                 BUG();
2721         }
2722
2723         xfer_mask &= ata_pack_xfermask(pio_mask, mwdma_mask, udma_mask);
2724
2725         if (!(xfer_mask & ATA_MASK_PIO) || xfer_mask == orig_mask)
2726                 return -ENOENT;
2727
2728         if (!quiet) {
2729                 if (xfer_mask & (ATA_MASK_MWDMA | ATA_MASK_UDMA))
2730                         snprintf(buf, sizeof(buf), "%s:%s",
2731                                  ata_mode_string(xfer_mask),
2732                                  ata_mode_string(xfer_mask & ATA_MASK_PIO));
2733                 else
2734                         snprintf(buf, sizeof(buf), "%s",
2735                                  ata_mode_string(xfer_mask));
2736
2737                 ata_dev_printk(dev, KERN_WARNING,
2738                                "limiting speed to %s\n", buf);
2739         }
2740
2741         ata_unpack_xfermask(xfer_mask, &dev->pio_mask, &dev->mwdma_mask,
2742                             &dev->udma_mask);
2743
2744         return 0;
2745 }
2746
2747 static int ata_dev_set_mode(struct ata_device *dev)
2748 {
2749         struct ata_eh_context *ehc = &dev->link->eh_context;
2750         unsigned int err_mask;
2751         int rc;
2752
2753         dev->flags &= ~ATA_DFLAG_PIO;
2754         if (dev->xfer_shift == ATA_SHIFT_PIO)
2755                 dev->flags |= ATA_DFLAG_PIO;
2756
2757         err_mask = ata_dev_set_xfermode(dev);
2758         /* Old CFA may refuse this command, which is just fine */
2759         if (dev->xfer_shift == ATA_SHIFT_PIO && ata_id_is_cfa(dev->id))
2760                 err_mask &= ~AC_ERR_DEV;
2761
2762         if (err_mask) {
2763                 ata_dev_printk(dev, KERN_ERR, "failed to set xfermode "
2764                                "(err_mask=0x%x)\n", err_mask);
2765                 return -EIO;
2766         }
2767
2768         ehc->i.flags |= ATA_EHI_POST_SETMODE;
2769         rc = ata_dev_revalidate(dev, 0);
2770         ehc->i.flags &= ~ATA_EHI_POST_SETMODE;
2771         if (rc)
2772                 return rc;
2773
2774         DPRINTK("xfer_shift=%u, xfer_mode=0x%x\n",
2775                 dev->xfer_shift, (int)dev->xfer_mode);
2776
2777         ata_dev_printk(dev, KERN_INFO, "configured for %s\n",
2778                        ata_mode_string(ata_xfer_mode2mask(dev->xfer_mode)));
2779         return 0;
2780 }
2781
2782 /**
2783  *      ata_do_set_mode - Program timings and issue SET FEATURES - XFER
2784  *      @ap: port on which timings will be programmed
2785  *      @r_failed_dev: out paramter for failed device
2786  *
2787  *      Standard implementation of the function used to tune and set
2788  *      ATA device disk transfer mode (PIO3, UDMA6, etc.).  If
2789  *      ata_dev_set_mode() fails, pointer to the failing device is
2790  *      returned in @r_failed_dev.
2791  *
2792  *      LOCKING:
2793  *      PCI/etc. bus probe sem.
2794  *
2795  *      RETURNS:
2796  *      0 on success, negative errno otherwise
2797  */
2798
2799 int ata_do_set_mode(struct ata_port *ap, struct ata_device **r_failed_dev)
2800 {
2801         struct ata_link *link = &ap->link;
2802         struct ata_device *dev;
2803         int rc = 0, used_dma = 0, found = 0;
2804
2805         /* step 1: calculate xfer_mask */
2806         ata_link_for_each_dev(dev, link) {
2807                 unsigned int pio_mask, dma_mask;
2808
2809                 if (!ata_dev_enabled(dev))
2810                         continue;
2811
2812                 ata_dev_xfermask(dev);
2813
2814                 pio_mask = ata_pack_xfermask(dev->pio_mask, 0, 0);
2815                 dma_mask = ata_pack_xfermask(0, dev->mwdma_mask, dev->udma_mask);
2816                 dev->pio_mode = ata_xfer_mask2mode(pio_mask);
2817                 dev->dma_mode = ata_xfer_mask2mode(dma_mask);
2818
2819                 found = 1;
2820                 if (dev->dma_mode)
2821                         used_dma = 1;
2822         }
2823         if (!found)
2824                 goto out;
2825
2826         /* step 2: always set host PIO timings */
2827         ata_link_for_each_dev(dev, link) {
2828                 if (!ata_dev_enabled(dev))
2829                         continue;
2830
2831                 if (!dev->pio_mode) {
2832                         ata_dev_printk(dev, KERN_WARNING, "no PIO support\n");
2833                         rc = -EINVAL;
2834                         goto out;
2835                 }
2836
2837                 dev->xfer_mode = dev->pio_mode;
2838                 dev->xfer_shift = ATA_SHIFT_PIO;
2839                 if (ap->ops->set_piomode)
2840                         ap->ops->set_piomode(ap, dev);
2841         }
2842
2843         /* step 3: set host DMA timings */
2844         ata_link_for_each_dev(dev, link) {
2845                 if (!ata_dev_enabled(dev) || !dev->dma_mode)
2846                         continue;
2847
2848                 dev->xfer_mode = dev->dma_mode;
2849                 dev->xfer_shift = ata_xfer_mode2shift(dev->dma_mode);
2850                 if (ap->ops->set_dmamode)
2851                         ap->ops->set_dmamode(ap, dev);
2852         }
2853
2854         /* step 4: update devices' xfer mode */
2855         ata_link_for_each_dev(dev, link) {
2856                 /* don't update suspended devices' xfer mode */
2857                 if (!ata_dev_enabled(dev))
2858                         continue;
2859
2860                 rc = ata_dev_set_mode(dev);
2861                 if (rc)
2862                         goto out;
2863         }
2864
2865         /* Record simplex status. If we selected DMA then the other
2866          * host channels are not permitted to do so.
2867          */
2868         if (used_dma && (ap->host->flags & ATA_HOST_SIMPLEX))
2869                 ap->host->simplex_claimed = ap;
2870
2871  out:
2872         if (rc)
2873                 *r_failed_dev = dev;
2874         return rc;
2875 }
2876
2877 /**
2878  *      ata_set_mode - Program timings and issue SET FEATURES - XFER
2879  *      @ap: port on which timings will be programmed
2880  *      @r_failed_dev: out paramter for failed device
2881  *
2882  *      Set ATA device disk transfer mode (PIO3, UDMA6, etc.).  If
2883  *      ata_set_mode() fails, pointer to the failing device is
2884  *      returned in @r_failed_dev.
2885  *
2886  *      LOCKING:
2887  *      PCI/etc. bus probe sem.
2888  *
2889  *      RETURNS:
2890  *      0 on success, negative errno otherwise
2891  */
2892 int ata_set_mode(struct ata_port *ap, struct ata_device **r_failed_dev)
2893 {
2894         /* has private set_mode? */
2895         if (ap->ops->set_mode)
2896                 return ap->ops->set_mode(ap, r_failed_dev);
2897         return ata_do_set_mode(ap, r_failed_dev);
2898 }
2899
2900 /**
2901  *      ata_tf_to_host - issue ATA taskfile to host controller
2902  *      @ap: port to which command is being issued
2903  *      @tf: ATA taskfile register set
2904  *
2905  *      Issues ATA taskfile register set to ATA host controller,
2906  *      with proper synchronization with interrupt handler and
2907  *      other threads.
2908  *
2909  *      LOCKING:
2910  *      spin_lock_irqsave(host lock)
2911  */
2912
2913 static inline void ata_tf_to_host(struct ata_port *ap,
2914                                   const struct ata_taskfile *tf)
2915 {
2916         ap->ops->tf_load(ap, tf);
2917         ap->ops->exec_command(ap, tf);
2918 }
2919
2920 /**
2921  *      ata_busy_sleep - sleep until BSY clears, or timeout
2922  *      @ap: port containing status register to be polled
2923  *      @tmout_pat: impatience timeout
2924  *      @tmout: overall timeout
2925  *
2926  *      Sleep until ATA Status register bit BSY clears,
2927  *      or a timeout occurs.
2928  *
2929  *      LOCKING:
2930  *      Kernel thread context (may sleep).
2931  *
2932  *      RETURNS:
2933  *      0 on success, -errno otherwise.
2934  */
2935 int ata_busy_sleep(struct ata_port *ap,
2936                    unsigned long tmout_pat, unsigned long tmout)
2937 {
2938         unsigned long timer_start, timeout;
2939         u8 status;
2940
2941         status = ata_busy_wait(ap, ATA_BUSY, 300);
2942         timer_start = jiffies;
2943         timeout = timer_start + tmout_pat;
2944         while (status != 0xff && (status & ATA_BUSY) &&
2945                time_before(jiffies, timeout)) {
2946                 msleep(50);
2947                 status = ata_busy_wait(ap, ATA_BUSY, 3);
2948         }
2949
2950         if (status != 0xff && (status & ATA_BUSY))
2951                 ata_port_printk(ap, KERN_WARNING,
2952                                 "port is slow to respond, please be patient "
2953                                 "(Status 0x%x)\n", status);
2954
2955         timeout = timer_start + tmout;
2956         while (status != 0xff && (status & ATA_BUSY) &&
2957                time_before(jiffies, timeout)) {
2958                 msleep(50);
2959                 status = ata_chk_status(ap);
2960         }
2961
2962         if (status == 0xff)
2963                 return -ENODEV;
2964
2965         if (status & ATA_BUSY) {
2966                 ata_port_printk(ap, KERN_ERR, "port failed to respond "
2967                                 "(%lu secs, Status 0x%x)\n",
2968                                 tmout / HZ, status);
2969                 return -EBUSY;
2970         }
2971
2972         return 0;
2973 }
2974
2975 /**
2976  *      ata_wait_ready - sleep until BSY clears, or timeout
2977  *      @ap: port containing status register to be polled
2978  *      @deadline: deadline jiffies for the operation
2979  *
2980  *      Sleep until ATA Status register bit BSY clears, or timeout
2981  *      occurs.
2982  *
2983  *      LOCKING:
2984  *      Kernel thread context (may sleep).
2985  *
2986  *      RETURNS:
2987  *      0 on success, -errno otherwise.
2988  */
2989 int ata_wait_ready(struct ata_port *ap, unsigned long deadline)
2990 {
2991         unsigned long start = jiffies;
2992         int warned = 0;
2993
2994         while (1) {
2995                 u8 status = ata_chk_status(ap);
2996                 unsigned long now = jiffies;
2997
2998                 if (!(status & ATA_BUSY))
2999                         return 0;
3000                 if (!ata_port_online(ap) && status == 0xff)
3001                         return -ENODEV;
3002                 if (time_after(now, deadline))
3003                         return -EBUSY;
3004
3005                 if (!warned && time_after(now, start + 5 * HZ) &&
3006                     (deadline - now > 3 * HZ)) {
3007                         ata_port_printk(ap, KERN_WARNING,
3008                                 "port is slow to respond, please be patient "
3009                                 "(Status 0x%x)\n", status);
3010                         warned = 1;
3011                 }
3012
3013                 msleep(50);
3014         }
3015 }
3016
3017 static int ata_bus_post_reset(struct ata_port *ap, unsigned int devmask,
3018                               unsigned long deadline)
3019 {
3020         struct ata_ioports *ioaddr = &ap->ioaddr;
3021         unsigned int dev0 = devmask & (1 << 0);
3022         unsigned int dev1 = devmask & (1 << 1);
3023         int rc, ret = 0;
3024
3025         /* if device 0 was found in ata_devchk, wait for its
3026          * BSY bit to clear
3027          */
3028         if (dev0) {
3029                 rc = ata_wait_ready(ap, deadline);
3030                 if (rc) {
3031                         if (rc != -ENODEV)
3032                                 return rc;
3033                         ret = rc;
3034                 }
3035         }
3036
3037         /* if device 1 was found in ata_devchk, wait for register
3038          * access briefly, then wait for BSY to clear.
3039          */
3040         if (dev1) {
3041                 int i;
3042
3043                 ap->ops->dev_select(ap, 1);
3044
3045                 /* Wait for register access.  Some ATAPI devices fail
3046                  * to set nsect/lbal after reset, so don't waste too
3047                  * much time on it.  We're gonna wait for !BSY anyway.
3048                  */
3049                 for (i = 0; i < 2; i++) {
3050                         u8 nsect, lbal;
3051
3052                         nsect = ioread8(ioaddr->nsect_addr);
3053                         lbal = ioread8(ioaddr->lbal_addr);
3054                         if ((nsect == 1) && (lbal == 1))
3055                                 break;
3056                         msleep(50);     /* give drive a breather */
3057                 }
3058
3059                 rc = ata_wait_ready(ap, deadline);
3060                 if (rc) {
3061                         if (rc != -ENODEV)
3062                                 return rc;
3063                         ret = rc;
3064                 }
3065         }
3066
3067         /* is all this really necessary? */
3068         ap->ops->dev_select(ap, 0);
3069         if (dev1)
3070                 ap->ops->dev_select(ap, 1);
3071         if (dev0)
3072                 ap->ops->dev_select(ap, 0);
3073
3074         return ret;
3075 }
3076
3077 static int ata_bus_softreset(struct ata_port *ap, unsigned int devmask,
3078                              unsigned long deadline)
3079 {
3080         struct ata_ioports *ioaddr = &ap->ioaddr;
3081
3082         DPRINTK("ata%u: bus reset via SRST\n", ap->print_id);
3083
3084         /* software reset.  causes dev0 to be selected */
3085         iowrite8(ap->ctl, ioaddr->ctl_addr);
3086         udelay(20);     /* FIXME: flush */
3087         iowrite8(ap->ctl | ATA_SRST, ioaddr->ctl_addr);
3088         udelay(20);     /* FIXME: flush */
3089         iowrite8(ap->ctl, ioaddr->ctl_addr);
3090
3091         /* spec mandates ">= 2ms" before checking status.
3092          * We wait 150ms, because that was the magic delay used for
3093          * ATAPI devices in Hale Landis's ATADRVR, for the period of time
3094          * between when the ATA command register is written, and then
3095          * status is checked.  Because waiting for "a while" before
3096          * checking status is fine, post SRST, we perform this magic
3097          * delay here as well.
3098          *
3099          * Old drivers/ide uses the 2mS rule and then waits for ready
3100          */
3101         msleep(150);
3102
3103         /* Before we perform post reset processing we want to see if
3104          * the bus shows 0xFF because the odd clown forgets the D7
3105          * pulldown resistor.
3106          */
3107         if (ata_check_status(ap) == 0xFF)
3108                 return -ENODEV;
3109
3110         return ata_bus_post_reset(ap, devmask, deadline);
3111 }
3112
3113 /**
3114  *      ata_bus_reset - reset host port and associated ATA channel
3115  *      @ap: port to reset
3116  *
3117  *      This is typically the first time we actually start issuing
3118  *      commands to the ATA channel.  We wait for BSY to clear, then
3119  *      issue EXECUTE DEVICE DIAGNOSTIC command, polling for its
3120  *      result.  Determine what devices, if any, are on the channel
3121  *      by looking at the device 0/1 error register.  Look at the signature
3122  *      stored in each device's taskfile registers, to determine if
3123  *      the device is ATA or ATAPI.
3124  *
3125  *      LOCKING:
3126  *      PCI/etc. bus probe sem.
3127  *      Obtains host lock.
3128  *
3129  *      SIDE EFFECTS:
3130  *      Sets ATA_FLAG_DISABLED if bus reset fails.
3131  */
3132
3133 void ata_bus_reset(struct ata_port *ap)
3134 {
3135         struct ata_device *device = ap->link.device;
3136         struct ata_ioports *ioaddr = &ap->ioaddr;
3137         unsigned int slave_possible = ap->flags & ATA_FLAG_SLAVE_POSS;
3138         u8 err;
3139         unsigned int dev0, dev1 = 0, devmask = 0;
3140         int rc;
3141
3142         DPRINTK("ENTER, host %u, port %u\n", ap->print_id, ap->port_no);
3143
3144         /* determine if device 0/1 are present */
3145         if (ap->flags & ATA_FLAG_SATA_RESET)
3146                 dev0 = 1;
3147         else {
3148                 dev0 = ata_devchk(ap, 0);
3149                 if (slave_possible)
3150                         dev1 = ata_devchk(ap, 1);
3151         }
3152
3153         if (dev0)
3154                 devmask |= (1 << 0);
3155         if (dev1)
3156                 devmask |= (1 << 1);
3157
3158         /* select device 0 again */
3159         ap->ops->dev_select(ap, 0);
3160
3161         /* issue bus reset */
3162         if (ap->flags & ATA_FLAG_SRST) {
3163                 rc = ata_bus_softreset(ap, devmask, jiffies + 40 * HZ);
3164                 if (rc && rc != -ENODEV)
3165                         goto err_out;
3166         }
3167
3168         /*
3169          * determine by signature whether we have ATA or ATAPI devices
3170          */
3171         device[0].class = ata_dev_try_classify(ap, 0, &err);
3172         if ((slave_possible) && (err != 0x81))
3173                 device[1].class = ata_dev_try_classify(ap, 1, &err);
3174
3175         /* is double-select really necessary? */
3176         if (device[1].class != ATA_DEV_NONE)
3177                 ap->ops->dev_select(ap, 1);
3178         if (device[0].class != ATA_DEV_NONE)
3179                 ap->ops->dev_select(ap, 0);
3180
3181         /* if no devices were detected, disable this port */
3182         if ((device[0].class == ATA_DEV_NONE) &&
3183             (device[1].class == ATA_DEV_NONE))
3184                 goto err_out;
3185
3186         if (ap->flags & (ATA_FLAG_SATA_RESET | ATA_FLAG_SRST)) {
3187                 /* set up device control for ATA_FLAG_SATA_RESET */
3188                 iowrite8(ap->ctl, ioaddr->ctl_addr);
3189         }
3190
3191         DPRINTK("EXIT\n");
3192         return;
3193
3194 err_out:
3195         ata_port_printk(ap, KERN_ERR, "disabling port\n");
3196         ap->ops->port_disable(ap);
3197
3198         DPRINTK("EXIT\n");
3199 }
3200
3201 /**
3202  *      sata_phy_debounce - debounce SATA phy status
3203  *      @ap: ATA port to debounce SATA phy status for
3204  *      @params: timing parameters { interval, duratinon, timeout } in msec
3205  *      @deadline: deadline jiffies for the operation
3206  *
3207  *      Make sure SStatus of @ap reaches stable state, determined by
3208  *      holding the same value where DET is not 1 for @duration polled
3209  *      every @interval, before @timeout.  Timeout constraints the
3210  *      beginning of the stable state.  Because DET gets stuck at 1 on
3211  *      some controllers after hot unplugging, this functions waits
3212  *      until timeout then returns 0 if DET is stable at 1.
3213  *
3214  *      @timeout is further limited by @deadline.  The sooner of the
3215  *      two is used.
3216  *
3217  *      LOCKING:
3218  *      Kernel thread context (may sleep)
3219  *
3220  *      RETURNS:
3221  *      0 on success, -errno on failure.
3222  */
3223 int sata_phy_debounce(struct ata_port *ap, const unsigned long *params,
3224                       unsigned long deadline)
3225 {
3226         unsigned long interval_msec = params[0];
3227         unsigned long duration = msecs_to_jiffies(params[1]);
3228         unsigned long last_jiffies, t;
3229         u32 last, cur;
3230         int rc;
3231
3232         t = jiffies + msecs_to_jiffies(params[2]);
3233         if (time_before(t, deadline))
3234                 deadline = t;
3235
3236         if ((rc = sata_scr_read(ap, SCR_STATUS, &cur)))
3237                 return rc;
3238         cur &= 0xf;
3239
3240         last = cur;
3241         last_jiffies = jiffies;
3242
3243         while (1) {
3244                 msleep(interval_msec);
3245                 if ((rc = sata_scr_read(ap, SCR_STATUS, &cur)))
3246                         return rc;
3247                 cur &= 0xf;
3248
3249                 /* DET stable? */
3250                 if (cur == last) {
3251                         if (cur == 1 && time_before(jiffies, deadline))
3252                                 continue;
3253                         if (time_after(jiffies, last_jiffies + duration))
3254                                 return 0;
3255                         continue;
3256                 }
3257
3258                 /* unstable, start over */
3259                 last = cur;
3260                 last_jiffies = jiffies;
3261
3262                 /* Check deadline.  If debouncing failed, return
3263                  * -EPIPE to tell upper layer to lower link speed.
3264                  */
3265                 if (time_after(jiffies, deadline))
3266                         return -EPIPE;
3267         }
3268 }
3269
3270 /**
3271  *      sata_phy_resume - resume SATA phy
3272  *      @ap: ATA port to resume SATA phy for
3273  *      @params: timing parameters { interval, duratinon, timeout } in msec
3274  *      @deadline: deadline jiffies for the operation
3275  *
3276  *      Resume SATA phy of @ap and debounce it.
3277  *
3278  *      LOCKING:
3279  *      Kernel thread context (may sleep)
3280  *
3281  *      RETURNS:
3282  *      0 on success, -errno on failure.
3283  */
3284 int sata_phy_resume(struct ata_port *ap, const unsigned long *params,
3285                     unsigned long deadline)
3286 {
3287         u32 scontrol;
3288         int rc;
3289
3290         if ((rc = sata_scr_read(ap, SCR_CONTROL, &scontrol)))
3291                 return rc;
3292
3293         scontrol = (scontrol & 0x0f0) | 0x300;
3294
3295         if ((rc = sata_scr_write(ap, SCR_CONTROL, scontrol)))
3296                 return rc;
3297
3298         /* Some PHYs react badly if SStatus is pounded immediately
3299          * after resuming.  Delay 200ms before debouncing.
3300          */
3301         msleep(200);
3302
3303         return sata_phy_debounce(ap, params, deadline);
3304 }
3305
3306 /**
3307  *      ata_std_prereset - prepare for reset
3308  *      @ap: ATA port to be reset
3309  *      @deadline: deadline jiffies for the operation
3310  *
3311  *      @ap is about to be reset.  Initialize it.  Failure from
3312  *      prereset makes libata abort whole reset sequence and give up
3313  *      that port, so prereset should be best-effort.  It does its
3314  *      best to prepare for reset sequence but if things go wrong, it
3315  *      should just whine, not fail.
3316  *
3317  *      LOCKING:
3318  *      Kernel thread context (may sleep)
3319  *
3320  *      RETURNS:
3321  *      0 on success, -errno otherwise.
3322  */
3323 int ata_std_prereset(struct ata_port *ap, unsigned long deadline)
3324 {
3325         struct ata_eh_context *ehc = &ap->link.eh_context;
3326         const unsigned long *timing = sata_ehc_deb_timing(ehc);
3327         int rc;
3328
3329         /* handle link resume */
3330         if ((ehc->i.flags & ATA_EHI_RESUME_LINK) &&
3331             (ap->flags & ATA_FLAG_HRST_TO_RESUME))
3332                 ehc->i.action |= ATA_EH_HARDRESET;
3333
3334         /* if we're about to do hardreset, nothing more to do */
3335         if (ehc->i.action & ATA_EH_HARDRESET)
3336                 return 0;
3337
3338         /* if SATA, resume phy */
3339         if (ap->flags & ATA_FLAG_SATA) {
3340                 rc = sata_phy_resume(ap, timing, deadline);
3341                 /* whine about phy resume failure but proceed */
3342                 if (rc && rc != -EOPNOTSUPP)
3343                         ata_port_printk(ap, KERN_WARNING, "failed to resume "
3344                                         "link for reset (errno=%d)\n", rc);
3345         }
3346
3347         /* Wait for !BSY if the controller can wait for the first D2H
3348          * Reg FIS and we don't know that no device is attached.
3349          */
3350         if (!(ap->flags & ATA_FLAG_SKIP_D2H_BSY) && !ata_port_offline(ap)) {
3351                 rc = ata_wait_ready(ap, deadline);
3352                 if (rc && rc != -ENODEV) {
3353                         ata_port_printk(ap, KERN_WARNING, "device not ready "
3354                                         "(errno=%d), forcing hardreset\n", rc);
3355                         ehc->i.action |= ATA_EH_HARDRESET;
3356                 }
3357         }
3358
3359         return 0;
3360 }
3361
3362 /**
3363  *      ata_std_softreset - reset host port via ATA SRST
3364  *      @ap: port to reset
3365  *      @classes: resulting classes of attached devices
3366  *      @deadline: deadline jiffies for the operation
3367  *
3368  *      Reset host port using ATA SRST.
3369  *
3370  *      LOCKING:
3371  *      Kernel thread context (may sleep)
3372  *
3373  *      RETURNS:
3374  *      0 on success, -errno otherwise.
3375  */
3376 int ata_std_softreset(struct ata_port *ap, unsigned int *classes,
3377                       unsigned long deadline)
3378 {
3379         unsigned int slave_possible = ap->flags & ATA_FLAG_SLAVE_POSS;
3380         unsigned int devmask = 0;
3381         int rc;
3382         u8 err;
3383
3384         DPRINTK("ENTER\n");
3385
3386         if (ata_port_offline(ap)) {
3387                 classes[0] = ATA_DEV_NONE;
3388                 goto out;
3389         }
3390
3391         /* determine if device 0/1 are present */
3392         if (ata_devchk(ap, 0))
3393                 devmask |= (1 << 0);
3394         if (slave_possible && ata_devchk(ap, 1))
3395                 devmask |= (1 << 1);
3396
3397         /* select device 0 again */
3398         ap->ops->dev_select(ap, 0);
3399
3400         /* issue bus reset */
3401         DPRINTK("about to softreset, devmask=%x\n", devmask);
3402         rc = ata_bus_softreset(ap, devmask, deadline);
3403         /* if link is occupied, -ENODEV too is an error */
3404         if (rc && (rc != -ENODEV || sata_scr_valid(ap))) {
3405                 ata_port_printk(ap, KERN_ERR, "SRST failed (errno=%d)\n", rc);
3406                 return rc;
3407         }
3408
3409         /* determine by signature whether we have ATA or ATAPI devices */
3410         classes[0] = ata_dev_try_classify(ap, 0, &err);
3411         if (slave_possible && err != 0x81)
3412                 classes[1] = ata_dev_try_classify(ap, 1, &err);
3413
3414  out:
3415         DPRINTK("EXIT, classes[0]=%u [1]=%u\n", classes[0], classes[1]);
3416         return 0;
3417 }
3418
3419 /**
3420  *      sata_port_hardreset - reset port via SATA phy reset
3421  *      @ap: port to reset
3422  *      @timing: timing parameters { interval, duratinon, timeout } in msec
3423  *      @deadline: deadline jiffies for the operation
3424  *
3425  *      SATA phy-reset host port using DET bits of SControl register.
3426  *
3427  *      LOCKING:
3428  *      Kernel thread context (may sleep)
3429  *
3430  *      RETURNS:
3431  *      0 on success, -errno otherwise.
3432  */
3433 int sata_port_hardreset(struct ata_port *ap, const unsigned long *timing,
3434                         unsigned long deadline)
3435 {
3436         u32 scontrol;
3437         int rc;
3438
3439         DPRINTK("ENTER\n");
3440
3441         if (sata_set_spd_needed(ap)) {
3442                 /* SATA spec says nothing about how to reconfigure
3443                  * spd.  To be on the safe side, turn off phy during
3444                  * reconfiguration.  This works for at least ICH7 AHCI
3445                  * and Sil3124.
3446                  */
3447                 if ((rc = sata_scr_read(ap, SCR_CONTROL, &scontrol)))
3448                         goto out;
3449
3450                 scontrol = (scontrol & 0x0f0) | 0x304;
3451
3452                 if ((rc = sata_scr_write(ap, SCR_CONTROL, scontrol)))
3453                         goto out;
3454
3455                 sata_set_spd(ap);
3456         }
3457
3458         /* issue phy wake/reset */
3459         if ((rc = sata_scr_read(ap, SCR_CONTROL, &scontrol)))
3460                 goto out;
3461
3462         scontrol = (scontrol & 0x0f0) | 0x301;
3463
3464         if ((rc = sata_scr_write_flush(ap, SCR_CONTROL, scontrol)))
3465                 goto out;
3466
3467         /* Couldn't find anything in SATA I/II specs, but AHCI-1.1
3468          * 10.4.2 says at least 1 ms.
3469          */
3470         msleep(1);
3471
3472         /* bring phy back */
3473         rc = sata_phy_resume(ap, timing, deadline);
3474  out:
3475         DPRINTK("EXIT, rc=%d\n", rc);
3476         return rc;
3477 }
3478
3479 /**
3480  *      sata_std_hardreset - reset host port via SATA phy reset
3481  *      @ap: port to reset
3482  *      @class: resulting class of attached device
3483  *      @deadline: deadline jiffies for the operation
3484  *
3485  *      SATA phy-reset host port using DET bits of SControl register,
3486  *      wait for !BSY and classify the attached device.
3487  *
3488  *      LOCKING:
3489  *      Kernel thread context (may sleep)
3490  *
3491  *      RETURNS:
3492  *      0 on success, -errno otherwise.
3493  */
3494 int sata_std_hardreset(struct ata_port *ap, unsigned int *class,
3495                        unsigned long deadline)
3496 {
3497         const unsigned long *timing = sata_ehc_deb_timing(&ap->link.eh_context);
3498         int rc;
3499
3500         DPRINTK("ENTER\n");
3501
3502         /* do hardreset */
3503         rc = sata_port_hardreset(ap, timing, deadline);
3504         if (rc) {
3505                 ata_port_printk(ap, KERN_ERR,
3506                                 "COMRESET failed (errno=%d)\n", rc);
3507                 return rc;
3508         }
3509
3510         /* TODO: phy layer with polling, timeouts, etc. */
3511         if (ata_port_offline(ap)) {
3512                 *class = ATA_DEV_NONE;
3513                 DPRINTK("EXIT, link offline\n");
3514                 return 0;
3515         }
3516
3517         /* wait a while before checking status, see SRST for more info */
3518         msleep(150);
3519
3520         rc = ata_wait_ready(ap, deadline);
3521         /* link occupied, -ENODEV too is an error */
3522         if (rc) {
3523                 ata_port_printk(ap, KERN_ERR,
3524                                 "COMRESET failed (errno=%d)\n", rc);
3525                 return rc;
3526         }
3527
3528         ap->ops->dev_select(ap, 0);     /* probably unnecessary */
3529
3530         *class = ata_dev_try_classify(ap, 0, NULL);
3531
3532         DPRINTK("EXIT, class=%u\n", *class);
3533         return 0;
3534 }
3535
3536 /**
3537  *      ata_std_postreset - standard postreset callback
3538  *      @ap: the target ata_port
3539  *      @classes: classes of attached devices
3540  *
3541  *      This function is invoked after a successful reset.  Note that
3542  *      the device might have been reset more than once using
3543  *      different reset methods before postreset is invoked.
3544  *
3545  *      LOCKING:
3546  *      Kernel thread context (may sleep)
3547  */
3548 void ata_std_postreset(struct ata_port *ap, unsigned int *classes)
3549 {
3550         u32 serror;
3551
3552         DPRINTK("ENTER\n");
3553
3554         /* print link status */
3555         sata_print_link_status(ap);
3556
3557         /* clear SError */
3558         if (sata_scr_read(ap, SCR_ERROR, &serror) == 0)
3559                 sata_scr_write(ap, SCR_ERROR, serror);
3560
3561         /* is double-select really necessary? */
3562         if (classes[0] != ATA_DEV_NONE)
3563                 ap->ops->dev_select(ap, 1);
3564         if (classes[1] != ATA_DEV_NONE)
3565                 ap->ops->dev_select(ap, 0);
3566
3567         /* bail out if no device is present */
3568         if (classes[0] == ATA_DEV_NONE && classes[1] == ATA_DEV_NONE) {
3569                 DPRINTK("EXIT, no device\n");
3570                 return;
3571         }
3572
3573         /* set up device control */
3574         if (ap->ioaddr.ctl_addr)
3575                 iowrite8(ap->ctl, ap->ioaddr.ctl_addr);
3576
3577         DPRINTK("EXIT\n");
3578 }
3579
3580 /**
3581  *      ata_dev_same_device - Determine whether new ID matches configured device
3582  *      @dev: device to compare against
3583  *      @new_class: class of the new device
3584  *      @new_id: IDENTIFY page of the new device
3585  *
3586  *      Compare @new_class and @new_id against @dev and determine
3587  *      whether @dev is the device indicated by @new_class and
3588  *      @new_id.
3589  *
3590  *      LOCKING:
3591  *      None.
3592  *
3593  *      RETURNS:
3594  *      1 if @dev matches @new_class and @new_id, 0 otherwise.
3595  */
3596 static int ata_dev_same_device(struct ata_device *dev, unsigned int new_class,
3597                                const u16 *new_id)
3598 {
3599         const u16 *old_id = dev->id;
3600         unsigned char model[2][ATA_ID_PROD_LEN + 1];
3601         unsigned char serial[2][ATA_ID_SERNO_LEN + 1];
3602
3603         if (dev->class != new_class) {
3604                 ata_dev_printk(dev, KERN_INFO, "class mismatch %d != %d\n",
3605                                dev->class, new_class);
3606                 return 0;
3607         }
3608
3609         ata_id_c_string(old_id, model[0], ATA_ID_PROD, sizeof(model[0]));
3610         ata_id_c_string(new_id, model[1], ATA_ID_PROD, sizeof(model[1]));
3611         ata_id_c_string(old_id, serial[0], ATA_ID_SERNO, sizeof(serial[0]));
3612         ata_id_c_string(new_id, serial[1], ATA_ID_SERNO, sizeof(serial[1]));
3613
3614         if (strcmp(model[0], model[1])) {
3615                 ata_dev_printk(dev, KERN_INFO, "model number mismatch "
3616                                "'%s' != '%s'\n", model[0], model[1]);
3617                 return 0;
3618         }
3619
3620         if (strcmp(serial[0], serial[1])) {
3621                 ata_dev_printk(dev, KERN_INFO, "serial number mismatch "
3622                                "'%s' != '%s'\n", serial[0], serial[1]);
3623                 return 0;
3624         }
3625
3626         return 1;
3627 }
3628
3629 /**
3630  *      ata_dev_reread_id - Re-read IDENTIFY data
3631  *      @dev: target ATA device
3632  *      @readid_flags: read ID flags
3633  *
3634  *      Re-read IDENTIFY page and make sure @dev is still attached to
3635  *      the port.
3636  *
3637  *      LOCKING:
3638  *      Kernel thread context (may sleep)
3639  *
3640  *      RETURNS:
3641  *      0 on success, negative errno otherwise
3642  */
3643 int ata_dev_reread_id(struct ata_device *dev, unsigned int readid_flags)
3644 {
3645         unsigned int class = dev->class;
3646         u16 *id = (void *)dev->link->ap->sector_buf;
3647         int rc;
3648
3649         /* read ID data */
3650         rc = ata_dev_read_id(dev, &class, readid_flags, id);
3651         if (rc)
3652                 return rc;
3653
3654         /* is the device still there? */
3655         if (!ata_dev_same_device(dev, class, id))
3656                 return -ENODEV;
3657
3658         memcpy(dev->id, id, sizeof(id[0]) * ATA_ID_WORDS);
3659         return 0;
3660 }
3661
3662 /**
3663  *      ata_dev_revalidate - Revalidate ATA device
3664  *      @dev: device to revalidate
3665  *      @readid_flags: read ID flags
3666  *
3667  *      Re-read IDENTIFY page, make sure @dev is still attached to the
3668  *      port and reconfigure it according to the new IDENTIFY page.
3669  *
3670  *      LOCKING:
3671  *      Kernel thread context (may sleep)
3672  *
3673  *      RETURNS:
3674  *      0 on success, negative errno otherwise
3675  */
3676 int ata_dev_revalidate(struct ata_device *dev, unsigned int readid_flags)
3677 {
3678         u64 n_sectors = dev->n_sectors;
3679         int rc;
3680
3681         if (!ata_dev_enabled(dev))
3682                 return -ENODEV;
3683
3684         /* re-read ID */
3685         rc = ata_dev_reread_id(dev, readid_flags);
3686         if (rc)
3687                 goto fail;
3688
3689         /* configure device according to the new ID */
3690         rc = ata_dev_configure(dev);
3691         if (rc)
3692                 goto fail;
3693
3694         /* verify n_sectors hasn't changed */
3695         if (dev->class == ATA_DEV_ATA && n_sectors &&
3696             dev->n_sectors != n_sectors) {
3697                 ata_dev_printk(dev, KERN_INFO, "n_sectors mismatch "
3698                                "%llu != %llu\n",
3699                                (unsigned long long)n_sectors,
3700                                (unsigned long long)dev->n_sectors);
3701
3702                 /* restore original n_sectors */
3703                 dev->n_sectors = n_sectors;
3704
3705                 rc = -ENODEV;
3706                 goto fail;
3707         }
3708
3709         return 0;
3710
3711  fail:
3712         ata_dev_printk(dev, KERN_ERR, "revalidation failed (errno=%d)\n", rc);
3713         return rc;
3714 }
3715
3716 struct ata_blacklist_entry {
3717         const char *model_num;
3718         const char *model_rev;
3719         unsigned long horkage;
3720 };
3721
3722 static const struct ata_blacklist_entry ata_device_blacklist [] = {
3723         /* Devices with DMA related problems under Linux */
3724         { "WDC AC11000H",       NULL,           ATA_HORKAGE_NODMA },
3725         { "WDC AC22100H",       NULL,           ATA_HORKAGE_NODMA },
3726         { "WDC AC32500H",       NULL,           ATA_HORKAGE_NODMA },
3727         { "WDC AC33100H",       NULL,           ATA_HORKAGE_NODMA },
3728         { "WDC AC31600H",       NULL,           ATA_HORKAGE_NODMA },
3729         { "WDC AC32100H",       "24.09P07",     ATA_HORKAGE_NODMA },
3730         { "WDC AC23200L",       "21.10N21",     ATA_HORKAGE_NODMA },
3731         { "Compaq CRD-8241B",   NULL,           ATA_HORKAGE_NODMA },
3732         { "CRD-8400B",          NULL,           ATA_HORKAGE_NODMA },
3733         { "CRD-8480B",          NULL,           ATA_HORKAGE_NODMA },
3734         { "CRD-8482B",          NULL,           ATA_HORKAGE_NODMA },
3735         { "CRD-84",             NULL,           ATA_HORKAGE_NODMA },
3736         { "SanDisk SDP3B",      NULL,           ATA_HORKAGE_NODMA },
3737         { "SanDisk SDP3B-64",   NULL,           ATA_HORKAGE_NODMA },
3738         { "SANYO CD-ROM CRD",   NULL,           ATA_HORKAGE_NODMA },
3739         { "HITACHI CDR-8",      NULL,           ATA_HORKAGE_NODMA },
3740         { "HITACHI CDR-8335",   NULL,           ATA_HORKAGE_NODMA },
3741         { "HITACHI CDR-8435",   NULL,           ATA_HORKAGE_NODMA },
3742         { "Toshiba CD-ROM XM-6202B", NULL,      ATA_HORKAGE_NODMA },
3743         { "TOSHIBA CD-ROM XM-1702BC", NULL,     ATA_HORKAGE_NODMA },
3744         { "CD-532E-A",          NULL,           ATA_HORKAGE_NODMA },
3745         { "E-IDE CD-ROM CR-840",NULL,           ATA_HORKAGE_NODMA },
3746         { "CD-ROM Drive/F5A",   NULL,           ATA_HORKAGE_NODMA },
3747         { "WPI CDD-820",        NULL,           ATA_HORKAGE_NODMA },
3748         { "SAMSUNG CD-ROM SC-148C", NULL,       ATA_HORKAGE_NODMA },
3749         { "SAMSUNG CD-ROM SC",  NULL,           ATA_HORKAGE_NODMA },
3750         { "ATAPI CD-ROM DRIVE 40X MAXIMUM",NULL,ATA_HORKAGE_NODMA },
3751         { "_NEC DV5800A",       NULL,           ATA_HORKAGE_NODMA },
3752         { "SAMSUNG CD-ROM SN-124","N001",       ATA_HORKAGE_NODMA },
3753         { "Seagate STT20000A", NULL,            ATA_HORKAGE_NODMA },
3754         { "IOMEGA  ZIP 250       ATAPI", NULL,  ATA_HORKAGE_NODMA }, /* temporary fix */
3755         { "IOMEGA  ZIP 250       ATAPI       Floppy",
3756                                 NULL,           ATA_HORKAGE_NODMA },
3757
3758         /* Weird ATAPI devices */
3759         { "TORiSAN DVD-ROM DRD-N216", NULL,     ATA_HORKAGE_MAX_SEC_128 },
3760
3761         /* Devices we expect to fail diagnostics */
3762
3763         /* Devices where NCQ should be avoided */
3764         /* NCQ is slow */
3765         { "WDC WD740ADFD-00",   NULL,           ATA_HORKAGE_NONCQ },
3766         /* http://thread.gmane.org/gmane.linux.ide/14907 */
3767         { "FUJITSU MHT2060BH",  NULL,           ATA_HORKAGE_NONCQ },
3768         /* NCQ is broken */
3769         { "Maxtor 6L250S0",     "BANC1G10",     ATA_HORKAGE_NONCQ },
3770         { "Maxtor 6B200M0",     "BANC1BM0",     ATA_HORKAGE_NONCQ },
3771         { "Maxtor 6B200M0",     "BANC1B10",     ATA_HORKAGE_NONCQ },
3772         { "Maxtor 7B250S0",     "BANC1B70",     ATA_HORKAGE_NONCQ, },
3773         { "Maxtor 7B300S0",     "BANC1B70",     ATA_HORKAGE_NONCQ },
3774         { "Maxtor 7V300F0",     "VA111630",     ATA_HORKAGE_NONCQ },
3775         { "HITACHI HDS7250SASUN500G 0621KTAWSD", "K2AOAJ0AHITACHI",
3776          ATA_HORKAGE_NONCQ },
3777         /* NCQ hard hangs device under heavier load, needs hard power cycle */
3778         { "Maxtor 6B250S0",     "BANC1B70",     ATA_HORKAGE_NONCQ },
3779         /* Blacklist entries taken from Silicon Image 3124/3132
3780            Windows driver .inf file - also several Linux problem reports */
3781         { "HTS541060G9SA00",    "MB3OC60D",     ATA_HORKAGE_NONCQ, },
3782         { "HTS541080G9SA00",    "MB4OC60D",     ATA_HORKAGE_NONCQ, },
3783         { "HTS541010G9SA00",    "MBZOC60D",     ATA_HORKAGE_NONCQ, },
3784         /* Drives which do spurious command completion */
3785         { "HTS541680J9SA00",    "SB2IC7EP",     ATA_HORKAGE_NONCQ, },
3786         { "HTS541612J9SA00",    "SBDIC7JP",     ATA_HORKAGE_NONCQ, },
3787         { "Hitachi HTS541616J9SA00", "SB4OC70P", ATA_HORKAGE_NONCQ, },
3788         { "WDC WD740ADFD-00NLR1", NULL,         ATA_HORKAGE_NONCQ, },
3789         { "FUJITSU MHV2080BH",  "00840028",     ATA_HORKAGE_NONCQ, },
3790         { "ST9160821AS",        "3.CLF",        ATA_HORKAGE_NONCQ, },
3791         { "ST3160812AS",        "3.AD",         ATA_HORKAGE_NONCQ, },
3792         { "SAMSUNG HD401LJ",    "ZZ100-15",     ATA_HORKAGE_NONCQ, },
3793
3794         /* devices which puke on READ_NATIVE_MAX */
3795         { "HDS724040KLSA80",    "KFAOA20N",     ATA_HORKAGE_BROKEN_HPA, },
3796         { "WDC WD3200JD-00KLB0", "WD-WCAMR1130137", ATA_HORKAGE_BROKEN_HPA },
3797         { "WDC WD2500JD-00HBB0", "WD-WMAL71490727", ATA_HORKAGE_BROKEN_HPA },
3798         { "MAXTOR 6L080L4",     "A93.0500",     ATA_HORKAGE_BROKEN_HPA },
3799
3800         /* End Marker */
3801         { }
3802 };
3803
3804 static unsigned long ata_dev_blacklisted(const struct ata_device *dev)
3805 {
3806         unsigned char model_num[ATA_ID_PROD_LEN + 1];
3807         unsigned char model_rev[ATA_ID_FW_REV_LEN + 1];
3808         const struct ata_blacklist_entry *ad = ata_device_blacklist;
3809
3810         ata_id_c_string(dev->id, model_num, ATA_ID_PROD, sizeof(model_num));
3811         ata_id_c_string(dev->id, model_rev, ATA_ID_FW_REV, sizeof(model_rev));
3812
3813         while (ad->model_num) {
3814                 if (!strcmp(ad->model_num, model_num)) {
3815                         if (ad->model_rev == NULL)
3816                                 return ad->horkage;
3817                         if (!strcmp(ad->model_rev, model_rev))
3818                                 return ad->horkage;
3819                 }
3820                 ad++;
3821         }
3822         return 0;
3823 }
3824
3825 static int ata_dma_blacklisted(const struct ata_device *dev)
3826 {
3827         /* We don't support polling DMA.
3828          * DMA blacklist those ATAPI devices with CDB-intr (and use PIO)
3829          * if the LLDD handles only interrupts in the HSM_ST_LAST state.
3830          */
3831         if ((dev->link->ap->flags & ATA_FLAG_PIO_POLLING) &&
3832             (dev->flags & ATA_DFLAG_CDB_INTR))
3833                 return 1;
3834         return (dev->horkage & ATA_HORKAGE_NODMA) ? 1 : 0;
3835 }
3836
3837 /**
3838  *      ata_dev_xfermask - Compute supported xfermask of the given device
3839  *      @dev: Device to compute xfermask for
3840  *
3841  *      Compute supported xfermask of @dev and store it in
3842  *      dev->*_mask.  This function is responsible for applying all
3843  *      known limits including host controller limits, device
3844  *      blacklist, etc...
3845  *
3846  *      LOCKING:
3847  *      None.
3848  */
3849 static void ata_dev_xfermask(struct ata_device *dev)
3850 {
3851         struct ata_link *link = dev->link;
3852         struct ata_port *ap = link->ap;
3853         struct ata_host *host = ap->host;
3854         unsigned long xfer_mask;
3855
3856         /* controller modes available */
3857         xfer_mask = ata_pack_xfermask(ap->pio_mask,
3858                                       ap->mwdma_mask, ap->udma_mask);
3859
3860         /* drive modes available */
3861         xfer_mask &= ata_pack_xfermask(dev->pio_mask,
3862                                        dev->mwdma_mask, dev->udma_mask);
3863         xfer_mask &= ata_id_xfermask(dev->id);
3864
3865         /*
3866          *      CFA Advanced TrueIDE timings are not allowed on a shared
3867          *      cable
3868          */
3869         if (ata_dev_pair(dev)) {
3870                 /* No PIO5 or PIO6 */
3871                 xfer_mask &= ~(0x03 << (ATA_SHIFT_PIO + 5));
3872                 /* No MWDMA3 or MWDMA 4 */
3873                 xfer_mask &= ~(0x03 << (ATA_SHIFT_MWDMA + 3));
3874         }
3875
3876         if (ata_dma_blacklisted(dev)) {
3877                 xfer_mask &= ~(ATA_MASK_MWDMA | ATA_MASK_UDMA);
3878                 ata_dev_printk(dev, KERN_WARNING,
3879                                "device is on DMA blacklist, disabling DMA\n");
3880         }
3881
3882         if ((host->flags & ATA_HOST_SIMPLEX) &&
3883             host->simplex_claimed && host->simplex_claimed != ap) {
3884                 xfer_mask &= ~(ATA_MASK_MWDMA | ATA_MASK_UDMA);
3885                 ata_dev_printk(dev, KERN_WARNING, "simplex DMA is claimed by "
3886                                "other device, disabling DMA\n");
3887         }
3888
3889         if (ap->flags & ATA_FLAG_NO_IORDY)
3890                 xfer_mask &= ata_pio_mask_no_iordy(dev);
3891
3892         if (ap->ops->mode_filter)
3893                 xfer_mask = ap->ops->mode_filter(dev, xfer_mask);
3894
3895         /* Apply cable rule here.  Don't apply it early because when
3896          * we handle hot plug the cable type can itself change.
3897          * Check this last so that we know if the transfer rate was
3898          * solely limited by the cable.
3899          * Unknown or 80 wire cables reported host side are checked
3900          * drive side as well. Cases where we know a 40wire cable
3901          * is used safely for 80 are not checked here.
3902          */
3903         if (xfer_mask & (0xF8 << ATA_SHIFT_UDMA))
3904                 /* UDMA/44 or higher would be available */
3905                 if((ap->cbl == ATA_CBL_PATA40) ||
3906                     (ata_drive_40wire(dev->id) &&
3907                      (ap->cbl == ATA_CBL_PATA_UNK ||
3908                      ap->cbl == ATA_CBL_PATA80))) {
3909                         ata_dev_printk(dev, KERN_WARNING,
3910                                  "limited to UDMA/33 due to 40-wire cable\n");
3911                         xfer_mask &= ~(0xF8 << ATA_SHIFT_UDMA);
3912                 }
3913
3914         ata_unpack_xfermask(xfer_mask, &dev->pio_mask,
3915                             &dev->mwdma_mask, &dev->udma_mask);
3916 }
3917
3918 /**
3919  *      ata_dev_set_xfermode - Issue SET FEATURES - XFER MODE command
3920  *      @dev: Device to which command will be sent
3921  *
3922  *      Issue SET FEATURES - XFER MODE command to device @dev
3923  *      on port @ap.
3924  *
3925  *      LOCKING:
3926  *      PCI/etc. bus probe sem.
3927  *
3928  *      RETURNS:
3929  *      0 on success, AC_ERR_* mask otherwise.
3930  */
3931
3932 static unsigned int ata_dev_set_xfermode(struct ata_device *dev)
3933 {
3934         struct ata_taskfile tf;
3935         unsigned int err_mask;
3936
3937         /* set up set-features taskfile */
3938         DPRINTK("set features - xfer mode\n");
3939
3940         /* Some controllers and ATAPI devices show flaky interrupt
3941          * behavior after setting xfer mode.  Use polling instead.
3942          */
3943         ata_tf_init(dev, &tf);
3944         tf.command = ATA_CMD_SET_FEATURES;
3945         tf.feature = SETFEATURES_XFER;
3946         tf.flags |= ATA_TFLAG_ISADDR | ATA_TFLAG_DEVICE | ATA_TFLAG_POLLING;
3947         tf.protocol = ATA_PROT_NODATA;
3948         tf.nsect = dev->xfer_mode;
3949
3950         err_mask = ata_exec_internal(dev, &tf, NULL, DMA_NONE, NULL, 0);
3951
3952         DPRINTK("EXIT, err_mask=%x\n", err_mask);
3953         return err_mask;
3954 }
3955
3956 /**
3957  *      ata_dev_init_params - Issue INIT DEV PARAMS command
3958  *      @dev: Device to which command will be sent
3959  *      @heads: Number of heads (taskfile parameter)
3960  *      @sectors: Number of sectors (taskfile parameter)
3961  *
3962  *      LOCKING:
3963  *      Kernel thread context (may sleep)
3964  *
3965  *      RETURNS:
3966  *      0 on success, AC_ERR_* mask otherwise.
3967  */
3968 static unsigned int ata_dev_init_params(struct ata_device *dev,
3969                                         u16 heads, u16 sectors)
3970 {
3971         struct ata_taskfile tf;
3972         unsigned int err_mask;
3973
3974         /* Number of sectors per track 1-255. Number of heads 1-16 */
3975         if (sectors < 1 || sectors > 255 || heads < 1 || heads > 16)
3976                 return AC_ERR_INVALID;
3977
3978         /* set up init dev params taskfile */
3979         DPRINTK("init dev params \n");
3980
3981         ata_tf_init(dev, &tf);
3982         tf.command = ATA_CMD_INIT_DEV_PARAMS;
3983         tf.flags |= ATA_TFLAG_ISADDR | ATA_TFLAG_DEVICE;
3984         tf.protocol = ATA_PROT_NODATA;
3985         tf.nsect = sectors;
3986         tf.device |= (heads - 1) & 0x0f; /* max head = num. of heads - 1 */
3987
3988         err_mask = ata_exec_internal(dev, &tf, NULL, DMA_NONE, NULL, 0);
3989         /* A clean abort indicates an original or just out of spec drive
3990            and we should continue as we issue the setup based on the
3991            drive reported working geometry */
3992         if (err_mask == AC_ERR_DEV && (tf.feature & ATA_ABORTED))
3993                 err_mask = 0;
3994
3995         DPRINTK("EXIT, err_mask=%x\n", err_mask);
3996         return err_mask;
3997 }
3998
3999 /**
4000  *      ata_sg_clean - Unmap DMA memory associated with command
4001  *      @qc: Command containing DMA memory to be released
4002  *
4003  *      Unmap all mapped DMA memory associated with this command.
4004  *
4005  *      LOCKING:
4006  *      spin_lock_irqsave(host lock)
4007  */
4008 void ata_sg_clean(struct ata_queued_cmd *qc)
4009 {
4010         struct ata_port *ap = qc->ap;
4011         struct scatterlist *sg = qc->__sg;
4012         int dir = qc->dma_dir;
4013         void *pad_buf = NULL;
4014
4015         WARN_ON(!(qc->flags & ATA_QCFLAG_DMAMAP));
4016         WARN_ON(sg == NULL);
4017
4018         if (qc->flags & ATA_QCFLAG_SINGLE)
4019                 WARN_ON(qc->n_elem > 1);
4020
4021         VPRINTK("unmapping %u sg elements\n", qc->n_elem);
4022
4023         /* if we padded the buffer out to 32-bit bound, and data
4024          * xfer direction is from-device, we must copy from the
4025          * pad buffer back into the supplied buffer
4026          */
4027         if (qc->pad_len && !(qc->tf.flags & ATA_TFLAG_WRITE))
4028                 pad_buf = ap->pad + (qc->tag * ATA_DMA_PAD_SZ);
4029
4030         if (qc->flags & ATA_QCFLAG_SG) {
4031                 if (qc->n_elem)
4032                         dma_unmap_sg(ap->dev, sg, qc->n_elem, dir);
4033                 /* restore last sg */
4034                 sg[qc->orig_n_elem - 1].length += qc->pad_len;
4035                 if (pad_buf) {
4036                         struct scatterlist *psg = &qc->pad_sgent;
4037                         void *addr = kmap_atomic(psg->page, KM_IRQ0);
4038                         memcpy(addr + psg->offset, pad_buf, qc->pad_len);
4039                         kunmap_atomic(addr, KM_IRQ0);
4040                 }
4041         } else {
4042                 if (qc->n_elem)
4043                         dma_unmap_single(ap->dev,
4044                                 sg_dma_address(&sg[0]), sg_dma_len(&sg[0]),
4045                                 dir);
4046                 /* restore sg */
4047                 sg->length += qc->pad_len;
4048                 if (pad_buf)
4049                         memcpy(qc->buf_virt + sg->length - qc->pad_len,
4050                                pad_buf, qc->pad_len);
4051         }
4052
4053         qc->flags &= ~ATA_QCFLAG_DMAMAP;
4054         qc->__sg = NULL;
4055 }
4056
4057 /**
4058  *      ata_fill_sg - Fill PCI IDE PRD table
4059  *      @qc: Metadata associated with taskfile to be transferred
4060  *
4061  *      Fill PCI IDE PRD (scatter-gather) table with segments
4062  *      associated with the current disk command.
4063  *
4064  *      LOCKING:
4065  *      spin_lock_irqsave(host lock)
4066  *
4067  */
4068 static void ata_fill_sg(struct ata_queued_cmd *qc)
4069 {
4070         struct ata_port *ap = qc->ap;
4071         struct scatterlist *sg;
4072         unsigned int idx;
4073
4074         WARN_ON(qc->__sg == NULL);
4075         WARN_ON(qc->n_elem == 0 && qc->pad_len == 0);
4076
4077         idx = 0;
4078         ata_for_each_sg(sg, qc) {
4079                 u32 addr, offset;
4080                 u32 sg_len, len;
4081
4082                 /* determine if physical DMA addr spans 64K boundary.
4083                  * Note h/w doesn't support 64-bit, so we unconditionally
4084                  * truncate dma_addr_t to u32.
4085                  */
4086                 addr = (u32) sg_dma_address(sg);
4087                 sg_len = sg_dma_len(sg);
4088
4089                 while (sg_len) {
4090                         offset = addr & 0xffff;
4091                         len = sg_len;
4092                         if ((offset + sg_len) > 0x10000)
4093                                 len = 0x10000 - offset;
4094
4095                         ap->prd[idx].addr = cpu_to_le32(addr);
4096                         ap->prd[idx].flags_len = cpu_to_le32(len & 0xffff);
4097                         VPRINTK("PRD[%u] = (0x%X, 0x%X)\n", idx, addr, len);
4098
4099                         idx++;
4100                         sg_len -= len;
4101                         addr += len;
4102                 }
4103         }
4104
4105         if (idx)
4106                 ap->prd[idx - 1].flags_len |= cpu_to_le32(ATA_PRD_EOT);
4107 }
4108
4109 /**
4110  *      ata_fill_sg_dumb - Fill PCI IDE PRD table
4111  *      @qc: Metadata associated with taskfile to be transferred
4112  *
4113  *      Fill PCI IDE PRD (scatter-gather) table with segments
4114  *      associated with the current disk command. Perform the fill
4115  *      so that we avoid writing any length 64K records for
4116  *      controllers that don't follow the spec.
4117  *
4118  *      LOCKING:
4119  *      spin_lock_irqsave(host lock)
4120  *
4121  */
4122 static void ata_fill_sg_dumb(struct ata_queued_cmd *qc)
4123 {
4124         struct ata_port *ap = qc->ap;
4125         struct scatterlist *sg;
4126         unsigned int idx;
4127
4128         WARN_ON(qc->__sg == NULL);
4129         WARN_ON(qc->n_elem == 0 && qc->pad_len == 0);
4130
4131         idx = 0;
4132         ata_for_each_sg(sg, qc) {
4133                 u32 addr, offset;
4134                 u32 sg_len, len, blen;
4135
4136                 /* determine if physical DMA addr spans 64K boundary.
4137                  * Note h/w doesn't support 64-bit, so we unconditionally
4138                  * truncate dma_addr_t to u32.
4139                  */
4140                 addr = (u32) sg_dma_address(sg);
4141                 sg_len = sg_dma_len(sg);
4142
4143                 while (sg_len) {
4144                         offset = addr & 0xffff;
4145                         len = sg_len;
4146                         if ((offset + sg_len) > 0x10000)
4147                                 len = 0x10000 - offset;
4148
4149                         blen = len & 0xffff;
4150                         ap->prd[idx].addr = cpu_to_le32(addr);
4151                         if (blen == 0) {
4152                            /* Some PATA chipsets like the CS5530 can't
4153                               cope with 0x0000 meaning 64K as the spec says */
4154                                 ap->prd[idx].flags_len = cpu_to_le32(0x8000);
4155                                 blen = 0x8000;
4156                                 ap->prd[++idx].addr = cpu_to_le32(addr + 0x8000);
4157                         }
4158                         ap->prd[idx].flags_len = cpu_to_le32(blen);
4159                         VPRINTK("PRD[%u] = (0x%X, 0x%X)\n", idx, addr, len);
4160
4161                         idx++;
4162                         sg_len -= len;
4163                         addr += len;
4164                 }
4165         }
4166
4167         if (idx)
4168                 ap->prd[idx - 1].flags_len |= cpu_to_le32(ATA_PRD_EOT);
4169 }
4170
4171 /**
4172  *      ata_check_atapi_dma - Check whether ATAPI DMA can be supported
4173  *      @qc: Metadata associated with taskfile to check
4174  *
4175  *      Allow low-level driver to filter ATA PACKET commands, returning
4176  *      a status indicating whether or not it is OK to use DMA for the
4177  *      supplied PACKET command.
4178  *
4179  *      LOCKING:
4180  *      spin_lock_irqsave(host lock)
4181  *
4182  *      RETURNS: 0 when ATAPI DMA can be used
4183  *               nonzero otherwise
4184  */
4185 int ata_check_atapi_dma(struct ata_queued_cmd *qc)
4186 {
4187         struct ata_port *ap = qc->ap;
4188
4189         /* Don't allow DMA if it isn't multiple of 16 bytes.  Quite a
4190          * few ATAPI devices choke on such DMA requests.
4191          */
4192         if (unlikely(qc->nbytes & 15))
4193                 return 1;
4194
4195         if (ap->ops->check_atapi_dma)
4196                 return ap->ops->check_atapi_dma(qc);
4197
4198         return 0;
4199 }
4200
4201 /**
4202  *      ata_qc_prep - Prepare taskfile for submission
4203  *      @qc: Metadata associated with taskfile to be prepared
4204  *
4205  *      Prepare ATA taskfile for submission.
4206  *
4207  *      LOCKING:
4208  *      spin_lock_irqsave(host lock)
4209  */
4210 void ata_qc_prep(struct ata_queued_cmd *qc)
4211 {
4212         if (!(qc->flags & ATA_QCFLAG_DMAMAP))
4213                 return;
4214
4215         ata_fill_sg(qc);
4216 }
4217
4218 /**
4219  *      ata_dumb_qc_prep - Prepare taskfile for submission
4220  *      @qc: Metadata associated with taskfile to be prepared
4221  *
4222  *      Prepare ATA taskfile for submission.
4223  *
4224  *      LOCKING:
4225  *      spin_lock_irqsave(host lock)
4226  */
4227 void ata_dumb_qc_prep(struct ata_queued_cmd *qc)
4228 {
4229         if (!(qc->flags & ATA_QCFLAG_DMAMAP))
4230                 return;
4231
4232         ata_fill_sg_dumb(qc);
4233 }
4234
4235 void ata_noop_qc_prep(struct ata_queued_cmd *qc) { }
4236
4237 /**
4238  *      ata_sg_init_one - Associate command with memory buffer
4239  *      @qc: Command to be associated
4240  *      @buf: Memory buffer
4241  *      @buflen: Length of memory buffer, in bytes.
4242  *
4243  *      Initialize the data-related elements of queued_cmd @qc
4244  *      to point to a single memory buffer, @buf of byte length @buflen.
4245  *
4246  *      LOCKING:
4247  *      spin_lock_irqsave(host lock)
4248  */
4249
4250 void ata_sg_init_one(struct ata_queued_cmd *qc, void *buf, unsigned int buflen)
4251 {
4252         qc->flags |= ATA_QCFLAG_SINGLE;
4253
4254         qc->__sg = &qc->sgent;
4255         qc->n_elem = 1;
4256         qc->orig_n_elem = 1;
4257         qc->buf_virt = buf;
4258         qc->nbytes = buflen;
4259
4260         sg_init_one(&qc->sgent, buf, buflen);
4261 }
4262
4263 /**
4264  *      ata_sg_init - Associate command with scatter-gather table.
4265  *      @qc: Command to be associated
4266  *      @sg: Scatter-gather table.
4267  *      @n_elem: Number of elements in s/g table.
4268  *
4269  *      Initialize the data-related elements of queued_cmd @qc
4270  *      to point to a scatter-gather table @sg, containing @n_elem
4271  *      elements.
4272  *
4273  *      LOCKING:
4274  *      spin_lock_irqsave(host lock)
4275  */
4276
4277 void ata_sg_init(struct ata_queued_cmd *qc, struct scatterlist *sg,
4278                  unsigned int n_elem)
4279 {
4280         qc->flags |= ATA_QCFLAG_SG;
4281         qc->__sg = sg;
4282         qc->n_elem = n_elem;
4283         qc->orig_n_elem = n_elem;
4284 }
4285
4286 /**
4287  *      ata_sg_setup_one - DMA-map the memory buffer associated with a command.
4288  *      @qc: Command with memory buffer to be mapped.
4289  *
4290  *      DMA-map the memory buffer associated with queued_cmd @qc.
4291  *
4292  *      LOCKING:
4293  *      spin_lock_irqsave(host lock)
4294  *
4295  *      RETURNS:
4296  *      Zero on success, negative on error.
4297  */
4298
4299 static int ata_sg_setup_one(struct ata_queued_cmd *qc)
4300 {
4301         struct ata_port *ap = qc->ap;
4302         int dir = qc->dma_dir;
4303         struct scatterlist *sg = qc->__sg;
4304         dma_addr_t dma_address;
4305         int trim_sg = 0;
4306
4307         /* we must lengthen transfers to end on a 32-bit boundary */
4308         qc->pad_len = sg->length & 3;
4309         if (qc->pad_len) {
4310                 void *pad_buf = ap->pad + (qc->tag * ATA_DMA_PAD_SZ);
4311                 struct scatterlist *psg = &qc->pad_sgent;
4312
4313                 WARN_ON(qc->dev->class != ATA_DEV_ATAPI);
4314
4315                 memset(pad_buf, 0, ATA_DMA_PAD_SZ);
4316
4317                 if (qc->tf.flags & ATA_TFLAG_WRITE)
4318                         memcpy(pad_buf, qc->buf_virt + sg->length - qc->pad_len,
4319                                qc->pad_len);
4320
4321                 sg_dma_address(psg) = ap->pad_dma + (qc->tag * ATA_DMA_PAD_SZ);
4322                 sg_dma_len(psg) = ATA_DMA_PAD_SZ;
4323                 /* trim sg */
4324                 sg->length -= qc->pad_len;
4325                 if (sg->length == 0)
4326                         trim_sg = 1;
4327
4328                 DPRINTK("padding done, sg->length=%u pad_len=%u\n",
4329                         sg->length, qc->pad_len);
4330         }
4331
4332         if (trim_sg) {
4333                 qc->n_elem--;
4334                 goto skip_map;
4335         }
4336
4337         dma_address = dma_map_single(ap->dev, qc->buf_virt,
4338                                      sg->length, dir);
4339         if (dma_mapping_error(dma_address)) {
4340                 /* restore sg */
4341                 sg->length += qc->pad_len;
4342                 return -1;
4343         }
4344
4345         sg_dma_address(sg) = dma_address;
4346         sg_dma_len(sg) = sg->length;
4347
4348 skip_map:
4349         DPRINTK("mapped buffer of %d bytes for %s\n", sg_dma_len(sg),
4350                 qc->tf.flags & ATA_TFLAG_WRITE ? "write" : "read");
4351
4352         return 0;
4353 }
4354
4355 /**
4356  *      ata_sg_setup - DMA-map the scatter-gather table associated with a command.
4357  *      @qc: Command with scatter-gather table to be mapped.
4358  *
4359  *      DMA-map the scatter-gather table associated with queued_cmd @qc.
4360  *
4361  *      LOCKING:
4362  *      spin_lock_irqsave(host lock)
4363  *
4364  *      RETURNS:
4365  *      Zero on success, negative on error.
4366  *
4367  */
4368
4369 static int ata_sg_setup(struct ata_queued_cmd *qc)
4370 {
4371         struct ata_port *ap = qc->ap;
4372         struct scatterlist *sg = qc->__sg;
4373         struct scatterlist *lsg = &sg[qc->n_elem - 1];
4374         int n_elem, pre_n_elem, dir, trim_sg = 0;
4375
4376         VPRINTK("ENTER, ata%u\n", ap->print_id);
4377         WARN_ON(!(qc->flags & ATA_QCFLAG_SG));
4378
4379         /* we must lengthen transfers to end on a 32-bit boundary */
4380         qc->pad_len = lsg->length & 3;
4381         if (qc->pad_len) {
4382                 void *pad_buf = ap->pad + (qc->tag * ATA_DMA_PAD_SZ);
4383                 struct scatterlist *psg = &qc->pad_sgent;
4384                 unsigned int offset;
4385
4386                 WARN_ON(qc->dev->class != ATA_DEV_ATAPI);
4387
4388                 memset(pad_buf, 0, ATA_DMA_PAD_SZ);
4389
4390                 /*
4391                  * psg->page/offset are used to copy to-be-written
4392                  * data in this function or read data in ata_sg_clean.
4393                  */
4394                 offset = lsg->offset + lsg->length - qc->pad_len;
4395                 psg->page = nth_page(lsg->page, offset >> PAGE_SHIFT);
4396                 psg->offset = offset_in_page(offset);
4397
4398                 if (qc->tf.flags & ATA_TFLAG_WRITE) {
4399                         void *addr = kmap_atomic(psg->page, KM_IRQ0);
4400                         memcpy(pad_buf, addr + psg->offset, qc->pad_len);
4401                         kunmap_atomic(addr, KM_IRQ0);
4402                 }
4403
4404                 sg_dma_address(psg) = ap->pad_dma + (qc->tag * ATA_DMA_PAD_SZ);
4405                 sg_dma_len(psg) = ATA_DMA_PAD_SZ;
4406                 /* trim last sg */
4407                 lsg->length -= qc->pad_len;
4408                 if (lsg->length == 0)
4409                         trim_sg = 1;
4410
4411                 DPRINTK("padding done, sg[%d].length=%u pad_len=%u\n",
4412                         qc->n_elem - 1, lsg->length, qc->pad_len);
4413         }
4414
4415         pre_n_elem = qc->n_elem;
4416         if (trim_sg && pre_n_elem)
4417                 pre_n_elem--;
4418
4419         if (!pre_n_elem) {
4420                 n_elem = 0;
4421                 goto skip_map;
4422         }
4423
4424         dir = qc->dma_dir;
4425         n_elem = dma_map_sg(ap->dev, sg, pre_n_elem, dir);
4426         if (n_elem < 1) {
4427                 /* restore last sg */
4428                 lsg->length += qc->pad_len;
4429                 return -1;
4430         }
4431
4432         DPRINTK("%d sg elements mapped\n", n_elem);
4433
4434 skip_map:
4435         qc->n_elem = n_elem;
4436
4437         return 0;
4438 }
4439
4440 /**
4441  *      swap_buf_le16 - swap halves of 16-bit words in place
4442  *      @buf:  Buffer to swap
4443  *      @buf_words:  Number of 16-bit words in buffer.
4444  *
4445  *      Swap halves of 16-bit words if needed to convert from
4446  *      little-endian byte order to native cpu byte order, or
4447  *      vice-versa.
4448  *
4449  *      LOCKING:
4450  *      Inherited from caller.
4451  */
4452 void swap_buf_le16(u16 *buf, unsigned int buf_words)
4453 {
4454 #ifdef __BIG_ENDIAN
4455         unsigned int i;
4456
4457         for (i = 0; i < buf_words; i++)
4458                 buf[i] = le16_to_cpu(buf[i]);
4459 #endif /* __BIG_ENDIAN */
4460 }
4461
4462 /**
4463  *      ata_data_xfer - Transfer data by PIO
4464  *      @adev: device to target
4465  *      @buf: data buffer
4466  *      @buflen: buffer length
4467  *      @write_data: read/write
4468  *
4469  *      Transfer data from/to the device data register by PIO.
4470  *
4471  *      LOCKING:
4472  *      Inherited from caller.
4473  */
4474 void ata_data_xfer(struct ata_device *adev, unsigned char *buf,
4475                    unsigned int buflen, int write_data)
4476 {
4477         struct ata_port *ap = adev->link->ap;
4478         unsigned int words = buflen >> 1;
4479
4480         /* Transfer multiple of 2 bytes */
4481         if (write_data)
4482                 iowrite16_rep(ap->ioaddr.data_addr, buf, words);
4483         else
4484                 ioread16_rep(ap->ioaddr.data_addr, buf, words);
4485
4486         /* Transfer trailing 1 byte, if any. */
4487         if (unlikely(buflen & 0x01)) {
4488                 u16 align_buf[1] = { 0 };
4489                 unsigned char *trailing_buf = buf + buflen - 1;
4490
4491                 if (write_data) {
4492                         memcpy(align_buf, trailing_buf, 1);
4493                         iowrite16(le16_to_cpu(align_buf[0]), ap->ioaddr.data_addr);
4494                 } else {
4495                         align_buf[0] = cpu_to_le16(ioread16(ap->ioaddr.data_addr));
4496                         memcpy(trailing_buf, align_buf, 1);
4497                 }
4498         }
4499 }
4500
4501 /**
4502  *      ata_data_xfer_noirq - Transfer data by PIO
4503  *      @adev: device to target
4504  *      @buf: data buffer
4505  *      @buflen: buffer length
4506  *      @write_data: read/write
4507  *
4508  *      Transfer data from/to the device data register by PIO. Do the
4509  *      transfer with interrupts disabled.
4510  *
4511  *      LOCKING:
4512  *      Inherited from caller.
4513  */
4514 void ata_data_xfer_noirq(struct ata_device *adev, unsigned char *buf,
4515                          unsigned int buflen, int write_data)
4516 {
4517         unsigned long flags;
4518         local_irq_save(flags);
4519         ata_data_xfer(adev, buf, buflen, write_data);
4520         local_irq_restore(flags);
4521 }
4522
4523
4524 /**
4525  *      ata_pio_sector - Transfer a sector of data.
4526  *      @qc: Command on going
4527  *
4528  *      Transfer qc->sect_size bytes of data from/to the ATA device.
4529  *
4530  *      LOCKING:
4531  *      Inherited from caller.
4532  */
4533
4534 static void ata_pio_sector(struct ata_queued_cmd *qc)
4535 {
4536         int do_write = (qc->tf.flags & ATA_TFLAG_WRITE);
4537         struct scatterlist *sg = qc->__sg;
4538         struct ata_port *ap = qc->ap;
4539         struct page *page;
4540         unsigned int offset;
4541         unsigned char *buf;
4542
4543         if (qc->curbytes == qc->nbytes - qc->sect_size)
4544                 ap->hsm_task_state = HSM_ST_LAST;
4545
4546         page = sg[qc->cursg].page;
4547         offset = sg[qc->cursg].offset + qc->cursg_ofs;
4548
4549         /* get the current page and offset */
4550         page = nth_page(page, (offset >> PAGE_SHIFT));
4551         offset %= PAGE_SIZE;
4552
4553         DPRINTK("data %s\n", qc->tf.flags & ATA_TFLAG_WRITE ? "write" : "read");
4554
4555         if (PageHighMem(page)) {
4556                 unsigned long flags;
4557
4558                 /* FIXME: use a bounce buffer */
4559                 local_irq_save(flags);
4560                 buf = kmap_atomic(page, KM_IRQ0);
4561
4562                 /* do the actual data transfer */
4563                 ap->ops->data_xfer(qc->dev, buf + offset, qc->sect_size, do_write);
4564
4565                 kunmap_atomic(buf, KM_IRQ0);
4566                 local_irq_restore(flags);
4567         } else {
4568                 buf = page_address(page);
4569                 ap->ops->data_xfer(qc->dev, buf + offset, qc->sect_size, do_write);
4570         }
4571
4572         qc->curbytes += qc->sect_size;
4573         qc->cursg_ofs += qc->sect_size;
4574
4575         if (qc->cursg_ofs == (&sg[qc->cursg])->length) {
4576                 qc->cursg++;
4577                 qc->cursg_ofs = 0;
4578         }
4579 }
4580
4581 /**
4582  *      ata_pio_sectors - Transfer one or many sectors.
4583  *      @qc: Command on going
4584  *
4585  *      Transfer one or many sectors of data from/to the
4586  *      ATA device for the DRQ request.
4587  *
4588  *      LOCKING:
4589  *      Inherited from caller.
4590  */
4591
4592 static void ata_pio_sectors(struct ata_queued_cmd *qc)
4593 {
4594         if (is_multi_taskfile(&qc->tf)) {
4595                 /* READ/WRITE MULTIPLE */
4596                 unsigned int nsect;
4597
4598                 WARN_ON(qc->dev->multi_count == 0);
4599
4600                 nsect = min((qc->nbytes - qc->curbytes) / qc->sect_size,
4601                             qc->dev->multi_count);
4602                 while (nsect--)
4603                         ata_pio_sector(qc);
4604         } else
4605                 ata_pio_sector(qc);
4606 }
4607
4608 /**
4609  *      atapi_send_cdb - Write CDB bytes to hardware
4610  *      @ap: Port to which ATAPI device is attached.
4611  *      @qc: Taskfile currently active
4612  *
4613  *      When device has indicated its readiness to accept
4614  *      a CDB, this function is called.  Send the CDB.
4615  *
4616  *      LOCKING:
4617  *      caller.
4618  */
4619
4620 static void atapi_send_cdb(struct ata_port *ap, struct ata_queued_cmd *qc)
4621 {
4622         /* send SCSI cdb */
4623         DPRINTK("send cdb\n");
4624         WARN_ON(qc->dev->cdb_len < 12);
4625
4626         ap->ops->data_xfer(qc->dev, qc->cdb, qc->dev->cdb_len, 1);
4627         ata_altstatus(ap); /* flush */
4628
4629         switch (qc->tf.protocol) {
4630         case ATA_PROT_ATAPI:
4631                 ap->hsm_task_state = HSM_ST;
4632                 break;
4633         case ATA_PROT_ATAPI_NODATA:
4634                 ap->hsm_task_state = HSM_ST_LAST;
4635                 break;
4636         case ATA_PROT_ATAPI_DMA:
4637                 ap->hsm_task_state = HSM_ST_LAST;
4638                 /* initiate bmdma */
4639                 ap->ops->bmdma_start(qc);
4640                 break;
4641         }
4642 }
4643
4644 /**
4645  *      __atapi_pio_bytes - Transfer data from/to the ATAPI device.
4646  *      @qc: Command on going
4647  *      @bytes: number of bytes
4648  *
4649  *      Transfer Transfer data from/to the ATAPI device.
4650  *
4651  *      LOCKING:
4652  *      Inherited from caller.
4653  *
4654  */
4655
4656 static void __atapi_pio_bytes(struct ata_queued_cmd *qc, unsigned int bytes)
4657 {
4658         int do_write = (qc->tf.flags & ATA_TFLAG_WRITE);
4659         struct scatterlist *sg = qc->__sg;
4660         struct ata_port *ap = qc->ap;
4661         struct page *page;
4662         unsigned char *buf;
4663         unsigned int offset, count;
4664
4665         if (qc->curbytes + bytes >= qc->nbytes)
4666                 ap->hsm_task_state = HSM_ST_LAST;
4667
4668 next_sg:
4669         if (unlikely(qc->cursg >= qc->n_elem)) {
4670                 /*
4671                  * The end of qc->sg is reached and the device expects
4672                  * more data to transfer. In order not to overrun qc->sg
4673                  * and fulfill length specified in the byte count register,
4674                  *    - for read case, discard trailing data from the device
4675                  *    - for write case, padding zero data to the device
4676                  */
4677                 u16 pad_buf[1] = { 0 };
4678                 unsigned int words = bytes >> 1;
4679                 unsigned int i;
4680
4681                 if (words) /* warning if bytes > 1 */
4682                         ata_dev_printk(qc->dev, KERN_WARNING,
4683                                        "%u bytes trailing data\n", bytes);
4684
4685                 for (i = 0; i < words; i++)
4686                         ap->ops->data_xfer(qc->dev, (unsigned char*)pad_buf, 2, do_write);
4687
4688                 ap->hsm_task_state = HSM_ST_LAST;
4689                 return;
4690         }
4691
4692         sg = &qc->__sg[qc->cursg];
4693
4694         page = sg->page;
4695         offset = sg->offset + qc->cursg_ofs;
4696
4697         /* get the current page and offset */
4698         page = nth_page(page, (offset >> PAGE_SHIFT));
4699         offset %= PAGE_SIZE;
4700
4701         /* don't overrun current sg */
4702         count = min(sg->length - qc->cursg_ofs, bytes);
4703
4704         /* don't cross page boundaries */
4705         count = min(count, (unsigned int)PAGE_SIZE - offset);
4706
4707         DPRINTK("data %s\n", qc->tf.flags & ATA_TFLAG_WRITE ? "write" : "read");
4708
4709         if (PageHighMem(page)) {
4710                 unsigned long flags;
4711
4712                 /* FIXME: use bounce buffer */
4713                 local_irq_save(flags);
4714                 buf = kmap_atomic(page, KM_IRQ0);
4715
4716                 /* do the actual data transfer */
4717                 ap->ops->data_xfer(qc->dev,  buf + offset, count, do_write);
4718
4719                 kunmap_atomic(buf, KM_IRQ0);
4720                 local_irq_restore(flags);
4721         } else {
4722                 buf = page_address(page);
4723                 ap->ops->data_xfer(qc->dev,  buf + offset, count, do_write);
4724         }
4725
4726         bytes -= count;
4727         qc->curbytes += count;
4728         qc->cursg_ofs += count;
4729
4730         if (qc->cursg_ofs == sg->length) {
4731                 qc->cursg++;
4732                 qc->cursg_ofs = 0;
4733         }
4734
4735         if (bytes)
4736                 goto next_sg;
4737 }
4738
4739 /**
4740  *      atapi_pio_bytes - Transfer data from/to the ATAPI device.
4741  *      @qc: Command on going
4742  *
4743  *      Transfer Transfer data from/to the ATAPI device.
4744  *
4745  *      LOCKING:
4746  *      Inherited from caller.
4747  */
4748
4749 static void atapi_pio_bytes(struct ata_queued_cmd *qc)
4750 {
4751         struct ata_port *ap = qc->ap;
4752         struct ata_device *dev = qc->dev;
4753         unsigned int ireason, bc_lo, bc_hi, bytes;
4754         int i_write, do_write = (qc->tf.flags & ATA_TFLAG_WRITE) ? 1 : 0;
4755
4756         /* Abuse qc->result_tf for temp storage of intermediate TF
4757          * here to save some kernel stack usage.
4758          * For normal completion, qc->result_tf is not relevant. For
4759          * error, qc->result_tf is later overwritten by ata_qc_complete().
4760          * So, the correctness of qc->result_tf is not affected.
4761          */
4762         ap->ops->tf_read(ap, &qc->result_tf);
4763         ireason = qc->result_tf.nsect;
4764         bc_lo = qc->result_tf.lbam;
4765         bc_hi = qc->result_tf.lbah;
4766         bytes = (bc_hi << 8) | bc_lo;
4767
4768         /* shall be cleared to zero, indicating xfer of data */
4769         if (ireason & (1 << 0))
4770                 goto err_out;
4771
4772         /* make sure transfer direction matches expected */
4773         i_write = ((ireason & (1 << 1)) == 0) ? 1 : 0;
4774         if (do_write != i_write)
4775                 goto err_out;
4776
4777         VPRINTK("ata%u: xfering %d bytes\n", ap->print_id, bytes);
4778
4779         __atapi_pio_bytes(qc, bytes);
4780
4781         return;
4782
4783 err_out:
4784         ata_dev_printk(dev, KERN_INFO, "ATAPI check failed\n");
4785         qc->err_mask |= AC_ERR_HSM;
4786         ap->hsm_task_state = HSM_ST_ERR;
4787 }
4788
4789 /**
4790  *      ata_hsm_ok_in_wq - Check if the qc can be handled in the workqueue.
4791  *      @ap: the target ata_port
4792  *      @qc: qc on going
4793  *
4794  *      RETURNS:
4795  *      1 if ok in workqueue, 0 otherwise.
4796  */
4797
4798 static inline int ata_hsm_ok_in_wq(struct ata_port *ap, struct ata_queued_cmd *qc)
4799 {
4800         if (qc->tf.flags & ATA_TFLAG_POLLING)
4801                 return 1;
4802
4803         if (ap->hsm_task_state == HSM_ST_FIRST) {
4804                 if (qc->tf.protocol == ATA_PROT_PIO &&
4805                     (qc->tf.flags & ATA_TFLAG_WRITE))
4806                     return 1;
4807
4808                 if (is_atapi_taskfile(&qc->tf) &&
4809                     !(qc->dev->flags & ATA_DFLAG_CDB_INTR))
4810                         return 1;
4811         }
4812
4813         return 0;
4814 }
4815
4816 /**
4817  *      ata_hsm_qc_complete - finish a qc running on standard HSM
4818  *      @qc: Command to complete
4819  *      @in_wq: 1 if called from workqueue, 0 otherwise
4820  *
4821  *      Finish @qc which is running on standard HSM.
4822  *
4823  *      LOCKING:
4824  *      If @in_wq is zero, spin_lock_irqsave(host lock).
4825  *      Otherwise, none on entry and grabs host lock.
4826  */
4827 static void ata_hsm_qc_complete(struct ata_queued_cmd *qc, int in_wq)
4828 {
4829         struct ata_port *ap = qc->ap;
4830         unsigned long flags;
4831
4832         if (ap->ops->error_handler) {
4833                 if (in_wq) {
4834                         spin_lock_irqsave(ap->lock, flags);
4835
4836                         /* EH might have kicked in while host lock is
4837                          * released.
4838                          */
4839                         qc = ata_qc_from_tag(ap, qc->tag);
4840                         if (qc) {
4841                                 if (likely(!(qc->err_mask & AC_ERR_HSM))) {
4842                                         ap->ops->irq_on(ap);
4843                                         ata_qc_complete(qc);
4844                                 } else
4845                                         ata_port_freeze(ap);
4846                         }
4847
4848                         spin_unlock_irqrestore(ap->lock, flags);
4849                 } else {
4850                         if (likely(!(qc->err_mask & AC_ERR_HSM)))
4851                                 ata_qc_complete(qc);
4852                         else
4853                                 ata_port_freeze(ap);
4854                 }
4855         } else {
4856                 if (in_wq) {
4857                         spin_lock_irqsave(ap->lock, flags);
4858                         ap->ops->irq_on(ap);
4859                         ata_qc_complete(qc);
4860                         spin_unlock_irqrestore(ap->lock, flags);
4861                 } else
4862                         ata_qc_complete(qc);
4863         }
4864 }
4865
4866 /**
4867  *      ata_hsm_move - move the HSM to the next state.
4868  *      @ap: the target ata_port
4869  *      @qc: qc on going
4870  *      @status: current device status
4871  *      @in_wq: 1 if called from workqueue, 0 otherwise
4872  *
4873  *      RETURNS:
4874  *      1 when poll next status needed, 0 otherwise.
4875  */
4876 int ata_hsm_move(struct ata_port *ap, struct ata_queued_cmd *qc,
4877                  u8 status, int in_wq)
4878 {
4879         unsigned long flags = 0;
4880         int poll_next;
4881
4882         WARN_ON((qc->flags & ATA_QCFLAG_ACTIVE) == 0);
4883
4884         /* Make sure ata_qc_issue_prot() does not throw things
4885          * like DMA polling into the workqueue. Notice that
4886          * in_wq is not equivalent to (qc->tf.flags & ATA_TFLAG_POLLING).
4887          */
4888         WARN_ON(in_wq != ata_hsm_ok_in_wq(ap, qc));
4889
4890 fsm_start:
4891         DPRINTK("ata%u: protocol %d task_state %d (dev_stat 0x%X)\n",
4892                 ap->print_id, qc->tf.protocol, ap->hsm_task_state, status);
4893
4894         switch (ap->hsm_task_state) {
4895         case HSM_ST_FIRST:
4896                 /* Send first data block or PACKET CDB */
4897
4898                 /* If polling, we will stay in the work queue after
4899                  * sending the data. Otherwise, interrupt handler
4900                  * takes over after sending the data.
4901                  */
4902                 poll_next = (qc->tf.flags & ATA_TFLAG_POLLING);
4903
4904                 /* check device status */
4905                 if (unlikely((status & ATA_DRQ) == 0)) {
4906                         /* handle BSY=0, DRQ=0 as error */
4907                         if (likely(status & (ATA_ERR | ATA_DF)))
4908                                 /* device stops HSM for abort/error */
4909                                 qc->err_mask |= AC_ERR_DEV;
4910                         else
4911                                 /* HSM violation. Let EH handle this */
4912                                 qc->err_mask |= AC_ERR_HSM;
4913
4914                         ap->hsm_task_state = HSM_ST_ERR;
4915                         goto fsm_start;
4916                 }
4917
4918                 /* Device should not ask for data transfer (DRQ=1)
4919                  * when it finds something wrong.
4920                  * We ignore DRQ here and stop the HSM by
4921                  * changing hsm_task_state to HSM_ST_ERR and
4922                  * let the EH abort the command or reset the device.
4923                  */
4924                 if (unlikely(status & (ATA_ERR | ATA_DF))) {
4925                         ata_port_printk(ap, KERN_WARNING, "DRQ=1 with device "
4926                                         "error, dev_stat 0x%X\n", status);
4927                         qc->err_mask |= AC_ERR_HSM;
4928                         ap->hsm_task_state = HSM_ST_ERR;
4929                         goto fsm_start;
4930                 }
4931
4932                 /* Send the CDB (atapi) or the first data block (ata pio out).
4933                  * During the state transition, interrupt handler shouldn't
4934                  * be invoked before the data transfer is complete and
4935                  * hsm_task_state is changed. Hence, the following locking.
4936                  */
4937                 if (in_wq)
4938                         spin_lock_irqsave(ap->lock, flags);
4939
4940                 if (qc->tf.protocol == ATA_PROT_PIO) {
4941                         /* PIO data out protocol.
4942                          * send first data block.
4943                          */
4944
4945                         /* ata_pio_sectors() might change the state
4946                          * to HSM_ST_LAST. so, the state is changed here
4947                          * before ata_pio_sectors().
4948                          */
4949                         ap->hsm_task_state = HSM_ST;
4950                         ata_pio_sectors(qc);
4951                         ata_altstatus(ap); /* flush */
4952                 } else
4953                         /* send CDB */
4954                         atapi_send_cdb(ap, qc);
4955
4956                 if (in_wq)
4957                         spin_unlock_irqrestore(ap->lock, flags);
4958
4959                 /* if polling, ata_pio_task() handles the rest.
4960                  * otherwise, interrupt handler takes over from here.
4961                  */
4962                 break;
4963
4964         case HSM_ST:
4965                 /* complete command or read/write the data register */
4966                 if (qc->tf.protocol == ATA_PROT_ATAPI) {
4967                         /* ATAPI PIO protocol */
4968                         if ((status & ATA_DRQ) == 0) {
4969                                 /* No more data to transfer or device error.
4970                                  * Device error will be tagged in HSM_ST_LAST.
4971                                  */
4972                                 ap->hsm_task_state = HSM_ST_LAST;
4973                                 goto fsm_start;
4974                         }
4975
4976                         /* Device should not ask for data transfer (DRQ=1)
4977                          * when it finds something wrong.
4978                          * We ignore DRQ here and stop the HSM by
4979                          * changing hsm_task_state to HSM_ST_ERR and
4980                          * let the EH abort the command or reset the device.
4981                          */
4982                         if (unlikely(status & (ATA_ERR | ATA_DF))) {
4983                                 ata_port_printk(ap, KERN_WARNING, "DRQ=1 with "
4984                                                 "device error, dev_stat 0x%X\n",
4985                                                 status);
4986                                 qc->err_mask |= AC_ERR_HSM;
4987                                 ap->hsm_task_state = HSM_ST_ERR;
4988                                 goto fsm_start;
4989                         }
4990
4991                         atapi_pio_bytes(qc);
4992
4993                         if (unlikely(ap->hsm_task_state == HSM_ST_ERR))
4994                                 /* bad ireason reported by device */
4995                                 goto fsm_start;
4996
4997                 } else {
4998                         /* ATA PIO protocol */
4999                         if (unlikely((status & ATA_DRQ) == 0)) {
5000                                 /* handle BSY=0, DRQ=0 as error */
5001                                 if (likely(status & (ATA_ERR | ATA_DF)))
5002                                         /* device stops HSM for abort/error */
5003                                         qc->err_mask |= AC_ERR_DEV;
5004                                 else
5005                                         /* HSM violation. Let EH handle this.
5006                                          * Phantom devices also trigger this
5007                                          * condition.  Mark hint.
5008                                          */
5009                                         qc->err_mask |= AC_ERR_HSM |
5010                                                         AC_ERR_NODEV_HINT;
5011
5012                                 ap->hsm_task_state = HSM_ST_ERR;
5013                                 goto fsm_start;
5014                         }
5015
5016                         /* For PIO reads, some devices may ask for
5017                          * data transfer (DRQ=1) alone with ERR=1.
5018                          * We respect DRQ here and transfer one
5019                          * block of junk data before changing the
5020                          * hsm_task_state to HSM_ST_ERR.
5021                          *
5022                          * For PIO writes, ERR=1 DRQ=1 doesn't make
5023                          * sense since the data block has been
5024                          * transferred to the device.
5025                          */
5026                         if (unlikely(status & (ATA_ERR | ATA_DF))) {
5027                                 /* data might be corrputed */
5028                                 qc->err_mask |= AC_ERR_DEV;
5029
5030                                 if (!(qc->tf.flags & ATA_TFLAG_WRITE)) {
5031                                         ata_pio_sectors(qc);
5032                                         ata_altstatus(ap);
5033                                         status = ata_wait_idle(ap);
5034                                 }
5035
5036                                 if (status & (ATA_BUSY | ATA_DRQ))
5037                                         qc->err_mask |= AC_ERR_HSM;
5038
5039                                 /* ata_pio_sectors() might change the
5040                                  * state to HSM_ST_LAST. so, the state
5041                                  * is changed after ata_pio_sectors().
5042                                  */
5043                                 ap->hsm_task_state = HSM_ST_ERR;
5044                                 goto fsm_start;
5045                         }
5046
5047                         ata_pio_sectors(qc);
5048
5049                         if (ap->hsm_task_state == HSM_ST_LAST &&
5050                             (!(qc->tf.flags & ATA_TFLAG_WRITE))) {
5051                                 /* all data read */
5052                                 ata_altstatus(ap);
5053                                 status = ata_wait_idle(ap);
5054                                 goto fsm_start;
5055                         }
5056                 }
5057
5058                 ata_altstatus(ap); /* flush */
5059                 poll_next = 1;
5060                 break;
5061
5062         case HSM_ST_LAST:
5063                 if (unlikely(!ata_ok(status))) {
5064                         qc->err_mask |= __ac_err_mask(status);
5065                         ap->hsm_task_state = HSM_ST_ERR;
5066                         goto fsm_start;
5067                 }
5068
5069                 /* no more data to transfer */
5070                 DPRINTK("ata%u: dev %u command complete, drv_stat 0x%x\n",
5071                         ap->print_id, qc->dev->devno, status);
5072
5073                 WARN_ON(qc->err_mask);
5074
5075                 ap->hsm_task_state = HSM_ST_IDLE;
5076
5077                 /* complete taskfile transaction */
5078                 ata_hsm_qc_complete(qc, in_wq);
5079
5080                 poll_next = 0;
5081                 break;
5082
5083         case HSM_ST_ERR:
5084                 /* make sure qc->err_mask is available to
5085                  * know what's wrong and recover
5086                  */
5087                 WARN_ON(qc->err_mask == 0);
5088
5089                 ap->hsm_task_state = HSM_ST_IDLE;
5090
5091                 /* complete taskfile transaction */
5092                 ata_hsm_qc_complete(qc, in_wq);
5093
5094                 poll_next = 0;
5095                 break;
5096         default:
5097                 poll_next = 0;
5098                 BUG();
5099         }
5100
5101         return poll_next;
5102 }
5103
5104 static void ata_pio_task(struct work_struct *work)
5105 {
5106         struct ata_port *ap =
5107                 container_of(work, struct ata_port, port_task.work);
5108         struct ata_queued_cmd *qc = ap->port_task_data;
5109         u8 status;
5110         int poll_next;
5111
5112 fsm_start:
5113         WARN_ON(ap->hsm_task_state == HSM_ST_IDLE);
5114
5115         /*
5116          * This is purely heuristic.  This is a fast path.
5117          * Sometimes when we enter, BSY will be cleared in
5118          * a chk-status or two.  If not, the drive is probably seeking
5119          * or something.  Snooze for a couple msecs, then
5120          * chk-status again.  If still busy, queue delayed work.
5121          */
5122         status = ata_busy_wait(ap, ATA_BUSY, 5);
5123         if (status & ATA_BUSY) {
5124                 msleep(2);
5125                 status = ata_busy_wait(ap, ATA_BUSY, 10);
5126                 if (status & ATA_BUSY) {
5127                         ata_port_queue_task(ap, ata_pio_task, qc, ATA_SHORT_PAUSE);
5128                         return;
5129                 }
5130         }
5131
5132         /* move the HSM */
5133         poll_next = ata_hsm_move(ap, qc, status, 1);
5134
5135         /* another command or interrupt handler
5136          * may be running at this point.
5137          */
5138         if (poll_next)
5139                 goto fsm_start;
5140 }
5141
5142 /**
5143  *      ata_qc_new - Request an available ATA command, for queueing
5144  *      @ap: Port associated with device @dev
5145  *      @dev: Device from whom we request an available command structure
5146  *
5147  *      LOCKING:
5148  *      None.
5149  */
5150
5151 static struct ata_queued_cmd *ata_qc_new(struct ata_port *ap)
5152 {
5153         struct ata_queued_cmd *qc = NULL;
5154         unsigned int i;
5155
5156         /* no command while frozen */
5157         if (unlikely(ap->pflags & ATA_PFLAG_FROZEN))
5158                 return NULL;
5159
5160         /* the last tag is reserved for internal command. */
5161         for (i = 0; i < ATA_MAX_QUEUE - 1; i++)
5162                 if (!test_and_set_bit(i, &ap->qc_allocated)) {
5163                         qc = __ata_qc_from_tag(ap, i);
5164                         break;
5165                 }
5166
5167         if (qc)
5168                 qc->tag = i;
5169
5170         return qc;
5171 }
5172
5173 /**
5174  *      ata_qc_new_init - Request an available ATA command, and initialize it
5175  *      @dev: Device from whom we request an available command structure
5176  *
5177  *      LOCKING:
5178  *      None.
5179  */
5180
5181 struct ata_queued_cmd *ata_qc_new_init(struct ata_device *dev)
5182 {
5183         struct ata_port *ap = dev->link->ap;
5184         struct ata_queued_cmd *qc;
5185
5186         qc = ata_qc_new(ap);
5187         if (qc) {
5188                 qc->scsicmd = NULL;
5189                 qc->ap = ap;
5190                 qc->dev = dev;
5191
5192                 ata_qc_reinit(qc);
5193         }
5194
5195         return qc;
5196 }
5197
5198 /**
5199  *      ata_qc_free - free unused ata_queued_cmd
5200  *      @qc: Command to complete
5201  *
5202  *      Designed to free unused ata_queued_cmd object
5203  *      in case something prevents using it.
5204  *
5205  *      LOCKING:
5206  *      spin_lock_irqsave(host lock)
5207  */
5208 void ata_qc_free(struct ata_queued_cmd *qc)
5209 {
5210         struct ata_port *ap = qc->ap;
5211         unsigned int tag;
5212
5213         WARN_ON(qc == NULL);    /* ata_qc_from_tag _might_ return NULL */
5214
5215         qc->flags = 0;
5216         tag = qc->tag;
5217         if (likely(ata_tag_valid(tag))) {
5218                 qc->tag = ATA_TAG_POISON;
5219                 clear_bit(tag, &ap->qc_allocated);
5220         }
5221 }
5222
5223 void __ata_qc_complete(struct ata_queued_cmd *qc)
5224 {
5225         struct ata_port *ap = qc->ap;
5226         struct ata_link *link = qc->dev->link;
5227
5228         WARN_ON(qc == NULL);    /* ata_qc_from_tag _might_ return NULL */
5229         WARN_ON(!(qc->flags & ATA_QCFLAG_ACTIVE));
5230
5231         if (likely(qc->flags & ATA_QCFLAG_DMAMAP))
5232                 ata_sg_clean(qc);
5233
5234         /* command should be marked inactive atomically with qc completion */
5235         if (qc->tf.protocol == ATA_PROT_NCQ)
5236                 link->sactive &= ~(1 << qc->tag);
5237         else
5238                 link->active_tag = ATA_TAG_POISON;
5239
5240         /* atapi: mark qc as inactive to prevent the interrupt handler
5241          * from completing the command twice later, before the error handler
5242          * is called. (when rc != 0 and atapi request sense is needed)
5243          */
5244         qc->flags &= ~ATA_QCFLAG_ACTIVE;
5245         ap->qc_active &= ~(1 << qc->tag);
5246
5247         /* call completion callback */
5248         qc->complete_fn(qc);
5249 }
5250
5251 static void fill_result_tf(struct ata_queued_cmd *qc)
5252 {
5253         struct ata_port *ap = qc->ap;
5254
5255         qc->result_tf.flags = qc->tf.flags;
5256         ap->ops->tf_read(ap, &qc->result_tf);
5257 }
5258
5259 /**
5260  *      ata_qc_complete - Complete an active ATA command
5261  *      @qc: Command to complete
5262  *      @err_mask: ATA Status register contents
5263  *
5264  *      Indicate to the mid and upper layers that an ATA
5265  *      command has completed, with either an ok or not-ok status.
5266  *
5267  *      LOCKING:
5268  *      spin_lock_irqsave(host lock)
5269  */
5270 void ata_qc_complete(struct ata_queued_cmd *qc)
5271 {
5272         struct ata_port *ap = qc->ap;
5273
5274         /* XXX: New EH and old EH use different mechanisms to
5275          * synchronize EH with regular execution path.
5276          *
5277          * In new EH, a failed qc is marked with ATA_QCFLAG_FAILED.
5278          * Normal execution path is responsible for not accessing a
5279          * failed qc.  libata core enforces the rule by returning NULL
5280          * from ata_qc_from_tag() for failed qcs.
5281          *
5282          * Old EH depends on ata_qc_complete() nullifying completion
5283          * requests if ATA_QCFLAG_EH_SCHEDULED is set.  Old EH does
5284          * not synchronize with interrupt handler.  Only PIO task is
5285          * taken care of.
5286          */
5287         if (ap->ops->error_handler) {
5288                 WARN_ON(ap->pflags & ATA_PFLAG_FROZEN);
5289
5290                 if (unlikely(qc->err_mask))
5291                         qc->flags |= ATA_QCFLAG_FAILED;
5292
5293                 if (unlikely(qc->flags & ATA_QCFLAG_FAILED)) {
5294                         if (!ata_tag_internal(qc->tag)) {
5295                                 /* always fill result TF for failed qc */
5296                                 fill_result_tf(qc);
5297                                 ata_qc_schedule_eh(qc);
5298                                 return;
5299                         }
5300                 }
5301
5302                 /* read result TF if requested */
5303                 if (qc->flags & ATA_QCFLAG_RESULT_TF)
5304                         fill_result_tf(qc);
5305
5306                 __ata_qc_complete(qc);
5307         } else {
5308                 if (qc->flags & ATA_QCFLAG_EH_SCHEDULED)
5309                         return;
5310
5311                 /* read result TF if failed or requested */
5312                 if (qc->err_mask || qc->flags & ATA_QCFLAG_RESULT_TF)
5313                         fill_result_tf(qc);
5314
5315                 __ata_qc_complete(qc);
5316         }
5317 }
5318
5319 /**
5320  *      ata_qc_complete_multiple - Complete multiple qcs successfully
5321  *      @ap: port in question
5322  *      @qc_active: new qc_active mask
5323  *      @finish_qc: LLDD callback invoked before completing a qc
5324  *
5325  *      Complete in-flight commands.  This functions is meant to be
5326  *      called from low-level driver's interrupt routine to complete
5327  *      requests normally.  ap->qc_active and @qc_active is compared
5328  *      and commands are completed accordingly.
5329  *
5330  *      LOCKING:
5331  *      spin_lock_irqsave(host lock)
5332  *
5333  *      RETURNS:
5334  *      Number of completed commands on success, -errno otherwise.
5335  */
5336 int ata_qc_complete_multiple(struct ata_port *ap, u32 qc_active,
5337                              void (*finish_qc)(struct ata_queued_cmd *))
5338 {
5339         int nr_done = 0;
5340         u32 done_mask;
5341         int i;
5342
5343         done_mask = ap->qc_active ^ qc_active;
5344
5345         if (unlikely(done_mask & qc_active)) {
5346                 ata_port_printk(ap, KERN_ERR, "illegal qc_active transition "
5347                                 "(%08x->%08x)\n", ap->qc_active, qc_active);
5348                 return -EINVAL;
5349         }
5350
5351         for (i = 0; i < ATA_MAX_QUEUE; i++) {
5352                 struct ata_queued_cmd *qc;
5353
5354                 if (!(done_mask & (1 << i)))
5355                         continue;
5356
5357                 if ((qc = ata_qc_from_tag(ap, i))) {
5358                         if (finish_qc)
5359                                 finish_qc(qc);
5360                         ata_qc_complete(qc);
5361                         nr_done++;
5362                 }
5363         }
5364
5365         return nr_done;
5366 }
5367
5368 static inline int ata_should_dma_map(struct ata_queued_cmd *qc)
5369 {
5370         struct ata_port *ap = qc->ap;
5371
5372         switch (qc->tf.protocol) {
5373         case ATA_PROT_NCQ:
5374         case ATA_PROT_DMA:
5375         case ATA_PROT_ATAPI_DMA:
5376                 return 1;
5377
5378         case ATA_PROT_ATAPI:
5379         case ATA_PROT_PIO:
5380                 if (ap->flags & ATA_FLAG_PIO_DMA)
5381                         return 1;
5382
5383                 /* fall through */
5384
5385         default:
5386                 return 0;
5387         }
5388
5389         /* never reached */
5390 }
5391
5392 /**
5393  *      ata_qc_issue - issue taskfile to device
5394  *      @qc: command to issue to device
5395  *
5396  *      Prepare an ATA command to submission to device.
5397  *      This includes mapping the data into a DMA-able
5398  *      area, filling in the S/G table, and finally
5399  *      writing the taskfile to hardware, starting the command.
5400  *
5401  *      LOCKING:
5402  *      spin_lock_irqsave(host lock)
5403  */
5404 void ata_qc_issue(struct ata_queued_cmd *qc)
5405 {
5406         struct ata_port *ap = qc->ap;
5407         struct ata_link *link = qc->dev->link;
5408
5409         /* Make sure only one non-NCQ command is outstanding.  The
5410          * check is skipped for old EH because it reuses active qc to
5411          * request ATAPI sense.
5412          */
5413         WARN_ON(ap->ops->error_handler && ata_tag_valid(link->active_tag));
5414
5415         if (qc->tf.protocol == ATA_PROT_NCQ) {
5416                 WARN_ON(link->sactive & (1 << qc->tag));
5417                 link->sactive |= 1 << qc->tag;
5418         } else {
5419                 WARN_ON(link->sactive);
5420                 link->active_tag = qc->tag;
5421         }
5422
5423         qc->flags |= ATA_QCFLAG_ACTIVE;
5424         ap->qc_active |= 1 << qc->tag;
5425
5426         if (ata_should_dma_map(qc)) {
5427                 if (qc->flags & ATA_QCFLAG_SG) {
5428                         if (ata_sg_setup(qc))
5429                                 goto sg_err;
5430                 } else if (qc->flags & ATA_QCFLAG_SINGLE) {
5431                         if (ata_sg_setup_one(qc))
5432                                 goto sg_err;
5433                 }
5434         } else {
5435                 qc->flags &= ~ATA_QCFLAG_DMAMAP;
5436         }
5437
5438         ap->ops->qc_prep(qc);
5439
5440         qc->err_mask |= ap->ops->qc_issue(qc);
5441         if (unlikely(qc->err_mask))
5442                 goto err;
5443         return;
5444
5445 sg_err:
5446         qc->flags &= ~ATA_QCFLAG_DMAMAP;
5447         qc->err_mask |= AC_ERR_SYSTEM;
5448 err:
5449         ata_qc_complete(qc);
5450 }
5451
5452 /**
5453  *      ata_qc_issue_prot - issue taskfile to device in proto-dependent manner
5454  *      @qc: command to issue to device
5455  *
5456  *      Using various libata functions and hooks, this function
5457  *      starts an ATA command.  ATA commands are grouped into
5458  *      classes called "protocols", and issuing each type of protocol
5459  *      is slightly different.
5460  *
5461  *      May be used as the qc_issue() entry in ata_port_operations.
5462  *
5463  *      LOCKING:
5464  *      spin_lock_irqsave(host lock)
5465  *
5466  *      RETURNS:
5467  *      Zero on success, AC_ERR_* mask on failure
5468  */
5469
5470 unsigned int ata_qc_issue_prot(struct ata_queued_cmd *qc)
5471 {
5472         struct ata_port *ap = qc->ap;
5473
5474         /* Use polling pio if the LLD doesn't handle
5475          * interrupt driven pio and atapi CDB interrupt.
5476          */
5477         if (ap->flags & ATA_FLAG_PIO_POLLING) {
5478                 switch (qc->tf.protocol) {
5479                 case ATA_PROT_PIO:
5480                 case ATA_PROT_NODATA:
5481                 case ATA_PROT_ATAPI:
5482                 case ATA_PROT_ATAPI_NODATA:
5483                         qc->tf.flags |= ATA_TFLAG_POLLING;
5484                         break;
5485                 case ATA_PROT_ATAPI_DMA:
5486                         if (qc->dev->flags & ATA_DFLAG_CDB_INTR)
5487                                 /* see ata_dma_blacklisted() */
5488                                 BUG();
5489                         break;
5490                 default:
5491                         break;
5492                 }
5493         }
5494
5495         /* select the device */
5496         ata_dev_select(ap, qc->dev->devno, 1, 0);
5497
5498         /* start the command */
5499         switch (qc->tf.protocol) {
5500         case ATA_PROT_NODATA:
5501                 if (qc->tf.flags & ATA_TFLAG_POLLING)
5502                         ata_qc_set_polling(qc);
5503
5504                 ata_tf_to_host(ap, &qc->tf);
5505                 ap->hsm_task_state = HSM_ST_LAST;
5506
5507                 if (qc->tf.flags & ATA_TFLAG_POLLING)
5508                         ata_port_queue_task(ap, ata_pio_task, qc, 0);
5509
5510                 break;
5511
5512         case ATA_PROT_DMA:
5513                 WARN_ON(qc->tf.flags & ATA_TFLAG_POLLING);
5514
5515                 ap->ops->tf_load(ap, &qc->tf);   /* load tf registers */
5516                 ap->ops->bmdma_setup(qc);           /* set up bmdma */
5517                 ap->ops->bmdma_start(qc);           /* initiate bmdma */
5518                 ap->hsm_task_state = HSM_ST_LAST;
5519                 break;
5520
5521         case ATA_PROT_PIO:
5522                 if (qc->tf.flags & ATA_TFLAG_POLLING)
5523                         ata_qc_set_polling(qc);
5524
5525                 ata_tf_to_host(ap, &qc->tf);
5526
5527                 if (qc->tf.flags & ATA_TFLAG_WRITE) {
5528                         /* PIO data out protocol */
5529                         ap->hsm_task_state = HSM_ST_FIRST;
5530                         ata_port_queue_task(ap, ata_pio_task, qc, 0);
5531
5532                         /* always send first data block using
5533                          * the ata_pio_task() codepath.
5534                          */
5535                 } else {
5536                         /* PIO data in protocol */
5537                         ap->hsm_task_state = HSM_ST;
5538
5539                         if (qc->tf.flags & ATA_TFLAG_POLLING)
5540                                 ata_port_queue_task(ap, ata_pio_task, qc, 0);
5541
5542                         /* if polling, ata_pio_task() handles the rest.
5543                          * otherwise, interrupt handler takes over from here.
5544                          */
5545                 }
5546
5547                 break;
5548
5549         case ATA_PROT_ATAPI:
5550         case ATA_PROT_ATAPI_NODATA:
5551                 if (qc->tf.flags & ATA_TFLAG_POLLING)
5552                         ata_qc_set_polling(qc);
5553
5554                 ata_tf_to_host(ap, &qc->tf);
5555
5556                 ap->hsm_task_state = HSM_ST_FIRST;
5557
5558                 /* send cdb by polling if no cdb interrupt */
5559                 if ((!(qc->dev->flags & ATA_DFLAG_CDB_INTR)) ||
5560                     (qc->tf.flags & ATA_TFLAG_POLLING))
5561                         ata_port_queue_task(ap, ata_pio_task, qc, 0);
5562                 break;
5563
5564         case ATA_PROT_ATAPI_DMA:
5565                 WARN_ON(qc->tf.flags & ATA_TFLAG_POLLING);
5566
5567                 ap->ops->tf_load(ap, &qc->tf);   /* load tf registers */
5568                 ap->ops->bmdma_setup(qc);           /* set up bmdma */
5569                 ap->hsm_task_state = HSM_ST_FIRST;
5570
5571                 /* send cdb by polling if no cdb interrupt */
5572                 if (!(qc->dev->flags & ATA_DFLAG_CDB_INTR))
5573                         ata_port_queue_task(ap, ata_pio_task, qc, 0);
5574                 break;
5575
5576         default:
5577                 WARN_ON(1);
5578                 return AC_ERR_SYSTEM;
5579         }
5580
5581         return 0;
5582 }
5583
5584 /**
5585  *      ata_host_intr - Handle host interrupt for given (port, task)
5586  *      @ap: Port on which interrupt arrived (possibly...)
5587  *      @qc: Taskfile currently active in engine
5588  *
5589  *      Handle host interrupt for given queued command.  Currently,
5590  *      only DMA interrupts are handled.  All other commands are
5591  *      handled via polling with interrupts disabled (nIEN bit).
5592  *
5593  *      LOCKING:
5594  *      spin_lock_irqsave(host lock)
5595  *
5596  *      RETURNS:
5597  *      One if interrupt was handled, zero if not (shared irq).
5598  */
5599
5600 inline unsigned int ata_host_intr (struct ata_port *ap,
5601                                    struct ata_queued_cmd *qc)
5602 {
5603         struct ata_eh_info *ehi = &ap->link.eh_info;
5604         u8 status, host_stat = 0;
5605
5606         VPRINTK("ata%u: protocol %d task_state %d\n",
5607                 ap->print_id, qc->tf.protocol, ap->hsm_task_state);
5608
5609         /* Check whether we are expecting interrupt in this state */
5610         switch (ap->hsm_task_state) {
5611         case HSM_ST_FIRST:
5612                 /* Some pre-ATAPI-4 devices assert INTRQ
5613                  * at this state when ready to receive CDB.
5614                  */
5615
5616                 /* Check the ATA_DFLAG_CDB_INTR flag is enough here.
5617                  * The flag was turned on only for atapi devices.
5618                  * No need to check is_atapi_taskfile(&qc->tf) again.
5619                  */
5620                 if (!(qc->dev->flags & ATA_DFLAG_CDB_INTR))
5621                         goto idle_irq;
5622                 break;
5623         case HSM_ST_LAST:
5624                 if (qc->tf.protocol == ATA_PROT_DMA ||
5625                     qc->tf.protocol == ATA_PROT_ATAPI_DMA) {
5626                         /* check status of DMA engine */
5627                         host_stat = ap->ops->bmdma_status(ap);
5628                         VPRINTK("ata%u: host_stat 0x%X\n",
5629                                 ap->print_id, host_stat);
5630
5631                         /* if it's not our irq... */
5632                         if (!(host_stat & ATA_DMA_INTR))
5633                                 goto idle_irq;
5634
5635                         /* before we do anything else, clear DMA-Start bit */
5636                         ap->ops->bmdma_stop(qc);
5637
5638                         if (unlikely(host_stat & ATA_DMA_ERR)) {
5639                                 /* error when transfering data to/from memory */
5640                                 qc->err_mask |= AC_ERR_HOST_BUS;
5641                                 ap->hsm_task_state = HSM_ST_ERR;
5642                         }
5643                 }
5644                 break;
5645         case HSM_ST:
5646                 break;
5647         default:
5648                 goto idle_irq;
5649         }
5650
5651         /* check altstatus */
5652         status = ata_altstatus(ap);
5653         if (status & ATA_BUSY)
5654                 goto idle_irq;
5655
5656         /* check main status, clearing INTRQ */
5657         status = ata_chk_status(ap);
5658         if (unlikely(status & ATA_BUSY))
5659                 goto idle_irq;
5660
5661         /* ack bmdma irq events */
5662         ap->ops->irq_clear(ap);
5663
5664         ata_hsm_move(ap, qc, status, 0);
5665
5666         if (unlikely(qc->err_mask) && (qc->tf.protocol == ATA_PROT_DMA ||
5667                                        qc->tf.protocol == ATA_PROT_ATAPI_DMA))
5668                 ata_ehi_push_desc(ehi, "BMDMA stat 0x%x", host_stat);
5669
5670         return 1;       /* irq handled */
5671
5672 idle_irq:
5673         ap->stats.idle_irq++;
5674
5675 #ifdef ATA_IRQ_TRAP
5676         if ((ap->stats.idle_irq % 1000) == 0) {
5677                 ap->ops->irq_ack(ap, 0); /* debug trap */
5678                 ata_port_printk(ap, KERN_WARNING, "irq trap\n");
5679                 return 1;
5680         }
5681 #endif
5682         return 0;       /* irq not handled */
5683 }
5684
5685 /**
5686  *      ata_interrupt - Default ATA host interrupt handler
5687  *      @irq: irq line (unused)
5688  *      @dev_instance: pointer to our ata_host information structure
5689  *
5690  *      Default interrupt handler for PCI IDE devices.  Calls
5691  *      ata_host_intr() for each port that is not disabled.
5692  *
5693  *      LOCKING:
5694  *      Obtains host lock during operation.
5695  *
5696  *      RETURNS:
5697  *      IRQ_NONE or IRQ_HANDLED.
5698  */
5699
5700 irqreturn_t ata_interrupt (int irq, void *dev_instance)
5701 {
5702         struct ata_host *host = dev_instance;
5703         unsigned int i;
5704         unsigned int handled = 0;
5705         unsigned long flags;
5706
5707         /* TODO: make _irqsave conditional on x86 PCI IDE legacy mode */
5708         spin_lock_irqsave(&host->lock, flags);
5709
5710         for (i = 0; i < host->n_ports; i++) {
5711                 struct ata_port *ap;
5712
5713                 ap = host->ports[i];
5714                 if (ap &&
5715                     !(ap->flags & ATA_FLAG_DISABLED)) {
5716                         struct ata_queued_cmd *qc;
5717
5718                         qc = ata_qc_from_tag(ap, ap->link.active_tag);
5719                         if (qc && (!(qc->tf.flags & ATA_TFLAG_POLLING)) &&
5720                             (qc->flags & ATA_QCFLAG_ACTIVE))
5721                                 handled |= ata_host_intr(ap, qc);
5722                 }
5723         }
5724
5725         spin_unlock_irqrestore(&host->lock, flags);
5726
5727         return IRQ_RETVAL(handled);
5728 }
5729
5730 /**
5731  *      sata_scr_valid - test whether SCRs are accessible
5732  *      @ap: ATA port to test SCR accessibility for
5733  *
5734  *      Test whether SCRs are accessible for @ap.
5735  *
5736  *      LOCKING:
5737  *      None.
5738  *
5739  *      RETURNS:
5740  *      1 if SCRs are accessible, 0 otherwise.
5741  */
5742 int sata_scr_valid(struct ata_port *ap)
5743 {
5744         return (ap->flags & ATA_FLAG_SATA) && ap->ops->scr_read;
5745 }
5746
5747 /**
5748  *      sata_scr_read - read SCR register of the specified port
5749  *      @ap: ATA port to read SCR for
5750  *      @reg: SCR to read
5751  *      @val: Place to store read value
5752  *
5753  *      Read SCR register @reg of @ap into *@val.  This function is
5754  *      guaranteed to succeed if the cable type of the port is SATA
5755  *      and the port implements ->scr_read.
5756  *
5757  *      LOCKING:
5758  *      None.
5759  *
5760  *      RETURNS:
5761  *      0 on success, negative errno on failure.
5762  */
5763 int sata_scr_read(struct ata_port *ap, int reg, u32 *val)
5764 {
5765         if (sata_scr_valid(ap))
5766                 return ap->ops->scr_read(ap, reg, val);
5767         return -EOPNOTSUPP;
5768 }
5769
5770 /**
5771  *      sata_scr_write - write SCR register of the specified port
5772  *      @ap: ATA port to write SCR for
5773  *      @reg: SCR to write
5774  *      @val: value to write
5775  *
5776  *      Write @val to SCR register @reg of @ap.  This function is
5777  *      guaranteed to succeed if the cable type of the port is SATA
5778  *      and the port implements ->scr_read.
5779  *
5780  *      LOCKING:
5781  *      None.
5782  *
5783  *      RETURNS:
5784  *      0 on success, negative errno on failure.
5785  */
5786 int sata_scr_write(struct ata_port *ap, int reg, u32 val)
5787 {
5788         if (sata_scr_valid(ap))
5789                 return ap->ops->scr_write(ap, reg, val);
5790         return -EOPNOTSUPP;
5791 }
5792
5793 /**
5794  *      sata_scr_write_flush - write SCR register of the specified port and flush
5795  *      @ap: ATA port to write SCR for
5796  *      @reg: SCR to write
5797  *      @val: value to write
5798  *
5799  *      This function is identical to sata_scr_write() except that this
5800  *      function performs flush after writing to the register.
5801  *
5802  *      LOCKING:
5803  *      None.
5804  *
5805  *      RETURNS:
5806  *      0 on success, negative errno on failure.
5807  */
5808 int sata_scr_write_flush(struct ata_port *ap, int reg, u32 val)
5809 {
5810         int rc;
5811
5812         if (sata_scr_valid(ap)) {
5813                 rc = ap->ops->scr_write(ap, reg, val);
5814                 if (rc == 0)
5815                         rc = ap->ops->scr_read(ap, reg, &val);
5816                 return rc;
5817         }
5818         return -EOPNOTSUPP;
5819 }
5820
5821 /**
5822  *      ata_port_online - test whether the given port is online
5823  *      @ap: ATA port to test
5824  *
5825  *      Test whether @ap is online.  Note that this function returns 0
5826  *      if online status of @ap cannot be obtained, so
5827  *      ata_port_online(ap) != !ata_port_offline(ap).
5828  *
5829  *      LOCKING:
5830  *      None.
5831  *
5832  *      RETURNS:
5833  *      1 if the port online status is available and online.
5834  */
5835 int ata_port_online(struct ata_port *ap)
5836 {
5837         u32 sstatus;
5838
5839         if (!sata_scr_read(ap, SCR_STATUS, &sstatus) && (sstatus & 0xf) == 0x3)
5840                 return 1;
5841         return 0;
5842 }
5843
5844 /**
5845  *      ata_port_offline - test whether the given port is offline
5846  *      @ap: ATA port to test
5847  *
5848  *      Test whether @ap is offline.  Note that this function returns
5849  *      0 if offline status of @ap cannot be obtained, so
5850  *      ata_port_online(ap) != !ata_port_offline(ap).
5851  *
5852  *      LOCKING:
5853  *      None.
5854  *
5855  *      RETURNS:
5856  *      1 if the port offline status is available and offline.
5857  */
5858 int ata_port_offline(struct ata_port *ap)
5859 {
5860         u32 sstatus;
5861
5862         if (!sata_scr_read(ap, SCR_STATUS, &sstatus) && (sstatus & 0xf) != 0x3)
5863                 return 1;
5864         return 0;
5865 }
5866
5867 int ata_flush_cache(struct ata_device *dev)
5868 {
5869         unsigned int err_mask;
5870         u8 cmd;
5871
5872         if (!ata_try_flush_cache(dev))
5873                 return 0;
5874
5875         if (dev->flags & ATA_DFLAG_FLUSH_EXT)
5876                 cmd = ATA_CMD_FLUSH_EXT;
5877         else
5878                 cmd = ATA_CMD_FLUSH;
5879
5880         err_mask = ata_do_simple_cmd(dev, cmd);
5881         if (err_mask) {
5882                 ata_dev_printk(dev, KERN_ERR, "failed to flush cache\n");
5883                 return -EIO;
5884         }
5885
5886         return 0;
5887 }
5888
5889 #ifdef CONFIG_PM
5890 static int ata_host_request_pm(struct ata_host *host, pm_message_t mesg,
5891                                unsigned int action, unsigned int ehi_flags,
5892                                int wait)
5893 {
5894         unsigned long flags;
5895         int i, rc;
5896
5897         for (i = 0; i < host->n_ports; i++) {
5898                 struct ata_port *ap = host->ports[i];
5899
5900                 /* Previous resume operation might still be in
5901                  * progress.  Wait for PM_PENDING to clear.
5902                  */
5903                 if (ap->pflags & ATA_PFLAG_PM_PENDING) {
5904                         ata_port_wait_eh(ap);
5905                         WARN_ON(ap->pflags & ATA_PFLAG_PM_PENDING);
5906                 }
5907
5908                 /* request PM ops to EH */
5909                 spin_lock_irqsave(ap->lock, flags);
5910
5911                 ap->pm_mesg = mesg;
5912                 if (wait) {
5913                         rc = 0;
5914                         ap->pm_result = &rc;
5915                 }
5916
5917                 ap->pflags |= ATA_PFLAG_PM_PENDING;
5918                 ap->link.eh_info.action |= action;
5919                 ap->link.eh_info.flags |= ehi_flags;
5920
5921                 ata_port_schedule_eh(ap);
5922
5923                 spin_unlock_irqrestore(ap->lock, flags);
5924
5925                 /* wait and check result */
5926                 if (wait) {
5927                         ata_port_wait_eh(ap);
5928                         WARN_ON(ap->pflags & ATA_PFLAG_PM_PENDING);
5929                         if (rc)
5930                                 return rc;
5931                 }
5932         }
5933
5934         return 0;
5935 }
5936
5937 /**
5938  *      ata_host_suspend - suspend host
5939  *      @host: host to suspend
5940  *      @mesg: PM message
5941  *
5942  *      Suspend @host.  Actual operation is performed by EH.  This
5943  *      function requests EH to perform PM operations and waits for EH
5944  *      to finish.
5945  *
5946  *      LOCKING:
5947  *      Kernel thread context (may sleep).
5948  *
5949  *      RETURNS:
5950  *      0 on success, -errno on failure.
5951  */
5952 int ata_host_suspend(struct ata_host *host, pm_message_t mesg)
5953 {
5954         int rc;
5955
5956         rc = ata_host_request_pm(host, mesg, 0, ATA_EHI_QUIET, 1);
5957         if (rc == 0)
5958                 host->dev->power.power_state = mesg;
5959         return rc;
5960 }
5961
5962 /**
5963  *      ata_host_resume - resume host
5964  *      @host: host to resume
5965  *
5966  *      Resume @host.  Actual operation is performed by EH.  This
5967  *      function requests EH to perform PM operations and returns.
5968  *      Note that all resume operations are performed parallely.
5969  *
5970  *      LOCKING:
5971  *      Kernel thread context (may sleep).
5972  */
5973 void ata_host_resume(struct ata_host *host)
5974 {
5975         ata_host_request_pm(host, PMSG_ON, ATA_EH_SOFTRESET,
5976                             ATA_EHI_NO_AUTOPSY | ATA_EHI_QUIET, 0);
5977         host->dev->power.power_state = PMSG_ON;
5978 }
5979 #endif
5980
5981 /**
5982  *      ata_port_start - Set port up for dma.
5983  *      @ap: Port to initialize
5984  *
5985  *      Called just after data structures for each port are
5986  *      initialized.  Allocates space for PRD table.
5987  *
5988  *      May be used as the port_start() entry in ata_port_operations.
5989  *
5990  *      LOCKING:
5991  *      Inherited from caller.
5992  */
5993 int ata_port_start(struct ata_port *ap)
5994 {
5995         struct device *dev = ap->dev;
5996         int rc;
5997
5998         ap->prd = dmam_alloc_coherent(dev, ATA_PRD_TBL_SZ, &ap->prd_dma,
5999                                       GFP_KERNEL);
6000         if (!ap->prd)
6001                 return -ENOMEM;
6002
6003         rc = ata_pad_alloc(ap, dev);
6004         if (rc)
6005                 return rc;
6006
6007         DPRINTK("prd alloc, virt %p, dma %llx\n", ap->prd,
6008                 (unsigned long long)ap->prd_dma);
6009         return 0;
6010 }
6011
6012 /**
6013  *      ata_dev_init - Initialize an ata_device structure
6014  *      @dev: Device structure to initialize
6015  *
6016  *      Initialize @dev in preparation for probing.
6017  *
6018  *      LOCKING:
6019  *      Inherited from caller.
6020  */
6021 void ata_dev_init(struct ata_device *dev)
6022 {
6023         struct ata_link *link = dev->link;
6024         struct ata_port *ap = link->ap;
6025         unsigned long flags;
6026
6027         /* SATA spd limit is bound to the first device */
6028         link->sata_spd_limit = link->hw_sata_spd_limit;
6029         link->sata_spd = 0;
6030
6031         /* High bits of dev->flags are used to record warm plug
6032          * requests which occur asynchronously.  Synchronize using
6033          * host lock.
6034          */
6035         spin_lock_irqsave(ap->lock, flags);
6036         dev->flags &= ~ATA_DFLAG_INIT_MASK;
6037         dev->horkage = 0;
6038         spin_unlock_irqrestore(ap->lock, flags);
6039
6040         memset((void *)dev + ATA_DEVICE_CLEAR_OFFSET, 0,
6041                sizeof(*dev) - ATA_DEVICE_CLEAR_OFFSET);
6042         dev->pio_mask = UINT_MAX;
6043         dev->mwdma_mask = UINT_MAX;
6044         dev->udma_mask = UINT_MAX;
6045 }
6046
6047 /**
6048  *      ata_port_alloc - allocate and initialize basic ATA port resources
6049  *      @host: ATA host this allocated port belongs to
6050  *
6051  *      Allocate and initialize basic ATA port resources.
6052  *
6053  *      RETURNS:
6054  *      Allocate ATA port on success, NULL on failure.
6055  *
6056  *      LOCKING:
6057  *      Inherited from calling layer (may sleep).
6058  */
6059 struct ata_port *ata_port_alloc(struct ata_host *host)
6060 {
6061         struct ata_port *ap;
6062         unsigned int i;
6063
6064         DPRINTK("ENTER\n");
6065
6066         ap = kzalloc(sizeof(*ap), GFP_KERNEL);
6067         if (!ap)
6068                 return NULL;
6069
6070         ap->pflags |= ATA_PFLAG_INITIALIZING;
6071         ap->lock = &host->lock;
6072         ap->flags = ATA_FLAG_DISABLED;
6073         ap->print_id = -1;
6074         ap->ctl = ATA_DEVCTL_OBS;
6075         ap->host = host;
6076         ap->dev = host->dev;
6077
6078         ap->link.hw_sata_spd_limit = UINT_MAX;
6079         ap->link.active_tag = ATA_TAG_POISON;
6080         ap->last_ctl = 0xFF;
6081
6082 #if defined(ATA_VERBOSE_DEBUG)
6083         /* turn on all debugging levels */
6084         ap->msg_enable = 0x00FF;
6085 #elif defined(ATA_DEBUG)
6086         ap->msg_enable = ATA_MSG_DRV | ATA_MSG_INFO | ATA_MSG_CTL | ATA_MSG_WARN | ATA_MSG_ERR;
6087 #else
6088         ap->msg_enable = ATA_MSG_DRV | ATA_MSG_ERR | ATA_MSG_WARN;
6089 #endif
6090
6091         INIT_DELAYED_WORK(&ap->port_task, NULL);
6092         INIT_DELAYED_WORK(&ap->hotplug_task, ata_scsi_hotplug);
6093         INIT_WORK(&ap->scsi_rescan_task, ata_scsi_dev_rescan);
6094         INIT_LIST_HEAD(&ap->eh_done_q);
6095         init_waitqueue_head(&ap->eh_wait_q);
6096         init_timer_deferrable(&ap->fastdrain_timer);
6097         ap->fastdrain_timer.function = ata_eh_fastdrain_timerfn;
6098         ap->fastdrain_timer.data = (unsigned long)ap;
6099
6100         ap->cbl = ATA_CBL_NONE;
6101
6102         ap->link.ap = ap;
6103
6104         /* can't use iterator, ap isn't initialized yet */
6105         for (i = 0; i < ATA_MAX_DEVICES; i++) {
6106                 struct ata_device *dev = &ap->link.device[i];
6107                 dev->link = &ap->link;
6108                 dev->devno = i;
6109                 ata_dev_init(dev);
6110         }
6111
6112 #ifdef ATA_IRQ_TRAP
6113         ap->stats.unhandled_irq = 1;
6114         ap->stats.idle_irq = 1;
6115 #endif
6116         return ap;
6117 }
6118
6119 static void ata_host_release(struct device *gendev, void *res)
6120 {
6121         struct ata_host *host = dev_get_drvdata(gendev);
6122         int i;
6123
6124         for (i = 0; i < host->n_ports; i++) {
6125                 struct ata_port *ap = host->ports[i];
6126
6127                 if (!ap)
6128                         continue;
6129
6130                 if ((host->flags & ATA_HOST_STARTED) && ap->ops->port_stop)
6131                         ap->ops->port_stop(ap);
6132         }
6133
6134         if ((host->flags & ATA_HOST_STARTED) && host->ops->host_stop)
6135                 host->ops->host_stop(host);
6136
6137         for (i = 0; i < host->n_ports; i++) {
6138                 struct ata_port *ap = host->ports[i];
6139
6140                 if (!ap)
6141                         continue;
6142
6143                 if (ap->scsi_host)
6144                         scsi_host_put(ap->scsi_host);
6145
6146                 kfree(ap);
6147                 host->ports[i] = NULL;
6148         }
6149
6150         dev_set_drvdata(gendev, NULL);
6151 }
6152
6153 /**
6154  *      ata_host_alloc - allocate and init basic ATA host resources
6155  *      @dev: generic device this host is associated with
6156  *      @max_ports: maximum number of ATA ports associated with this host
6157  *
6158  *      Allocate and initialize basic ATA host resources.  LLD calls
6159  *      this function to allocate a host, initializes it fully and
6160  *      attaches it using ata_host_register().
6161  *
6162  *      @max_ports ports are allocated and host->n_ports is
6163  *      initialized to @max_ports.  The caller is allowed to decrease
6164  *      host->n_ports before calling ata_host_register().  The unused
6165  *      ports will be automatically freed on registration.
6166  *
6167  *      RETURNS:
6168  *      Allocate ATA host on success, NULL on failure.
6169  *
6170  *      LOCKING:
6171  *      Inherited from calling layer (may sleep).
6172  */
6173 struct ata_host *ata_host_alloc(struct device *dev, int max_ports)
6174 {
6175         struct ata_host *host;
6176         size_t sz;
6177         int i;
6178
6179         DPRINTK("ENTER\n");
6180
6181         if (!devres_open_group(dev, NULL, GFP_KERNEL))
6182                 return NULL;
6183
6184         /* alloc a container for our list of ATA ports (buses) */
6185         sz = sizeof(struct ata_host) + (max_ports + 1) * sizeof(void *);
6186         /* alloc a container for our list of ATA ports (buses) */
6187         host = devres_alloc(ata_host_release, sz, GFP_KERNEL);
6188         if (!host)
6189                 goto err_out;
6190
6191         devres_add(dev, host);
6192         dev_set_drvdata(dev, host);
6193
6194         spin_lock_init(&host->lock);
6195         host->dev = dev;
6196         host->n_ports = max_ports;
6197
6198         /* allocate ports bound to this host */
6199         for (i = 0; i < max_ports; i++) {
6200                 struct ata_port *ap;
6201
6202                 ap = ata_port_alloc(host);
6203                 if (!ap)
6204                         goto err_out;
6205
6206                 ap->port_no = i;
6207                 host->ports[i] = ap;
6208         }
6209
6210         devres_remove_group(dev, NULL);
6211         return host;
6212
6213  err_out:
6214         devres_release_group(dev, NULL);
6215         return NULL;
6216 }
6217
6218 /**
6219  *      ata_host_alloc_pinfo - alloc host and init with port_info array
6220  *      @dev: generic device this host is associated with
6221  *      @ppi: array of ATA port_info to initialize host with
6222  *      @n_ports: number of ATA ports attached to this host
6223  *
6224  *      Allocate ATA host and initialize with info from @ppi.  If NULL
6225  *      terminated, @ppi may contain fewer entries than @n_ports.  The
6226  *      last entry will be used for the remaining ports.
6227  *
6228  *      RETURNS:
6229  *      Allocate ATA host on success, NULL on failure.
6230  *
6231  *      LOCKING:
6232  *      Inherited from calling layer (may sleep).
6233  */
6234 struct ata_host *ata_host_alloc_pinfo(struct device *dev,
6235                                       const struct ata_port_info * const * ppi,
6236                                       int n_ports)
6237 {
6238         const struct ata_port_info *pi;
6239         struct ata_host *host;
6240         int i, j;
6241
6242         host = ata_host_alloc(dev, n_ports);
6243         if (!host)
6244                 return NULL;
6245
6246         for (i = 0, j = 0, pi = NULL; i < host->n_ports; i++) {
6247                 struct ata_port *ap = host->ports[i];
6248
6249                 if (ppi[j])
6250                         pi = ppi[j++];
6251
6252                 ap->pio_mask = pi->pio_mask;
6253                 ap->mwdma_mask = pi->mwdma_mask;
6254                 ap->udma_mask = pi->udma_mask;
6255                 ap->flags |= pi->flags;
6256                 ap->ops = pi->port_ops;
6257
6258                 if (!host->ops && (pi->port_ops != &ata_dummy_port_ops))
6259                         host->ops = pi->port_ops;
6260                 if (!host->private_data && pi->private_data)
6261                         host->private_data = pi->private_data;
6262         }
6263
6264         return host;
6265 }
6266
6267 /**
6268  *      ata_host_start - start and freeze ports of an ATA host
6269  *      @host: ATA host to start ports for
6270  *
6271  *      Start and then freeze ports of @host.  Started status is
6272  *      recorded in host->flags, so this function can be called
6273  *      multiple times.  Ports are guaranteed to get started only
6274  *      once.  If host->ops isn't initialized yet, its set to the
6275  *      first non-dummy port ops.
6276  *
6277  *      LOCKING:
6278  *      Inherited from calling layer (may sleep).
6279  *
6280  *      RETURNS:
6281  *      0 if all ports are started successfully, -errno otherwise.
6282  */
6283 int ata_host_start(struct ata_host *host)
6284 {
6285         int i, rc;
6286
6287         if (host->flags & ATA_HOST_STARTED)
6288                 return 0;
6289
6290         for (i = 0; i < host->n_ports; i++) {
6291                 struct ata_port *ap = host->ports[i];
6292
6293                 if (!host->ops && !ata_port_is_dummy(ap))
6294                         host->ops = ap->ops;
6295
6296                 if (ap->ops->port_start) {
6297                         rc = ap->ops->port_start(ap);
6298                         if (rc) {
6299                                 ata_port_printk(ap, KERN_ERR, "failed to "
6300                                                 "start port (errno=%d)\n", rc);
6301                                 goto err_out;
6302                         }
6303                 }
6304
6305                 ata_eh_freeze_port(ap);
6306         }
6307
6308         host->flags |= ATA_HOST_STARTED;
6309         return 0;
6310
6311  err_out:
6312         while (--i >= 0) {
6313                 struct ata_port *ap = host->ports[i];
6314
6315                 if (ap->ops->port_stop)
6316                         ap->ops->port_stop(ap);
6317         }
6318         return rc;
6319 }
6320
6321 /**
6322  *      ata_sas_host_init - Initialize a host struct
6323  *      @host:  host to initialize
6324  *      @dev:   device host is attached to
6325  *      @flags: host flags
6326  *      @ops:   port_ops
6327  *
6328  *      LOCKING:
6329  *      PCI/etc. bus probe sem.
6330  *
6331  */
6332 /* KILLME - the only user left is ipr */
6333 void ata_host_init(struct ata_host *host, struct device *dev,
6334                    unsigned long flags, const struct ata_port_operations *ops)
6335 {
6336         spin_lock_init(&host->lock);
6337         host->dev = dev;
6338         host->flags = flags;
6339         host->ops = ops;
6340 }
6341
6342 /**
6343  *      ata_host_register - register initialized ATA host
6344  *      @host: ATA host to register
6345  *      @sht: template for SCSI host
6346  *
6347  *      Register initialized ATA host.  @host is allocated using
6348  *      ata_host_alloc() and fully initialized by LLD.  This function
6349  *      starts ports, registers @host with ATA and SCSI layers and
6350  *      probe registered devices.
6351  *
6352  *      LOCKING:
6353  *      Inherited from calling layer (may sleep).
6354  *
6355  *      RETURNS:
6356  *      0 on success, -errno otherwise.
6357  */
6358 int ata_host_register(struct ata_host *host, struct scsi_host_template *sht)
6359 {
6360         int i, rc;
6361
6362         /* host must have been started */
6363         if (!(host->flags & ATA_HOST_STARTED)) {
6364                 dev_printk(KERN_ERR, host->dev,
6365                            "BUG: trying to register unstarted host\n");
6366                 WARN_ON(1);
6367                 return -EINVAL;
6368         }
6369
6370         /* Blow away unused ports.  This happens when LLD can't
6371          * determine the exact number of ports to allocate at
6372          * allocation time.
6373          */
6374         for (i = host->n_ports; host->ports[i]; i++)
6375                 kfree(host->ports[i]);
6376
6377         /* give ports names and add SCSI hosts */
6378         for (i = 0; i < host->n_ports; i++)
6379                 host->ports[i]->print_id = ata_print_id++;
6380
6381         rc = ata_scsi_add_hosts(host, sht);
6382         if (rc)
6383                 return rc;
6384
6385         /* associate with ACPI nodes */
6386         ata_acpi_associate(host);
6387
6388         /* set cable, sata_spd_limit and report */
6389         for (i = 0; i < host->n_ports; i++) {
6390                 struct ata_port *ap = host->ports[i];
6391                 int irq_line;
6392                 u32 scontrol;
6393                 unsigned long xfer_mask;
6394
6395                 /* set SATA cable type if still unset */
6396                 if (ap->cbl == ATA_CBL_NONE && (ap->flags & ATA_FLAG_SATA))
6397                         ap->cbl = ATA_CBL_SATA;
6398
6399                 /* init sata_spd_limit to the current value */
6400                 if (sata_scr_read(ap, SCR_CONTROL, &scontrol) == 0) {
6401                         int spd = (scontrol >> 4) & 0xf;
6402                         if (spd)
6403                                 ap->link.hw_sata_spd_limit &= (1 << spd) - 1;
6404                 }
6405                 ap->link.sata_spd_limit = ap->link.hw_sata_spd_limit;
6406
6407                 /* report the secondary IRQ for second channel legacy */
6408                 irq_line = host->irq;
6409                 if (i == 1 && host->irq2)
6410                         irq_line = host->irq2;
6411
6412                 xfer_mask = ata_pack_xfermask(ap->pio_mask, ap->mwdma_mask,
6413                                               ap->udma_mask);
6414
6415                 /* print per-port info to dmesg */
6416                 if (!ata_port_is_dummy(ap))
6417                         ata_port_printk(ap, KERN_INFO, "%cATA max %s cmd 0x%p "
6418                                         "ctl 0x%p bmdma 0x%p irq %d\n",
6419                                         (ap->flags & ATA_FLAG_SATA) ? 'S' : 'P',
6420                                         ata_mode_string(xfer_mask),
6421                                         ap->ioaddr.cmd_addr,
6422                                         ap->ioaddr.ctl_addr,
6423                                         ap->ioaddr.bmdma_addr,
6424                                         irq_line);
6425                 else
6426                         ata_port_printk(ap, KERN_INFO, "DUMMY\n");
6427         }
6428
6429         /* perform each probe synchronously */
6430         DPRINTK("probe begin\n");
6431         for (i = 0; i < host->n_ports; i++) {
6432                 struct ata_port *ap = host->ports[i];
6433                 int rc;
6434
6435                 /* probe */
6436                 if (ap->ops->error_handler) {
6437                         struct ata_eh_info *ehi = &ap->link.eh_info;
6438                         unsigned long flags;
6439
6440                         ata_port_probe(ap);
6441
6442                         /* kick EH for boot probing */
6443                         spin_lock_irqsave(ap->lock, flags);
6444
6445                         ehi->probe_mask =
6446                                 (1 << ata_link_max_devices(&ap->link)) - 1;
6447                         ehi->action |= ATA_EH_SOFTRESET;
6448                         ehi->flags |= ATA_EHI_NO_AUTOPSY | ATA_EHI_QUIET;
6449
6450                         ap->pflags &= ~ATA_PFLAG_INITIALIZING;
6451                         ap->pflags |= ATA_PFLAG_LOADING;
6452                         ata_port_schedule_eh(ap);
6453
6454                         spin_unlock_irqrestore(ap->lock, flags);
6455
6456                         /* wait for EH to finish */
6457                         ata_port_wait_eh(ap);
6458                 } else {
6459                         DPRINTK("ata%u: bus probe begin\n", ap->print_id);
6460                         rc = ata_bus_probe(ap);
6461                         DPRINTK("ata%u: bus probe end\n", ap->print_id);
6462
6463                         if (rc) {
6464                                 /* FIXME: do something useful here?
6465                                  * Current libata behavior will
6466                                  * tear down everything when
6467                                  * the module is removed
6468                                  * or the h/w is unplugged.
6469                                  */
6470                         }
6471                 }
6472         }
6473
6474         /* probes are done, now scan each port's disk(s) */
6475         DPRINTK("host probe begin\n");
6476         for (i = 0; i < host->n_ports; i++) {
6477                 struct ata_port *ap = host->ports[i];
6478
6479                 ata_scsi_scan_host(ap, 1);
6480         }
6481
6482         return 0;
6483 }
6484
6485 /**
6486  *      ata_host_activate - start host, request IRQ and register it
6487  *      @host: target ATA host
6488  *      @irq: IRQ to request
6489  *      @irq_handler: irq_handler used when requesting IRQ
6490  *      @irq_flags: irq_flags used when requesting IRQ
6491  *      @sht: scsi_host_template to use when registering the host
6492  *
6493  *      After allocating an ATA host and initializing it, most libata
6494  *      LLDs perform three steps to activate the host - start host,
6495  *      request IRQ and register it.  This helper takes necessasry
6496  *      arguments and performs the three steps in one go.
6497  *
6498  *      LOCKING:
6499  *      Inherited from calling layer (may sleep).
6500  *
6501  *      RETURNS:
6502  *      0 on success, -errno otherwise.
6503  */
6504 int ata_host_activate(struct ata_host *host, int irq,
6505                       irq_handler_t irq_handler, unsigned long irq_flags,
6506                       struct scsi_host_template *sht)
6507 {
6508         int rc;
6509
6510         rc = ata_host_start(host);
6511         if (rc)
6512                 return rc;
6513
6514         rc = devm_request_irq(host->dev, irq, irq_handler, irq_flags,
6515                               dev_driver_string(host->dev), host);
6516         if (rc)
6517                 return rc;
6518
6519         /* Used to print device info at probe */
6520         host->irq = irq;
6521
6522         rc = ata_host_register(host, sht);
6523         /* if failed, just free the IRQ and leave ports alone */
6524         if (rc)
6525                 devm_free_irq(host->dev, irq, host);
6526
6527         return rc;
6528 }
6529
6530 /**
6531  *      ata_port_detach - Detach ATA port in prepration of device removal
6532  *      @ap: ATA port to be detached
6533  *
6534  *      Detach all ATA devices and the associated SCSI devices of @ap;
6535  *      then, remove the associated SCSI host.  @ap is guaranteed to
6536  *      be quiescent on return from this function.
6537  *
6538  *      LOCKING:
6539  *      Kernel thread context (may sleep).
6540  */
6541 void ata_port_detach(struct ata_port *ap)
6542 {
6543         unsigned long flags;
6544         struct ata_device *dev;
6545
6546         if (!ap->ops->error_handler)
6547                 goto skip_eh;
6548
6549         /* tell EH we're leaving & flush EH */
6550         spin_lock_irqsave(ap->lock, flags);
6551         ap->pflags |= ATA_PFLAG_UNLOADING;
6552         spin_unlock_irqrestore(ap->lock, flags);
6553
6554         ata_port_wait_eh(ap);
6555
6556         /* EH is now guaranteed to see UNLOADING, so no new device
6557          * will be attached.  Disable all existing devices.
6558          */
6559         spin_lock_irqsave(ap->lock, flags);
6560
6561         ata_link_for_each_dev(dev, &ap->link)
6562                 ata_dev_disable(dev);
6563
6564         spin_unlock_irqrestore(ap->lock, flags);
6565
6566         /* Final freeze & EH.  All in-flight commands are aborted.  EH
6567          * will be skipped and retrials will be terminated with bad
6568          * target.
6569          */
6570         spin_lock_irqsave(ap->lock, flags);
6571         ata_port_freeze(ap);    /* won't be thawed */
6572         spin_unlock_irqrestore(ap->lock, flags);
6573
6574         ata_port_wait_eh(ap);
6575         cancel_rearming_delayed_work(&ap->hotplug_task);
6576
6577  skip_eh:
6578         /* remove the associated SCSI host */
6579         scsi_remove_host(ap->scsi_host);
6580 }
6581
6582 /**
6583  *      ata_host_detach - Detach all ports of an ATA host
6584  *      @host: Host to detach
6585  *
6586  *      Detach all ports of @host.
6587  *
6588  *      LOCKING:
6589  *      Kernel thread context (may sleep).
6590  */
6591 void ata_host_detach(struct ata_host *host)
6592 {
6593         int i;
6594
6595         for (i = 0; i < host->n_ports; i++)
6596                 ata_port_detach(host->ports[i]);
6597 }
6598
6599 /**
6600  *      ata_std_ports - initialize ioaddr with standard port offsets.
6601  *      @ioaddr: IO address structure to be initialized
6602  *
6603  *      Utility function which initializes data_addr, error_addr,
6604  *      feature_addr, nsect_addr, lbal_addr, lbam_addr, lbah_addr,
6605  *      device_addr, status_addr, and command_addr to standard offsets
6606  *      relative to cmd_addr.
6607  *
6608  *      Does not set ctl_addr, altstatus_addr, bmdma_addr, or scr_addr.
6609  */
6610
6611 void ata_std_ports(struct ata_ioports *ioaddr)
6612 {
6613         ioaddr->data_addr = ioaddr->cmd_addr + ATA_REG_DATA;
6614         ioaddr->error_addr = ioaddr->cmd_addr + ATA_REG_ERR;
6615         ioaddr->feature_addr = ioaddr->cmd_addr + ATA_REG_FEATURE;
6616         ioaddr->nsect_addr = ioaddr->cmd_addr + ATA_REG_NSECT;
6617         ioaddr->lbal_addr = ioaddr->cmd_addr + ATA_REG_LBAL;
6618         ioaddr->lbam_addr = ioaddr->cmd_addr + ATA_REG_LBAM;
6619         ioaddr->lbah_addr = ioaddr->cmd_addr + ATA_REG_LBAH;
6620         ioaddr->device_addr = ioaddr->cmd_addr + ATA_REG_DEVICE;
6621         ioaddr->status_addr = ioaddr->cmd_addr + ATA_REG_STATUS;
6622         ioaddr->command_addr = ioaddr->cmd_addr + ATA_REG_CMD;
6623 }
6624
6625
6626 #ifdef CONFIG_PCI
6627
6628 /**
6629  *      ata_pci_remove_one - PCI layer callback for device removal
6630  *      @pdev: PCI device that was removed
6631  *
6632  *      PCI layer indicates to libata via this hook that hot-unplug or
6633  *      module unload event has occurred.  Detach all ports.  Resource
6634  *      release is handled via devres.
6635  *
6636  *      LOCKING:
6637  *      Inherited from PCI layer (may sleep).
6638  */
6639 void ata_pci_remove_one(struct pci_dev *pdev)
6640 {
6641         struct device *dev = pci_dev_to_dev(pdev);
6642         struct ata_host *host = dev_get_drvdata(dev);
6643
6644         ata_host_detach(host);
6645 }
6646
6647 /* move to PCI subsystem */
6648 int pci_test_config_bits(struct pci_dev *pdev, const struct pci_bits *bits)
6649 {
6650         unsigned long tmp = 0;
6651
6652         switch (bits->width) {
6653         case 1: {
6654                 u8 tmp8 = 0;
6655                 pci_read_config_byte(pdev, bits->reg, &tmp8);
6656                 tmp = tmp8;
6657                 break;
6658         }
6659         case 2: {
6660                 u16 tmp16 = 0;
6661                 pci_read_config_word(pdev, bits->reg, &tmp16);
6662                 tmp = tmp16;
6663                 break;
6664         }
6665         case 4: {
6666                 u32 tmp32 = 0;
6667                 pci_read_config_dword(pdev, bits->reg, &tmp32);
6668                 tmp = tmp32;
6669                 break;
6670         }
6671
6672         default:
6673                 return -EINVAL;
6674         }
6675
6676         tmp &= bits->mask;
6677
6678         return (tmp == bits->val) ? 1 : 0;
6679 }
6680
6681 #ifdef CONFIG_PM
6682 void ata_pci_device_do_suspend(struct pci_dev *pdev, pm_message_t mesg)
6683 {
6684         pci_save_state(pdev);
6685         pci_disable_device(pdev);
6686
6687         if (mesg.event == PM_EVENT_SUSPEND)
6688                 pci_set_power_state(pdev, PCI_D3hot);
6689 }
6690
6691 int ata_pci_device_do_resume(struct pci_dev *pdev)
6692 {
6693         int rc;
6694
6695         pci_set_power_state(pdev, PCI_D0);
6696         pci_restore_state(pdev);
6697
6698         rc = pcim_enable_device(pdev);
6699         if (rc) {
6700                 dev_printk(KERN_ERR, &pdev->dev,
6701                            "failed to enable device after resume (%d)\n", rc);
6702                 return rc;
6703         }
6704
6705         pci_set_master(pdev);
6706         return 0;
6707 }
6708
6709 int ata_pci_device_suspend(struct pci_dev *pdev, pm_message_t mesg)
6710 {
6711         struct ata_host *host = dev_get_drvdata(&pdev->dev);
6712         int rc = 0;
6713
6714         rc = ata_host_suspend(host, mesg);
6715         if (rc)
6716                 return rc;
6717
6718         ata_pci_device_do_suspend(pdev, mesg);
6719
6720         return 0;
6721 }
6722
6723 int ata_pci_device_resume(struct pci_dev *pdev)
6724 {
6725         struct ata_host *host = dev_get_drvdata(&pdev->dev);
6726         int rc;
6727
6728         rc = ata_pci_device_do_resume(pdev);
6729         if (rc == 0)
6730                 ata_host_resume(host);
6731         return rc;
6732 }
6733 #endif /* CONFIG_PM */
6734
6735 #endif /* CONFIG_PCI */
6736
6737
6738 static int __init ata_init(void)
6739 {
6740         ata_probe_timeout *= HZ;
6741         ata_wq = create_workqueue("ata");
6742         if (!ata_wq)
6743                 return -ENOMEM;
6744
6745         ata_aux_wq = create_singlethread_workqueue("ata_aux");
6746         if (!ata_aux_wq) {
6747                 destroy_workqueue(ata_wq);
6748                 return -ENOMEM;
6749         }
6750
6751         printk(KERN_DEBUG "libata version " DRV_VERSION " loaded.\n");
6752         return 0;
6753 }
6754
6755 static void __exit ata_exit(void)
6756 {
6757         destroy_workqueue(ata_wq);
6758         destroy_workqueue(ata_aux_wq);
6759 }
6760
6761 subsys_initcall(ata_init);
6762 module_exit(ata_exit);
6763
6764 static unsigned long ratelimit_time;
6765 static DEFINE_SPINLOCK(ata_ratelimit_lock);
6766
6767 int ata_ratelimit(void)
6768 {
6769         int rc;
6770         unsigned long flags;
6771
6772         spin_lock_irqsave(&ata_ratelimit_lock, flags);
6773
6774         if (time_after(jiffies, ratelimit_time)) {
6775                 rc = 1;
6776                 ratelimit_time = jiffies + (HZ/5);
6777         } else
6778                 rc = 0;
6779
6780         spin_unlock_irqrestore(&ata_ratelimit_lock, flags);
6781
6782         return rc;
6783 }
6784
6785 /**
6786  *      ata_wait_register - wait until register value changes
6787  *      @reg: IO-mapped register
6788  *      @mask: Mask to apply to read register value
6789  *      @val: Wait condition
6790  *      @interval_msec: polling interval in milliseconds
6791  *      @timeout_msec: timeout in milliseconds
6792  *
6793  *      Waiting for some bits of register to change is a common
6794  *      operation for ATA controllers.  This function reads 32bit LE
6795  *      IO-mapped register @reg and tests for the following condition.
6796  *
6797  *      (*@reg & mask) != val
6798  *
6799  *      If the condition is met, it returns; otherwise, the process is
6800  *      repeated after @interval_msec until timeout.
6801  *
6802  *      LOCKING:
6803  *      Kernel thread context (may sleep)
6804  *
6805  *      RETURNS:
6806  *      The final register value.
6807  */
6808 u32 ata_wait_register(void __iomem *reg, u32 mask, u32 val,
6809                       unsigned long interval_msec,
6810                       unsigned long timeout_msec)
6811 {
6812         unsigned long timeout;
6813         u32 tmp;
6814
6815         tmp = ioread32(reg);
6816
6817         /* Calculate timeout _after_ the first read to make sure
6818          * preceding writes reach the controller before starting to
6819          * eat away the timeout.
6820          */
6821         timeout = jiffies + (timeout_msec * HZ) / 1000;
6822
6823         while ((tmp & mask) == val && time_before(jiffies, timeout)) {
6824                 msleep(interval_msec);
6825                 tmp = ioread32(reg);
6826         }
6827
6828         return tmp;
6829 }
6830
6831 /*
6832  * Dummy port_ops
6833  */
6834 static void ata_dummy_noret(struct ata_port *ap)        { }
6835 static int ata_dummy_ret0(struct ata_port *ap)          { return 0; }
6836 static void ata_dummy_qc_noret(struct ata_queued_cmd *qc) { }
6837
6838 static u8 ata_dummy_check_status(struct ata_port *ap)
6839 {
6840         return ATA_DRDY;
6841 }
6842
6843 static unsigned int ata_dummy_qc_issue(struct ata_queued_cmd *qc)
6844 {
6845         return AC_ERR_SYSTEM;
6846 }
6847
6848 const struct ata_port_operations ata_dummy_port_ops = {
6849         .port_disable           = ata_port_disable,
6850         .check_status           = ata_dummy_check_status,
6851         .check_altstatus        = ata_dummy_check_status,
6852         .dev_select             = ata_noop_dev_select,
6853         .qc_prep                = ata_noop_qc_prep,
6854         .qc_issue               = ata_dummy_qc_issue,
6855         .freeze                 = ata_dummy_noret,
6856         .thaw                   = ata_dummy_noret,
6857         .error_handler          = ata_dummy_noret,
6858         .post_internal_cmd      = ata_dummy_qc_noret,
6859         .irq_clear              = ata_dummy_noret,
6860         .port_start             = ata_dummy_ret0,
6861         .port_stop              = ata_dummy_noret,
6862 };
6863
6864 const struct ata_port_info ata_dummy_port_info = {
6865         .port_ops               = &ata_dummy_port_ops,
6866 };
6867
6868 /*
6869  * libata is essentially a library of internal helper functions for
6870  * low-level ATA host controller drivers.  As such, the API/ABI is
6871  * likely to change as new drivers are added and updated.
6872  * Do not depend on ABI/API stability.
6873  */
6874
6875 EXPORT_SYMBOL_GPL(sata_deb_timing_normal);
6876 EXPORT_SYMBOL_GPL(sata_deb_timing_hotplug);
6877 EXPORT_SYMBOL_GPL(sata_deb_timing_long);
6878 EXPORT_SYMBOL_GPL(ata_dummy_port_ops);
6879 EXPORT_SYMBOL_GPL(ata_dummy_port_info);
6880 EXPORT_SYMBOL_GPL(ata_std_bios_param);
6881 EXPORT_SYMBOL_GPL(ata_std_ports);
6882 EXPORT_SYMBOL_GPL(ata_host_init);
6883 EXPORT_SYMBOL_GPL(ata_host_alloc);
6884 EXPORT_SYMBOL_GPL(ata_host_alloc_pinfo);
6885 EXPORT_SYMBOL_GPL(ata_host_start);
6886 EXPORT_SYMBOL_GPL(ata_host_register);
6887 EXPORT_SYMBOL_GPL(ata_host_activate);
6888 EXPORT_SYMBOL_GPL(ata_host_detach);
6889 EXPORT_SYMBOL_GPL(ata_sg_init);
6890 EXPORT_SYMBOL_GPL(ata_sg_init_one);
6891 EXPORT_SYMBOL_GPL(ata_hsm_move);
6892 EXPORT_SYMBOL_GPL(ata_qc_complete);
6893 EXPORT_SYMBOL_GPL(ata_qc_complete_multiple);
6894 EXPORT_SYMBOL_GPL(ata_qc_issue_prot);
6895 EXPORT_SYMBOL_GPL(ata_tf_load);
6896 EXPORT_SYMBOL_GPL(ata_tf_read);
6897 EXPORT_SYMBOL_GPL(ata_noop_dev_select);
6898 EXPORT_SYMBOL_GPL(ata_std_dev_select);
6899 EXPORT_SYMBOL_GPL(sata_print_link_status);
6900 EXPORT_SYMBOL_GPL(ata_tf_to_fis);
6901 EXPORT_SYMBOL_GPL(ata_tf_from_fis);
6902 EXPORT_SYMBOL_GPL(ata_check_status);
6903 EXPORT_SYMBOL_GPL(ata_altstatus);
6904 EXPORT_SYMBOL_GPL(ata_exec_command);
6905 EXPORT_SYMBOL_GPL(ata_port_start);
6906 EXPORT_SYMBOL_GPL(ata_sff_port_start);
6907 EXPORT_SYMBOL_GPL(ata_interrupt);
6908 EXPORT_SYMBOL_GPL(ata_do_set_mode);
6909 EXPORT_SYMBOL_GPL(ata_data_xfer);
6910 EXPORT_SYMBOL_GPL(ata_data_xfer_noirq);
6911 EXPORT_SYMBOL_GPL(ata_qc_prep);
6912 EXPORT_SYMBOL_GPL(ata_dumb_qc_prep);
6913 EXPORT_SYMBOL_GPL(ata_noop_qc_prep);
6914 EXPORT_SYMBOL_GPL(ata_bmdma_setup);
6915 EXPORT_SYMBOL_GPL(ata_bmdma_start);
6916 EXPORT_SYMBOL_GPL(ata_bmdma_irq_clear);
6917 EXPORT_SYMBOL_GPL(ata_bmdma_status);
6918 EXPORT_SYMBOL_GPL(ata_bmdma_stop);
6919 EXPORT_SYMBOL_GPL(ata_bmdma_freeze);
6920 EXPORT_SYMBOL_GPL(ata_bmdma_thaw);
6921 EXPORT_SYMBOL_GPL(ata_bmdma_drive_eh);
6922 EXPORT_SYMBOL_GPL(ata_bmdma_error_handler);
6923 EXPORT_SYMBOL_GPL(ata_bmdma_post_internal_cmd);
6924 EXPORT_SYMBOL_GPL(ata_port_probe);
6925 EXPORT_SYMBOL_GPL(ata_dev_disable);
6926 EXPORT_SYMBOL_GPL(sata_set_spd);
6927 EXPORT_SYMBOL_GPL(sata_phy_debounce);
6928 EXPORT_SYMBOL_GPL(sata_phy_resume);
6929 EXPORT_SYMBOL_GPL(sata_phy_reset);
6930 EXPORT_SYMBOL_GPL(__sata_phy_reset);
6931 EXPORT_SYMBOL_GPL(ata_bus_reset);
6932 EXPORT_SYMBOL_GPL(ata_std_prereset);
6933 EXPORT_SYMBOL_GPL(ata_std_softreset);
6934 EXPORT_SYMBOL_GPL(sata_port_hardreset);
6935 EXPORT_SYMBOL_GPL(sata_std_hardreset);
6936 EXPORT_SYMBOL_GPL(ata_std_postreset);
6937 EXPORT_SYMBOL_GPL(ata_dev_classify);
6938 EXPORT_SYMBOL_GPL(ata_dev_pair);
6939 EXPORT_SYMBOL_GPL(ata_port_disable);
6940 EXPORT_SYMBOL_GPL(ata_ratelimit);
6941 EXPORT_SYMBOL_GPL(ata_wait_register);
6942 EXPORT_SYMBOL_GPL(ata_busy_sleep);
6943 EXPORT_SYMBOL_GPL(ata_wait_ready);
6944 EXPORT_SYMBOL_GPL(ata_port_queue_task);
6945 EXPORT_SYMBOL_GPL(ata_scsi_ioctl);
6946 EXPORT_SYMBOL_GPL(ata_scsi_queuecmd);
6947 EXPORT_SYMBOL_GPL(ata_scsi_slave_config);
6948 EXPORT_SYMBOL_GPL(ata_scsi_slave_destroy);
6949 EXPORT_SYMBOL_GPL(ata_scsi_change_queue_depth);
6950 EXPORT_SYMBOL_GPL(ata_host_intr);
6951 EXPORT_SYMBOL_GPL(sata_scr_valid);
6952 EXPORT_SYMBOL_GPL(sata_scr_read);
6953 EXPORT_SYMBOL_GPL(sata_scr_write);
6954 EXPORT_SYMBOL_GPL(sata_scr_write_flush);
6955 EXPORT_SYMBOL_GPL(ata_port_online);
6956 EXPORT_SYMBOL_GPL(ata_port_offline);
6957 #ifdef CONFIG_PM
6958 EXPORT_SYMBOL_GPL(ata_host_suspend);
6959 EXPORT_SYMBOL_GPL(ata_host_resume);
6960 #endif /* CONFIG_PM */
6961 EXPORT_SYMBOL_GPL(ata_id_string);
6962 EXPORT_SYMBOL_GPL(ata_id_c_string);
6963 EXPORT_SYMBOL_GPL(ata_id_to_dma_mode);
6964 EXPORT_SYMBOL_GPL(ata_scsi_simulate);
6965
6966 EXPORT_SYMBOL_GPL(ata_pio_need_iordy);
6967 EXPORT_SYMBOL_GPL(ata_timing_compute);
6968 EXPORT_SYMBOL_GPL(ata_timing_merge);
6969
6970 #ifdef CONFIG_PCI
6971 EXPORT_SYMBOL_GPL(pci_test_config_bits);
6972 EXPORT_SYMBOL_GPL(ata_pci_init_sff_host);
6973 EXPORT_SYMBOL_GPL(ata_pci_init_bmdma);
6974 EXPORT_SYMBOL_GPL(ata_pci_prepare_sff_host);
6975 EXPORT_SYMBOL_GPL(ata_pci_init_one);
6976 EXPORT_SYMBOL_GPL(ata_pci_remove_one);
6977 #ifdef CONFIG_PM
6978 EXPORT_SYMBOL_GPL(ata_pci_device_do_suspend);
6979 EXPORT_SYMBOL_GPL(ata_pci_device_do_resume);
6980 EXPORT_SYMBOL_GPL(ata_pci_device_suspend);
6981 EXPORT_SYMBOL_GPL(ata_pci_device_resume);
6982 #endif /* CONFIG_PM */
6983 EXPORT_SYMBOL_GPL(ata_pci_default_filter);
6984 EXPORT_SYMBOL_GPL(ata_pci_clear_simplex);
6985 #endif /* CONFIG_PCI */
6986
6987 EXPORT_SYMBOL_GPL(__ata_ehi_push_desc);
6988 EXPORT_SYMBOL_GPL(ata_ehi_push_desc);
6989 EXPORT_SYMBOL_GPL(ata_ehi_clear_desc);
6990 EXPORT_SYMBOL_GPL(ata_eng_timeout);
6991 EXPORT_SYMBOL_GPL(ata_port_schedule_eh);
6992 EXPORT_SYMBOL_GPL(ata_port_abort);
6993 EXPORT_SYMBOL_GPL(ata_port_freeze);
6994 EXPORT_SYMBOL_GPL(ata_eh_freeze_port);
6995 EXPORT_SYMBOL_GPL(ata_eh_thaw_port);
6996 EXPORT_SYMBOL_GPL(ata_eh_qc_complete);
6997 EXPORT_SYMBOL_GPL(ata_eh_qc_retry);
6998 EXPORT_SYMBOL_GPL(ata_do_eh);
6999 EXPORT_SYMBOL_GPL(ata_irq_on);
7000 EXPORT_SYMBOL_GPL(ata_dummy_irq_on);
7001 EXPORT_SYMBOL_GPL(ata_irq_ack);
7002 EXPORT_SYMBOL_GPL(ata_dummy_irq_ack);
7003 EXPORT_SYMBOL_GPL(ata_dev_try_classify);
7004
7005 EXPORT_SYMBOL_GPL(ata_cable_40wire);
7006 EXPORT_SYMBOL_GPL(ata_cable_80wire);
7007 EXPORT_SYMBOL_GPL(ata_cable_unknown);
7008 EXPORT_SYMBOL_GPL(ata_cable_sata);