]> err.no Git - linux-2.6/blob - arch/x86/kernel/smpboot.c
x86: provide connect_bsp_APIC for x86_64
[linux-2.6] / arch / x86 / kernel / smpboot.c
1 /*
2  *      x86 SMP booting functions
3  *
4  *      (c) 1995 Alan Cox, Building #3 <alan@redhat.com>
5  *      (c) 1998, 1999, 2000 Ingo Molnar <mingo@redhat.com>
6  *      Copyright 2001 Andi Kleen, SuSE Labs.
7  *
8  *      Much of the core SMP work is based on previous work by Thomas Radke, to
9  *      whom a great many thanks are extended.
10  *
11  *      Thanks to Intel for making available several different Pentium,
12  *      Pentium Pro and Pentium-II/Xeon MP machines.
13  *      Original development of Linux SMP code supported by Caldera.
14  *
15  *      This code is released under the GNU General Public License version 2 or
16  *      later.
17  *
18  *      Fixes
19  *              Felix Koop      :       NR_CPUS used properly
20  *              Jose Renau      :       Handle single CPU case.
21  *              Alan Cox        :       By repeated request 8) - Total BogoMIPS report.
22  *              Greg Wright     :       Fix for kernel stacks panic.
23  *              Erich Boleyn    :       MP v1.4 and additional changes.
24  *      Matthias Sattler        :       Changes for 2.1 kernel map.
25  *      Michel Lespinasse       :       Changes for 2.1 kernel map.
26  *      Michael Chastain        :       Change trampoline.S to gnu as.
27  *              Alan Cox        :       Dumb bug: 'B' step PPro's are fine
28  *              Ingo Molnar     :       Added APIC timers, based on code
29  *                                      from Jose Renau
30  *              Ingo Molnar     :       various cleanups and rewrites
31  *              Tigran Aivazian :       fixed "0.00 in /proc/uptime on SMP" bug.
32  *      Maciej W. Rozycki       :       Bits for genuine 82489DX APICs
33  *      Andi Kleen              :       Changed for SMP boot into long mode.
34  *              Martin J. Bligh :       Added support for multi-quad systems
35  *              Dave Jones      :       Report invalid combinations of Athlon CPUs.
36  *              Rusty Russell   :       Hacked into shape for new "hotplug" boot process.
37  *      Andi Kleen              :       Converted to new state machine.
38  *      Ashok Raj               :       CPU hotplug support
39  *      Glauber Costa           :       i386 and x86_64 integration
40  */
41
42 #include <linux/init.h>
43 #include <linux/smp.h>
44 #include <linux/module.h>
45 #include <linux/sched.h>
46 #include <linux/percpu.h>
47 #include <linux/bootmem.h>
48 #include <linux/err.h>
49 #include <linux/nmi.h>
50
51 #include <asm/acpi.h>
52 #include <asm/desc.h>
53 #include <asm/nmi.h>
54 #include <asm/irq.h>
55 #include <asm/smp.h>
56 #include <asm/trampoline.h>
57 #include <asm/cpu.h>
58 #include <asm/numa.h>
59 #include <asm/pgtable.h>
60 #include <asm/tlbflush.h>
61 #include <asm/mtrr.h>
62 #include <asm/vmi.h>
63 #include <asm/genapic.h>
64 #include <linux/mc146818rtc.h>
65
66 #include <mach_apic.h>
67 #include <mach_wakecpu.h>
68 #include <smpboot_hooks.h>
69
70 #ifdef CONFIG_X86_32
71 u8 apicid_2_node[MAX_APICID];
72 static int low_mappings;
73 #endif
74
75 /* State of each CPU */
76 DEFINE_PER_CPU(int, cpu_state) = { 0 };
77
78 /* Store all idle threads, this can be reused instead of creating
79 * a new thread. Also avoids complicated thread destroy functionality
80 * for idle threads.
81 */
82 #ifdef CONFIG_HOTPLUG_CPU
83 /*
84  * Needed only for CONFIG_HOTPLUG_CPU because __cpuinitdata is
85  * removed after init for !CONFIG_HOTPLUG_CPU.
86  */
87 static DEFINE_PER_CPU(struct task_struct *, idle_thread_array);
88 #define get_idle_for_cpu(x)      (per_cpu(idle_thread_array, x))
89 #define set_idle_for_cpu(x, p)   (per_cpu(idle_thread_array, x) = (p))
90 #else
91 struct task_struct *idle_thread_array[NR_CPUS] __cpuinitdata ;
92 #define get_idle_for_cpu(x)      (idle_thread_array[(x)])
93 #define set_idle_for_cpu(x, p)   (idle_thread_array[(x)] = (p))
94 #endif
95
96 /* Number of siblings per CPU package */
97 int smp_num_siblings = 1;
98 EXPORT_SYMBOL(smp_num_siblings);
99
100 /* Last level cache ID of each logical CPU */
101 DEFINE_PER_CPU(u16, cpu_llc_id) = BAD_APICID;
102
103 /* bitmap of online cpus */
104 cpumask_t cpu_online_map __read_mostly;
105 EXPORT_SYMBOL(cpu_online_map);
106
107 cpumask_t cpu_callin_map;
108 cpumask_t cpu_callout_map;
109 cpumask_t cpu_possible_map;
110 EXPORT_SYMBOL(cpu_possible_map);
111
112 /* representing HT siblings of each logical CPU */
113 DEFINE_PER_CPU(cpumask_t, cpu_sibling_map);
114 EXPORT_PER_CPU_SYMBOL(cpu_sibling_map);
115
116 /* representing HT and core siblings of each logical CPU */
117 DEFINE_PER_CPU(cpumask_t, cpu_core_map);
118 EXPORT_PER_CPU_SYMBOL(cpu_core_map);
119
120 /* Per CPU bogomips and other parameters */
121 DEFINE_PER_CPU_SHARED_ALIGNED(struct cpuinfo_x86, cpu_info);
122 EXPORT_PER_CPU_SYMBOL(cpu_info);
123
124 static atomic_t init_deasserted;
125
126 static int boot_cpu_logical_apicid;
127
128 /* representing cpus for which sibling maps can be computed */
129 static cpumask_t cpu_sibling_setup_map;
130
131 /* Set if we find a B stepping CPU */
132 int __cpuinitdata smp_b_stepping;
133
134 #if defined(CONFIG_NUMA) && defined(CONFIG_X86_32)
135
136 /* which logical CPUs are on which nodes */
137 cpumask_t node_to_cpumask_map[MAX_NUMNODES] __read_mostly =
138                                 { [0 ... MAX_NUMNODES-1] = CPU_MASK_NONE };
139 EXPORT_SYMBOL(node_to_cpumask_map);
140 /* which node each logical CPU is on */
141 int cpu_to_node_map[NR_CPUS] __read_mostly = { [0 ... NR_CPUS-1] = 0 };
142 EXPORT_SYMBOL(cpu_to_node_map);
143
144 /* set up a mapping between cpu and node. */
145 static void map_cpu_to_node(int cpu, int node)
146 {
147         printk(KERN_INFO "Mapping cpu %d to node %d\n", cpu, node);
148         cpu_set(cpu, node_to_cpumask_map[node]);
149         cpu_to_node_map[cpu] = node;
150 }
151
152 /* undo a mapping between cpu and node. */
153 static void unmap_cpu_to_node(int cpu)
154 {
155         int node;
156
157         printk(KERN_INFO "Unmapping cpu %d from all nodes\n", cpu);
158         for (node = 0; node < MAX_NUMNODES; node++)
159                 cpu_clear(cpu, node_to_cpumask_map[node]);
160         cpu_to_node_map[cpu] = 0;
161 }
162 #else /* !(CONFIG_NUMA && CONFIG_X86_32) */
163 #define map_cpu_to_node(cpu, node)      ({})
164 #define unmap_cpu_to_node(cpu)  ({})
165 #endif
166
167 #ifdef CONFIG_X86_32
168 u8 cpu_2_logical_apicid[NR_CPUS] __read_mostly =
169                                         { [0 ... NR_CPUS-1] = BAD_APICID };
170
171 static void map_cpu_to_logical_apicid(void)
172 {
173         int cpu = smp_processor_id();
174         int apicid = logical_smp_processor_id();
175         int node = apicid_to_node(apicid);
176
177         if (!node_online(node))
178                 node = first_online_node;
179
180         cpu_2_logical_apicid[cpu] = apicid;
181         map_cpu_to_node(cpu, node);
182 }
183
184 static void unmap_cpu_to_logical_apicid(int cpu)
185 {
186         cpu_2_logical_apicid[cpu] = BAD_APICID;
187         unmap_cpu_to_node(cpu);
188 }
189 #else
190 #define unmap_cpu_to_logical_apicid(cpu) do {} while (0)
191 #define map_cpu_to_logical_apicid()  do {} while (0)
192 #endif
193
194 /*
195  * Report back to the Boot Processor.
196  * Running on AP.
197  */
198 static void __cpuinit smp_callin(void)
199 {
200         int cpuid, phys_id;
201         unsigned long timeout;
202
203         /*
204          * If waken up by an INIT in an 82489DX configuration
205          * we may get here before an INIT-deassert IPI reaches
206          * our local APIC.  We have to wait for the IPI or we'll
207          * lock up on an APIC access.
208          */
209         wait_for_init_deassert(&init_deasserted);
210
211         /*
212          * (This works even if the APIC is not enabled.)
213          */
214         phys_id = GET_APIC_ID(read_apic_id());
215         cpuid = smp_processor_id();
216         if (cpu_isset(cpuid, cpu_callin_map)) {
217                 panic("%s: phys CPU#%d, CPU#%d already present??\n", __func__,
218                                         phys_id, cpuid);
219         }
220         Dprintk("CPU#%d (phys ID: %d) waiting for CALLOUT\n", cpuid, phys_id);
221
222         /*
223          * STARTUP IPIs are fragile beasts as they might sometimes
224          * trigger some glue motherboard logic. Complete APIC bus
225          * silence for 1 second, this overestimates the time the
226          * boot CPU is spending to send the up to 2 STARTUP IPIs
227          * by a factor of two. This should be enough.
228          */
229
230         /*
231          * Waiting 2s total for startup (udelay is not yet working)
232          */
233         timeout = jiffies + 2*HZ;
234         while (time_before(jiffies, timeout)) {
235                 /*
236                  * Has the boot CPU finished it's STARTUP sequence?
237                  */
238                 if (cpu_isset(cpuid, cpu_callout_map))
239                         break;
240                 cpu_relax();
241         }
242
243         if (!time_before(jiffies, timeout)) {
244                 panic("%s: CPU%d started up but did not get a callout!\n",
245                       __func__, cpuid);
246         }
247
248         /*
249          * the boot CPU has finished the init stage and is spinning
250          * on callin_map until we finish. We are free to set up this
251          * CPU, first the APIC. (this is probably redundant on most
252          * boards)
253          */
254
255         Dprintk("CALLIN, before setup_local_APIC().\n");
256         smp_callin_clear_local_apic();
257         setup_local_APIC();
258         end_local_APIC_setup();
259         map_cpu_to_logical_apicid();
260
261         /*
262          * Get our bogomips.
263          *
264          * Need to enable IRQs because it can take longer and then
265          * the NMI watchdog might kill us.
266          */
267         local_irq_enable();
268         calibrate_delay();
269         local_irq_disable();
270         Dprintk("Stack at about %p\n", &cpuid);
271
272         /*
273          * Save our processor parameters
274          */
275         smp_store_cpu_info(cpuid);
276
277         /*
278          * Allow the master to continue.
279          */
280         cpu_set(cpuid, cpu_callin_map);
281 }
282
283 /*
284  * Activate a secondary processor.
285  */
286 static void __cpuinit start_secondary(void *unused)
287 {
288         /*
289          * Don't put *anything* before cpu_init(), SMP booting is too
290          * fragile that we want to limit the things done here to the
291          * most necessary things.
292          */
293 #ifdef CONFIG_VMI
294         vmi_bringup();
295 #endif
296         cpu_init();
297         preempt_disable();
298         smp_callin();
299
300         /* otherwise gcc will move up smp_processor_id before the cpu_init */
301         barrier();
302         /*
303          * Check TSC synchronization with the BP:
304          */
305         check_tsc_sync_target();
306
307         if (nmi_watchdog == NMI_IO_APIC) {
308                 disable_8259A_irq(0);
309                 enable_NMI_through_LVT0();
310                 enable_8259A_irq(0);
311         }
312
313 #ifdef CONFIG_X86_32
314         while (low_mappings)
315                 cpu_relax();
316         __flush_tlb_all();
317 #endif
318
319         /* This must be done before setting cpu_online_map */
320         set_cpu_sibling_map(raw_smp_processor_id());
321         wmb();
322
323         /*
324          * We need to hold call_lock, so there is no inconsistency
325          * between the time smp_call_function() determines number of
326          * IPI recipients, and the time when the determination is made
327          * for which cpus receive the IPI. Holding this
328          * lock helps us to not include this cpu in a currently in progress
329          * smp_call_function().
330          */
331         lock_ipi_call_lock();
332 #ifdef CONFIG_X86_IO_APIC
333         setup_vector_irq(smp_processor_id());
334 #endif
335         cpu_set(smp_processor_id(), cpu_online_map);
336         unlock_ipi_call_lock();
337         per_cpu(cpu_state, smp_processor_id()) = CPU_ONLINE;
338
339         setup_secondary_clock();
340
341         wmb();
342         cpu_idle();
343 }
344
345 static void __cpuinit smp_apply_quirks(struct cpuinfo_x86 *c)
346 {
347         /*
348          * Mask B, Pentium, but not Pentium MMX
349          */
350         if (c->x86_vendor == X86_VENDOR_INTEL &&
351             c->x86 == 5 &&
352             c->x86_mask >= 1 && c->x86_mask <= 4 &&
353             c->x86_model <= 3)
354                 /*
355                  * Remember we have B step Pentia with bugs
356                  */
357                 smp_b_stepping = 1;
358
359         /*
360          * Certain Athlons might work (for various values of 'work') in SMP
361          * but they are not certified as MP capable.
362          */
363         if ((c->x86_vendor == X86_VENDOR_AMD) && (c->x86 == 6)) {
364
365                 if (num_possible_cpus() == 1)
366                         goto valid_k7;
367
368                 /* Athlon 660/661 is valid. */
369                 if ((c->x86_model == 6) && ((c->x86_mask == 0) ||
370                     (c->x86_mask == 1)))
371                         goto valid_k7;
372
373                 /* Duron 670 is valid */
374                 if ((c->x86_model == 7) && (c->x86_mask == 0))
375                         goto valid_k7;
376
377                 /*
378                  * Athlon 662, Duron 671, and Athlon >model 7 have capability
379                  * bit. It's worth noting that the A5 stepping (662) of some
380                  * Athlon XP's have the MP bit set.
381                  * See http://www.heise.de/newsticker/data/jow-18.10.01-000 for
382                  * more.
383                  */
384                 if (((c->x86_model == 6) && (c->x86_mask >= 2)) ||
385                     ((c->x86_model == 7) && (c->x86_mask >= 1)) ||
386                      (c->x86_model > 7))
387                         if (cpu_has_mp)
388                                 goto valid_k7;
389
390                 /* If we get here, not a certified SMP capable AMD system. */
391                 add_taint(TAINT_UNSAFE_SMP);
392         }
393
394 valid_k7:
395         ;
396 }
397
398 static void __cpuinit smp_checks(void)
399 {
400         if (smp_b_stepping)
401                 printk(KERN_WARNING "WARNING: SMP operation may be unreliable"
402                                     "with B stepping processors.\n");
403
404         /*
405          * Don't taint if we are running SMP kernel on a single non-MP
406          * approved Athlon
407          */
408         if (tainted & TAINT_UNSAFE_SMP) {
409                 if (num_online_cpus())
410                         printk(KERN_INFO "WARNING: This combination of AMD"
411                                 "processors is not suitable for SMP.\n");
412                 else
413                         tainted &= ~TAINT_UNSAFE_SMP;
414         }
415 }
416
417 /*
418  * The bootstrap kernel entry code has set these up. Save them for
419  * a given CPU
420  */
421
422 void __cpuinit smp_store_cpu_info(int id)
423 {
424         struct cpuinfo_x86 *c = &cpu_data(id);
425
426         *c = boot_cpu_data;
427         c->cpu_index = id;
428         if (id != 0)
429                 identify_secondary_cpu(c);
430         smp_apply_quirks(c);
431 }
432
433
434 void __cpuinit set_cpu_sibling_map(int cpu)
435 {
436         int i;
437         struct cpuinfo_x86 *c = &cpu_data(cpu);
438
439         cpu_set(cpu, cpu_sibling_setup_map);
440
441         if (smp_num_siblings > 1) {
442                 for_each_cpu_mask(i, cpu_sibling_setup_map) {
443                         if (c->phys_proc_id == cpu_data(i).phys_proc_id &&
444                             c->cpu_core_id == cpu_data(i).cpu_core_id) {
445                                 cpu_set(i, per_cpu(cpu_sibling_map, cpu));
446                                 cpu_set(cpu, per_cpu(cpu_sibling_map, i));
447                                 cpu_set(i, per_cpu(cpu_core_map, cpu));
448                                 cpu_set(cpu, per_cpu(cpu_core_map, i));
449                                 cpu_set(i, c->llc_shared_map);
450                                 cpu_set(cpu, cpu_data(i).llc_shared_map);
451                         }
452                 }
453         } else {
454                 cpu_set(cpu, per_cpu(cpu_sibling_map, cpu));
455         }
456
457         cpu_set(cpu, c->llc_shared_map);
458
459         if (current_cpu_data.x86_max_cores == 1) {
460                 per_cpu(cpu_core_map, cpu) = per_cpu(cpu_sibling_map, cpu);
461                 c->booted_cores = 1;
462                 return;
463         }
464
465         for_each_cpu_mask(i, cpu_sibling_setup_map) {
466                 if (per_cpu(cpu_llc_id, cpu) != BAD_APICID &&
467                     per_cpu(cpu_llc_id, cpu) == per_cpu(cpu_llc_id, i)) {
468                         cpu_set(i, c->llc_shared_map);
469                         cpu_set(cpu, cpu_data(i).llc_shared_map);
470                 }
471                 if (c->phys_proc_id == cpu_data(i).phys_proc_id) {
472                         cpu_set(i, per_cpu(cpu_core_map, cpu));
473                         cpu_set(cpu, per_cpu(cpu_core_map, i));
474                         /*
475                          *  Does this new cpu bringup a new core?
476                          */
477                         if (cpus_weight(per_cpu(cpu_sibling_map, cpu)) == 1) {
478                                 /*
479                                  * for each core in package, increment
480                                  * the booted_cores for this new cpu
481                                  */
482                                 if (first_cpu(per_cpu(cpu_sibling_map, i)) == i)
483                                         c->booted_cores++;
484                                 /*
485                                  * increment the core count for all
486                                  * the other cpus in this package
487                                  */
488                                 if (i != cpu)
489                                         cpu_data(i).booted_cores++;
490                         } else if (i != cpu && !c->booted_cores)
491                                 c->booted_cores = cpu_data(i).booted_cores;
492                 }
493         }
494 }
495
496 /* maps the cpu to the sched domain representing multi-core */
497 cpumask_t cpu_coregroup_map(int cpu)
498 {
499         struct cpuinfo_x86 *c = &cpu_data(cpu);
500         /*
501          * For perf, we return last level cache shared map.
502          * And for power savings, we return cpu_core_map
503          */
504         if (sched_mc_power_savings || sched_smt_power_savings)
505                 return per_cpu(cpu_core_map, cpu);
506         else
507                 return c->llc_shared_map;
508 }
509
510 static void impress_friends(void)
511 {
512         int cpu;
513         unsigned long bogosum = 0;
514         /*
515          * Allow the user to impress friends.
516          */
517         Dprintk("Before bogomips.\n");
518         for_each_possible_cpu(cpu)
519                 if (cpu_isset(cpu, cpu_callout_map))
520                         bogosum += cpu_data(cpu).loops_per_jiffy;
521         printk(KERN_INFO
522                 "Total of %d processors activated (%lu.%02lu BogoMIPS).\n",
523                 num_online_cpus(),
524                 bogosum/(500000/HZ),
525                 (bogosum/(5000/HZ))%100);
526
527         Dprintk("Before bogocount - setting activated=1.\n");
528 }
529
530 static inline void __inquire_remote_apic(int apicid)
531 {
532         unsigned i, regs[] = { APIC_ID >> 4, APIC_LVR >> 4, APIC_SPIV >> 4 };
533         char *names[] = { "ID", "VERSION", "SPIV" };
534         int timeout;
535         u32 status;
536
537         printk(KERN_INFO "Inquiring remote APIC #%d...\n", apicid);
538
539         for (i = 0; i < ARRAY_SIZE(regs); i++) {
540                 printk(KERN_INFO "... APIC #%d %s: ", apicid, names[i]);
541
542                 /*
543                  * Wait for idle.
544                  */
545                 status = safe_apic_wait_icr_idle();
546                 if (status)
547                         printk(KERN_CONT
548                                "a previous APIC delivery may have failed\n");
549
550                 apic_write_around(APIC_ICR2, SET_APIC_DEST_FIELD(apicid));
551                 apic_write_around(APIC_ICR, APIC_DM_REMRD | regs[i]);
552
553                 timeout = 0;
554                 do {
555                         udelay(100);
556                         status = apic_read(APIC_ICR) & APIC_ICR_RR_MASK;
557                 } while (status == APIC_ICR_RR_INPROG && timeout++ < 1000);
558
559                 switch (status) {
560                 case APIC_ICR_RR_VALID:
561                         status = apic_read(APIC_RRR);
562                         printk(KERN_CONT "%08x\n", status);
563                         break;
564                 default:
565                         printk(KERN_CONT "failed\n");
566                 }
567         }
568 }
569
570 #ifdef WAKE_SECONDARY_VIA_NMI
571 /*
572  * Poke the other CPU in the eye via NMI to wake it up. Remember that the normal
573  * INIT, INIT, STARTUP sequence will reset the chip hard for us, and this
574  * won't ... remember to clear down the APIC, etc later.
575  */
576 static int __devinit
577 wakeup_secondary_cpu(int logical_apicid, unsigned long start_eip)
578 {
579         unsigned long send_status, accept_status = 0;
580         int maxlvt;
581
582         /* Target chip */
583         apic_write_around(APIC_ICR2, SET_APIC_DEST_FIELD(logical_apicid));
584
585         /* Boot on the stack */
586         /* Kick the second */
587         apic_write_around(APIC_ICR, APIC_DM_NMI | APIC_DEST_LOGICAL);
588
589         Dprintk("Waiting for send to finish...\n");
590         send_status = safe_apic_wait_icr_idle();
591
592         /*
593          * Give the other CPU some time to accept the IPI.
594          */
595         udelay(200);
596         /*
597          * Due to the Pentium erratum 3AP.
598          */
599         maxlvt = lapic_get_maxlvt();
600         if (maxlvt > 3) {
601                 apic_read_around(APIC_SPIV);
602                 apic_write(APIC_ESR, 0);
603         }
604         accept_status = (apic_read(APIC_ESR) & 0xEF);
605         Dprintk("NMI sent.\n");
606
607         if (send_status)
608                 printk(KERN_ERR "APIC never delivered???\n");
609         if (accept_status)
610                 printk(KERN_ERR "APIC delivery error (%lx).\n", accept_status);
611
612         return (send_status | accept_status);
613 }
614 #endif  /* WAKE_SECONDARY_VIA_NMI */
615
616 #ifdef WAKE_SECONDARY_VIA_INIT
617 static int __devinit
618 wakeup_secondary_cpu(int phys_apicid, unsigned long start_eip)
619 {
620         unsigned long send_status, accept_status = 0;
621         int maxlvt, num_starts, j;
622
623         if (get_uv_system_type() == UV_NON_UNIQUE_APIC) {
624                 send_status = uv_wakeup_secondary(phys_apicid, start_eip);
625                 atomic_set(&init_deasserted, 1);
626                 return send_status;
627         }
628
629         /*
630          * Be paranoid about clearing APIC errors.
631          */
632         if (APIC_INTEGRATED(apic_version[phys_apicid])) {
633                 apic_read_around(APIC_SPIV);
634                 apic_write(APIC_ESR, 0);
635                 apic_read(APIC_ESR);
636         }
637
638         Dprintk("Asserting INIT.\n");
639
640         /*
641          * Turn INIT on target chip
642          */
643         apic_write_around(APIC_ICR2, SET_APIC_DEST_FIELD(phys_apicid));
644
645         /*
646          * Send IPI
647          */
648         apic_write_around(APIC_ICR, APIC_INT_LEVELTRIG | APIC_INT_ASSERT
649                                 | APIC_DM_INIT);
650
651         Dprintk("Waiting for send to finish...\n");
652         send_status = safe_apic_wait_icr_idle();
653
654         mdelay(10);
655
656         Dprintk("Deasserting INIT.\n");
657
658         /* Target chip */
659         apic_write_around(APIC_ICR2, SET_APIC_DEST_FIELD(phys_apicid));
660
661         /* Send IPI */
662         apic_write_around(APIC_ICR, APIC_INT_LEVELTRIG | APIC_DM_INIT);
663
664         Dprintk("Waiting for send to finish...\n");
665         send_status = safe_apic_wait_icr_idle();
666
667         mb();
668         atomic_set(&init_deasserted, 1);
669
670         /*
671          * Should we send STARTUP IPIs ?
672          *
673          * Determine this based on the APIC version.
674          * If we don't have an integrated APIC, don't send the STARTUP IPIs.
675          */
676         if (APIC_INTEGRATED(apic_version[phys_apicid]))
677                 num_starts = 2;
678         else
679                 num_starts = 0;
680
681         /*
682          * Paravirt / VMI wants a startup IPI hook here to set up the
683          * target processor state.
684          */
685         startup_ipi_hook(phys_apicid, (unsigned long) start_secondary,
686                          (unsigned long)stack_start.sp);
687
688         /*
689          * Run STARTUP IPI loop.
690          */
691         Dprintk("#startup loops: %d.\n", num_starts);
692
693         maxlvt = lapic_get_maxlvt();
694
695         for (j = 1; j <= num_starts; j++) {
696                 Dprintk("Sending STARTUP #%d.\n", j);
697                 apic_read_around(APIC_SPIV);
698                 apic_write(APIC_ESR, 0);
699                 apic_read(APIC_ESR);
700                 Dprintk("After apic_write.\n");
701
702                 /*
703                  * STARTUP IPI
704                  */
705
706                 /* Target chip */
707                 apic_write_around(APIC_ICR2, SET_APIC_DEST_FIELD(phys_apicid));
708
709                 /* Boot on the stack */
710                 /* Kick the second */
711                 apic_write_around(APIC_ICR, APIC_DM_STARTUP
712                                         | (start_eip >> 12));
713
714                 /*
715                  * Give the other CPU some time to accept the IPI.
716                  */
717                 udelay(300);
718
719                 Dprintk("Startup point 1.\n");
720
721                 Dprintk("Waiting for send to finish...\n");
722                 send_status = safe_apic_wait_icr_idle();
723
724                 /*
725                  * Give the other CPU some time to accept the IPI.
726                  */
727                 udelay(200);
728                 /*
729                  * Due to the Pentium erratum 3AP.
730                  */
731                 if (maxlvt > 3) {
732                         apic_read_around(APIC_SPIV);
733                         apic_write(APIC_ESR, 0);
734                 }
735                 accept_status = (apic_read(APIC_ESR) & 0xEF);
736                 if (send_status || accept_status)
737                         break;
738         }
739         Dprintk("After Startup.\n");
740
741         if (send_status)
742                 printk(KERN_ERR "APIC never delivered???\n");
743         if (accept_status)
744                 printk(KERN_ERR "APIC delivery error (%lx).\n", accept_status);
745
746         return (send_status | accept_status);
747 }
748 #endif  /* WAKE_SECONDARY_VIA_INIT */
749
750 struct create_idle {
751         struct work_struct work;
752         struct task_struct *idle;
753         struct completion done;
754         int cpu;
755 };
756
757 static void __cpuinit do_fork_idle(struct work_struct *work)
758 {
759         struct create_idle *c_idle =
760                 container_of(work, struct create_idle, work);
761
762         c_idle->idle = fork_idle(c_idle->cpu);
763         complete(&c_idle->done);
764 }
765
766 #ifdef CONFIG_X86_64
767 /*
768  * Allocate node local memory for the AP pda.
769  *
770  * Must be called after the _cpu_pda pointer table is initialized.
771  */
772 static int __cpuinit get_local_pda(int cpu)
773 {
774         struct x8664_pda *oldpda, *newpda;
775         unsigned long size = sizeof(struct x8664_pda);
776         int node = cpu_to_node(cpu);
777
778         if (cpu_pda(cpu) && !cpu_pda(cpu)->in_bootmem)
779                 return 0;
780
781         oldpda = cpu_pda(cpu);
782         newpda = kmalloc_node(size, GFP_ATOMIC, node);
783         if (!newpda) {
784                 printk(KERN_ERR "Could not allocate node local PDA "
785                         "for CPU %d on node %d\n", cpu, node);
786
787                 if (oldpda)
788                         return 0;       /* have a usable pda */
789                 else
790                         return -1;
791         }
792
793         if (oldpda) {
794                 memcpy(newpda, oldpda, size);
795                 if (!after_bootmem)
796                         free_bootmem((unsigned long)oldpda, size);
797         }
798
799         newpda->in_bootmem = 0;
800         cpu_pda(cpu) = newpda;
801         return 0;
802 }
803 #endif /* CONFIG_X86_64 */
804
805 static int __cpuinit do_boot_cpu(int apicid, int cpu)
806 /*
807  * NOTE - on most systems this is a PHYSICAL apic ID, but on multiquad
808  * (ie clustered apic addressing mode), this is a LOGICAL apic ID.
809  * Returns zero if CPU booted OK, else error code from wakeup_secondary_cpu.
810  */
811 {
812         unsigned long boot_error = 0;
813         int timeout;
814         unsigned long start_ip;
815         unsigned short nmi_high = 0, nmi_low = 0;
816         struct create_idle c_idle = {
817                 .cpu = cpu,
818                 .done = COMPLETION_INITIALIZER_ONSTACK(c_idle.done),
819         };
820         INIT_WORK(&c_idle.work, do_fork_idle);
821
822 #ifdef CONFIG_X86_64
823         /* Allocate node local memory for AP pdas */
824         if (cpu > 0) {
825                 boot_error = get_local_pda(cpu);
826                 if (boot_error)
827                         goto restore_state;
828                         /* if can't get pda memory, can't start cpu */
829         }
830 #endif
831
832         alternatives_smp_switch(1);
833
834         c_idle.idle = get_idle_for_cpu(cpu);
835
836         /*
837          * We can't use kernel_thread since we must avoid to
838          * reschedule the child.
839          */
840         if (c_idle.idle) {
841                 c_idle.idle->thread.sp = (unsigned long) (((struct pt_regs *)
842                         (THREAD_SIZE +  task_stack_page(c_idle.idle))) - 1);
843                 init_idle(c_idle.idle, cpu);
844                 goto do_rest;
845         }
846
847         if (!keventd_up() || current_is_keventd())
848                 c_idle.work.func(&c_idle.work);
849         else {
850                 schedule_work(&c_idle.work);
851                 wait_for_completion(&c_idle.done);
852         }
853
854         if (IS_ERR(c_idle.idle)) {
855                 printk("failed fork for CPU %d\n", cpu);
856                 return PTR_ERR(c_idle.idle);
857         }
858
859         set_idle_for_cpu(cpu, c_idle.idle);
860 do_rest:
861 #ifdef CONFIG_X86_32
862         per_cpu(current_task, cpu) = c_idle.idle;
863         init_gdt(cpu);
864         /* Stack for startup_32 can be just as for start_secondary onwards */
865         irq_ctx_init(cpu);
866 #else
867         cpu_pda(cpu)->pcurrent = c_idle.idle;
868         load_sp0(&per_cpu(init_tss, cpu), &c_idle.idle->thread);
869         clear_tsk_thread_flag(c_idle.idle, TIF_FORK);
870 #endif
871         early_gdt_descr.address = (unsigned long)get_cpu_gdt_table(cpu);
872         initial_code = (unsigned long)start_secondary;
873         stack_start.sp = (void *) c_idle.idle->thread.sp;
874
875         /* start_ip had better be page-aligned! */
876         start_ip = setup_trampoline();
877
878         /* So we see what's up   */
879         printk(KERN_INFO "Booting processor %d/%d ip %lx\n",
880                           cpu, apicid, start_ip);
881
882         /*
883          * This grunge runs the startup process for
884          * the targeted processor.
885          */
886
887         atomic_set(&init_deasserted, 0);
888
889         if (get_uv_system_type() != UV_NON_UNIQUE_APIC) {
890
891                 Dprintk("Setting warm reset code and vector.\n");
892
893                 store_NMI_vector(&nmi_high, &nmi_low);
894
895                 smpboot_setup_warm_reset_vector(start_ip);
896                 /*
897                  * Be paranoid about clearing APIC errors.
898                 */
899                 apic_write(APIC_ESR, 0);
900                 apic_read(APIC_ESR);
901         }
902
903         /*
904          * Starting actual IPI sequence...
905          */
906         boot_error = wakeup_secondary_cpu(apicid, start_ip);
907
908         if (!boot_error) {
909                 /*
910                  * allow APs to start initializing.
911                  */
912                 Dprintk("Before Callout %d.\n", cpu);
913                 cpu_set(cpu, cpu_callout_map);
914                 Dprintk("After Callout %d.\n", cpu);
915
916                 /*
917                  * Wait 5s total for a response
918                  */
919                 for (timeout = 0; timeout < 50000; timeout++) {
920                         if (cpu_isset(cpu, cpu_callin_map))
921                                 break;  /* It has booted */
922                         udelay(100);
923                 }
924
925                 if (cpu_isset(cpu, cpu_callin_map)) {
926                         /* number CPUs logically, starting from 1 (BSP is 0) */
927                         Dprintk("OK.\n");
928                         printk(KERN_INFO "CPU%d: ", cpu);
929                         print_cpu_info(&cpu_data(cpu));
930                         Dprintk("CPU has booted.\n");
931                 } else {
932                         boot_error = 1;
933                         if (*((volatile unsigned char *)trampoline_base)
934                                         == 0xA5)
935                                 /* trampoline started but...? */
936                                 printk(KERN_ERR "Stuck ??\n");
937                         else
938                                 /* trampoline code not run */
939                                 printk(KERN_ERR "Not responding.\n");
940                         if (get_uv_system_type() != UV_NON_UNIQUE_APIC)
941                                 inquire_remote_apic(apicid);
942                 }
943         }
944
945 restore_state:
946
947         if (boot_error) {
948                 /* Try to put things back the way they were before ... */
949                 unmap_cpu_to_logical_apicid(cpu);
950 #ifdef CONFIG_X86_64
951                 numa_remove_cpu(cpu); /* was set by numa_add_cpu */
952 #endif
953                 cpu_clear(cpu, cpu_callout_map); /* was set by do_boot_cpu() */
954                 cpu_clear(cpu, cpu_initialized); /* was set by cpu_init() */
955                 cpu_clear(cpu, cpu_present_map);
956                 per_cpu(x86_cpu_to_apicid, cpu) = BAD_APICID;
957         }
958
959         /* mark "stuck" area as not stuck */
960         *((volatile unsigned long *)trampoline_base) = 0;
961
962         /*
963          * Cleanup possible dangling ends...
964          */
965         smpboot_restore_warm_reset_vector();
966
967         return boot_error;
968 }
969
970 int __cpuinit native_cpu_up(unsigned int cpu)
971 {
972         int apicid = cpu_present_to_apicid(cpu);
973         unsigned long flags;
974         int err;
975
976         WARN_ON(irqs_disabled());
977
978         Dprintk("++++++++++++++++++++=_---CPU UP  %u\n", cpu);
979
980         if (apicid == BAD_APICID || apicid == boot_cpu_physical_apicid ||
981             !physid_isset(apicid, phys_cpu_present_map)) {
982                 printk(KERN_ERR "%s: bad cpu %d\n", __func__, cpu);
983                 return -EINVAL;
984         }
985
986         /*
987          * Already booted CPU?
988          */
989         if (cpu_isset(cpu, cpu_callin_map)) {
990                 Dprintk("do_boot_cpu %d Already started\n", cpu);
991                 return -ENOSYS;
992         }
993
994         /*
995          * Save current MTRR state in case it was changed since early boot
996          * (e.g. by the ACPI SMI) to initialize new CPUs with MTRRs in sync:
997          */
998         mtrr_save_state();
999
1000         per_cpu(cpu_state, cpu) = CPU_UP_PREPARE;
1001
1002 #ifdef CONFIG_X86_32
1003         /* init low mem mapping */
1004         clone_pgd_range(swapper_pg_dir, swapper_pg_dir + KERNEL_PGD_BOUNDARY,
1005                 min_t(unsigned long, KERNEL_PGD_PTRS, KERNEL_PGD_BOUNDARY));
1006         flush_tlb_all();
1007         low_mappings = 1;
1008
1009         err = do_boot_cpu(apicid, cpu);
1010
1011         zap_low_mappings();
1012         low_mappings = 0;
1013 #else
1014         err = do_boot_cpu(apicid, cpu);
1015 #endif
1016         if (err) {
1017                 Dprintk("do_boot_cpu failed %d\n", err);
1018                 return -EIO;
1019         }
1020
1021         /*
1022          * Check TSC synchronization with the AP (keep irqs disabled
1023          * while doing so):
1024          */
1025         local_irq_save(flags);
1026         check_tsc_sync_source(cpu);
1027         local_irq_restore(flags);
1028
1029         while (!cpu_online(cpu)) {
1030                 cpu_relax();
1031                 touch_nmi_watchdog();
1032         }
1033
1034         return 0;
1035 }
1036
1037 /*
1038  * Fall back to non SMP mode after errors.
1039  *
1040  * RED-PEN audit/test this more. I bet there is more state messed up here.
1041  */
1042 static __init void disable_smp(void)
1043 {
1044         cpu_present_map = cpumask_of_cpu(0);
1045         cpu_possible_map = cpumask_of_cpu(0);
1046         smpboot_clear_io_apic_irqs();
1047
1048         if (smp_found_config)
1049                 physid_set_mask_of_physid(boot_cpu_physical_apicid, &phys_cpu_present_map);
1050         else
1051                 physid_set_mask_of_physid(0, &phys_cpu_present_map);
1052         map_cpu_to_logical_apicid();
1053         cpu_set(0, per_cpu(cpu_sibling_map, 0));
1054         cpu_set(0, per_cpu(cpu_core_map, 0));
1055 }
1056
1057 /*
1058  * Various sanity checks.
1059  */
1060 static int __init smp_sanity_check(unsigned max_cpus)
1061 {
1062         preempt_disable();
1063         if (!physid_isset(hard_smp_processor_id(), phys_cpu_present_map)) {
1064                 printk(KERN_WARNING "weird, boot CPU (#%d) not listed"
1065                                     "by the BIOS.\n", hard_smp_processor_id());
1066                 physid_set(hard_smp_processor_id(), phys_cpu_present_map);
1067         }
1068
1069         /*
1070          * If we couldn't find an SMP configuration at boot time,
1071          * get out of here now!
1072          */
1073         if (!smp_found_config && !acpi_lapic) {
1074                 preempt_enable();
1075                 printk(KERN_NOTICE "SMP motherboard not detected.\n");
1076                 disable_smp();
1077                 if (APIC_init_uniprocessor())
1078                         printk(KERN_NOTICE "Local APIC not detected."
1079                                            " Using dummy APIC emulation.\n");
1080                 return -1;
1081         }
1082
1083         /*
1084          * Should not be necessary because the MP table should list the boot
1085          * CPU too, but we do it for the sake of robustness anyway.
1086          */
1087         if (!check_phys_apicid_present(boot_cpu_physical_apicid)) {
1088                 printk(KERN_NOTICE
1089                         "weird, boot CPU (#%d) not listed by the BIOS.\n",
1090                         boot_cpu_physical_apicid);
1091                 physid_set(hard_smp_processor_id(), phys_cpu_present_map);
1092         }
1093         preempt_enable();
1094
1095         /*
1096          * If we couldn't find a local APIC, then get out of here now!
1097          */
1098         if (APIC_INTEGRATED(apic_version[boot_cpu_physical_apicid]) &&
1099             !cpu_has_apic) {
1100                 printk(KERN_ERR "BIOS bug, local APIC #%d not detected!...\n",
1101                         boot_cpu_physical_apicid);
1102                 printk(KERN_ERR "... forcing use of dummy APIC emulation."
1103                                 "(tell your hw vendor)\n");
1104                 smpboot_clear_io_apic();
1105                 return -1;
1106         }
1107
1108         verify_local_APIC();
1109
1110         /*
1111          * If SMP should be disabled, then really disable it!
1112          */
1113         if (!max_cpus) {
1114                 printk(KERN_INFO "SMP mode deactivated.\n");
1115                 smpboot_clear_io_apic();
1116
1117                 localise_nmi_watchdog();
1118
1119                 connect_bsp_APIC();
1120                 setup_local_APIC();
1121                 end_local_APIC_setup();
1122                 return -1;
1123         }
1124
1125         return 0;
1126 }
1127
1128 static void __init smp_cpu_index_default(void)
1129 {
1130         int i;
1131         struct cpuinfo_x86 *c;
1132
1133         for_each_possible_cpu(i) {
1134                 c = &cpu_data(i);
1135                 /* mark all to hotplug */
1136                 c->cpu_index = NR_CPUS;
1137         }
1138 }
1139
1140 /*
1141  * Prepare for SMP bootup.  The MP table or ACPI has been read
1142  * earlier.  Just do some sanity checking here and enable APIC mode.
1143  */
1144 void __init native_smp_prepare_cpus(unsigned int max_cpus)
1145 {
1146         preempt_disable();
1147         nmi_watchdog_default();
1148         smp_cpu_index_default();
1149         current_cpu_data = boot_cpu_data;
1150         cpu_callin_map = cpumask_of_cpu(0);
1151         mb();
1152         /*
1153          * Setup boot CPU information
1154          */
1155         smp_store_cpu_info(0); /* Final full version of the data */
1156         boot_cpu_logical_apicid = logical_smp_processor_id();
1157         current_thread_info()->cpu = 0;  /* needed? */
1158         set_cpu_sibling_map(0);
1159
1160         if (smp_sanity_check(max_cpus) < 0) {
1161                 printk(KERN_INFO "SMP disabled\n");
1162                 disable_smp();
1163                 goto out;
1164         }
1165
1166         preempt_disable();
1167         if (GET_APIC_ID(read_apic_id()) != boot_cpu_physical_apicid) {
1168                 panic("Boot APIC ID in local APIC unexpected (%d vs %d)",
1169                      GET_APIC_ID(read_apic_id()), boot_cpu_physical_apicid);
1170                 /* Or can we switch back to PIC here? */
1171         }
1172         preempt_enable();
1173
1174         connect_bsp_APIC();
1175
1176         /*
1177          * Switch from PIC to APIC mode.
1178          */
1179         setup_local_APIC();
1180
1181 #ifdef CONFIG_X86_64
1182         /*
1183          * Enable IO APIC before setting up error vector
1184          */
1185         if (!skip_ioapic_setup && nr_ioapics)
1186                 enable_IO_APIC();
1187 #endif
1188         end_local_APIC_setup();
1189
1190         map_cpu_to_logical_apicid();
1191
1192         setup_portio_remap();
1193
1194         smpboot_setup_io_apic();
1195         /*
1196          * Set up local APIC timer on boot CPU.
1197          */
1198
1199         printk(KERN_INFO "CPU%d: ", 0);
1200         print_cpu_info(&cpu_data(0));
1201         setup_boot_clock();
1202 out:
1203         preempt_enable();
1204 }
1205 /*
1206  * Early setup to make printk work.
1207  */
1208 void __init native_smp_prepare_boot_cpu(void)
1209 {
1210         int me = smp_processor_id();
1211 #ifdef CONFIG_X86_32
1212         init_gdt(me);
1213 #endif
1214         switch_to_new_gdt();
1215         /* already set me in cpu_online_map in boot_cpu_init() */
1216         cpu_set(me, cpu_callout_map);
1217         per_cpu(cpu_state, me) = CPU_ONLINE;
1218 }
1219
1220 void __init native_smp_cpus_done(unsigned int max_cpus)
1221 {
1222         Dprintk("Boot done.\n");
1223
1224         impress_friends();
1225         smp_checks();
1226 #ifdef CONFIG_X86_IO_APIC
1227         setup_ioapic_dest();
1228 #endif
1229         check_nmi_watchdog();
1230 }
1231
1232 #ifdef CONFIG_HOTPLUG_CPU
1233
1234 #  ifdef CONFIG_X86_32
1235 void cpu_exit_clear(void)
1236 {
1237         int cpu = raw_smp_processor_id();
1238
1239         idle_task_exit();
1240
1241         cpu_uninit();
1242         irq_ctx_exit(cpu);
1243
1244         cpu_clear(cpu, cpu_callout_map);
1245         cpu_clear(cpu, cpu_callin_map);
1246
1247         unmap_cpu_to_logical_apicid(cpu);
1248 }
1249 #  endif /* CONFIG_X86_32 */
1250
1251 static void remove_siblinginfo(int cpu)
1252 {
1253         int sibling;
1254         struct cpuinfo_x86 *c = &cpu_data(cpu);
1255
1256         for_each_cpu_mask(sibling, per_cpu(cpu_core_map, cpu)) {
1257                 cpu_clear(cpu, per_cpu(cpu_core_map, sibling));
1258                 /*/
1259                  * last thread sibling in this cpu core going down
1260                  */
1261                 if (cpus_weight(per_cpu(cpu_sibling_map, cpu)) == 1)
1262                         cpu_data(sibling).booted_cores--;
1263         }
1264
1265         for_each_cpu_mask(sibling, per_cpu(cpu_sibling_map, cpu))
1266                 cpu_clear(cpu, per_cpu(cpu_sibling_map, sibling));
1267         cpus_clear(per_cpu(cpu_sibling_map, cpu));
1268         cpus_clear(per_cpu(cpu_core_map, cpu));
1269         c->phys_proc_id = 0;
1270         c->cpu_core_id = 0;
1271         cpu_clear(cpu, cpu_sibling_setup_map);
1272 }
1273
1274 static int additional_cpus __initdata = -1;
1275
1276 static __init int setup_additional_cpus(char *s)
1277 {
1278         return s && get_option(&s, &additional_cpus) ? 0 : -EINVAL;
1279 }
1280 early_param("additional_cpus", setup_additional_cpus);
1281
1282 /*
1283  * cpu_possible_map should be static, it cannot change as cpu's
1284  * are onlined, or offlined. The reason is per-cpu data-structures
1285  * are allocated by some modules at init time, and dont expect to
1286  * do this dynamically on cpu arrival/departure.
1287  * cpu_present_map on the other hand can change dynamically.
1288  * In case when cpu_hotplug is not compiled, then we resort to current
1289  * behaviour, which is cpu_possible == cpu_present.
1290  * - Ashok Raj
1291  *
1292  * Three ways to find out the number of additional hotplug CPUs:
1293  * - If the BIOS specified disabled CPUs in ACPI/mptables use that.
1294  * - The user can overwrite it with additional_cpus=NUM
1295  * - Otherwise don't reserve additional CPUs.
1296  * We do this because additional CPUs waste a lot of memory.
1297  * -AK
1298  */
1299 __init void prefill_possible_map(void)
1300 {
1301         int i;
1302         int possible;
1303
1304         if (additional_cpus == -1) {
1305                 if (disabled_cpus > 0)
1306                         additional_cpus = disabled_cpus;
1307                 else
1308                         additional_cpus = 0;
1309         }
1310         possible = num_processors + additional_cpus;
1311         if (possible > NR_CPUS)
1312                 possible = NR_CPUS;
1313
1314         printk(KERN_INFO "SMP: Allowing %d CPUs, %d hotplug CPUs\n",
1315                 possible, max_t(int, possible - num_processors, 0));
1316
1317         for (i = 0; i < possible; i++)
1318                 cpu_set(i, cpu_possible_map);
1319
1320         nr_cpu_ids = possible;
1321 }
1322
1323 static void __ref remove_cpu_from_maps(int cpu)
1324 {
1325         cpu_clear(cpu, cpu_online_map);
1326 #ifdef CONFIG_X86_64
1327         cpu_clear(cpu, cpu_callout_map);
1328         cpu_clear(cpu, cpu_callin_map);
1329         /* was set by cpu_init() */
1330         clear_bit(cpu, (unsigned long *)&cpu_initialized);
1331         numa_remove_cpu(cpu);
1332 #endif
1333 }
1334
1335 int __cpu_disable(void)
1336 {
1337         int cpu = smp_processor_id();
1338
1339         /*
1340          * Perhaps use cpufreq to drop frequency, but that could go
1341          * into generic code.
1342          *
1343          * We won't take down the boot processor on i386 due to some
1344          * interrupts only being able to be serviced by the BSP.
1345          * Especially so if we're not using an IOAPIC   -zwane
1346          */
1347         if (cpu == 0)
1348                 return -EBUSY;
1349
1350         if (nmi_watchdog == NMI_LOCAL_APIC)
1351                 stop_apic_nmi_watchdog(NULL);
1352         clear_local_APIC();
1353
1354         /*
1355          * HACK:
1356          * Allow any queued timer interrupts to get serviced
1357          * This is only a temporary solution until we cleanup
1358          * fixup_irqs as we do for IA64.
1359          */
1360         local_irq_enable();
1361         mdelay(1);
1362
1363         local_irq_disable();
1364         remove_siblinginfo(cpu);
1365
1366         /* It's now safe to remove this processor from the online map */
1367         remove_cpu_from_maps(cpu);
1368         fixup_irqs(cpu_online_map);
1369         return 0;
1370 }
1371
1372 void __cpu_die(unsigned int cpu)
1373 {
1374         /* We don't do anything here: idle task is faking death itself. */
1375         unsigned int i;
1376
1377         for (i = 0; i < 10; i++) {
1378                 /* They ack this in play_dead by setting CPU_DEAD */
1379                 if (per_cpu(cpu_state, cpu) == CPU_DEAD) {
1380                         printk(KERN_INFO "CPU %d is now offline\n", cpu);
1381                         if (1 == num_online_cpus())
1382                                 alternatives_smp_switch(0);
1383                         return;
1384                 }
1385                 msleep(100);
1386         }
1387         printk(KERN_ERR "CPU %u didn't die...\n", cpu);
1388 }
1389 #else /* ... !CONFIG_HOTPLUG_CPU */
1390 int __cpu_disable(void)
1391 {
1392         return -ENOSYS;
1393 }
1394
1395 void __cpu_die(unsigned int cpu)
1396 {
1397         /* We said "no" in __cpu_disable */
1398         BUG();
1399 }
1400 #endif
1401
1402 /*
1403  * If the BIOS enumerates physical processors before logical,
1404  * maxcpus=N at enumeration-time can be used to disable HT.
1405  */
1406 static int __init parse_maxcpus(char *arg)
1407 {
1408         extern unsigned int maxcpus;
1409
1410         maxcpus = simple_strtoul(arg, NULL, 0);
1411         return 0;
1412 }
1413 early_param("maxcpus", parse_maxcpus);