]> err.no Git - linux-2.6/blob - arch/powerpc/platforms/83xx/pci.c
f49ed277e8437b161c65c162c77d1c23259fa5b9
[linux-2.6] / arch / powerpc / platforms / 83xx / pci.c
1 /*
2  * FSL SoC setup code
3  *
4  * Maintained by Kumar Gala (see MAINTAINERS for contact information)
5  *
6  * This program is free software; you can redistribute  it and/or modify it
7  * under  the terms of  the GNU General  Public License as published by the
8  * Free Software Foundation;  either version 2 of the  License, or (at your
9  * option) any later version.
10  */
11
12 #include <linux/stddef.h>
13 #include <linux/kernel.h>
14 #include <linux/init.h>
15 #include <linux/errno.h>
16 #include <linux/pci.h>
17 #include <linux/delay.h>
18 #include <linux/irq.h>
19 #include <linux/module.h>
20
21 #include <asm/system.h>
22 #include <asm/atomic.h>
23 #include <asm/io.h>
24 #include <asm/pci-bridge.h>
25 #include <asm/prom.h>
26 #include <sysdev/fsl_soc.h>
27
28 #undef DEBUG
29
30 #ifdef DEBUG
31 #define DBG(x...) printk(x)
32 #else
33 #define DBG(x...)
34 #endif
35
36 int mpc83xx_exclude_device(struct pci_controller *hose, u_char bus, u_char devfn)
37 {
38         if ((bus == hose->first_busno) && PCI_SLOT(devfn) == 0)
39                 return PCIBIOS_DEVICE_NOT_FOUND;
40         return PCIBIOS_SUCCESSFUL;
41 }
42
43 int __init mpc83xx_add_bridge(struct device_node *dev)
44 {
45         int len;
46         struct pci_controller *hose;
47         struct resource rsrc;
48         const int *bus_range;
49         int primary = 1, has_address = 0;
50         phys_addr_t immr = get_immrbase();
51
52         DBG("Adding PCI host bridge %s\n", dev->full_name);
53
54         /* Fetch host bridge registers address */
55         has_address = (of_address_to_resource(dev, 0, &rsrc) == 0);
56
57         /* Get bus range if any */
58         bus_range = of_get_property(dev, "bus-range", &len);
59         if (bus_range == NULL || len < 2 * sizeof(int)) {
60                 printk(KERN_WARNING "Can't get bus-range for %s, assume"
61                        " bus 0\n", dev->full_name);
62         }
63
64         pci_assign_all_buses = 1;
65         hose = pcibios_alloc_controller();
66         if (!hose)
67                 return -ENOMEM;
68         hose->arch_data = dev;
69
70         hose->first_busno = bus_range ? bus_range[0] : 0;
71         hose->last_busno = bus_range ? bus_range[1] : 0xff;
72
73         /* MPC83xx supports up to two host controllers one at 0x8500 from immrbar
74          * the other at 0x8600, we consider the 0x8500 the primary controller
75          */
76         /* PCI 1 */
77         if ((rsrc.start & 0xfffff) == 0x8500) {
78                 setup_indirect_pci(hose, immr + 0x8300, immr + 0x8304);
79         }
80         /* PCI 2 */
81         if ((rsrc.start & 0xfffff) == 0x8600) {
82                 setup_indirect_pci(hose, immr + 0x8380, immr + 0x8384);
83                 primary = 0;
84         }
85
86         printk(KERN_INFO "Found MPC83xx PCI host bridge at 0x%016llx. "
87                "Firmware bus number: %d->%d\n",
88                (unsigned long long)rsrc.start, hose->first_busno,
89                hose->last_busno);
90
91         DBG(" ->Hose at 0x%p, cfg_addr=0x%p,cfg_data=0x%p\n",
92             hose, hose->cfg_addr, hose->cfg_data);
93
94         /* Interpret the "ranges" property */
95         /* This also maps the I/O region and sets isa_io/mem_base */
96         pci_process_bridge_OF_ranges(hose, dev, primary);
97
98         return 0;
99 }