]> err.no Git - linux-2.6/blob - arch/powerpc/kernel/pci_64.c
[POWERPC] Merge PCI resource allocation & assignment
[linux-2.6] / arch / powerpc / kernel / pci_64.c
1 /*
2  * Port for PPC64 David Engebretsen, IBM Corp.
3  * Contains common pci routines for ppc64 platform, pSeries and iSeries brands.
4  * 
5  * Copyright (C) 2003 Anton Blanchard <anton@au.ibm.com>, IBM
6  *   Rework, based on alpha PCI code.
7  *
8  *      This program is free software; you can redistribute it and/or
9  *      modify it under the terms of the GNU General Public License
10  *      as published by the Free Software Foundation; either version
11  *      2 of the License, or (at your option) any later version.
12  */
13
14 #undef DEBUG
15
16 #include <linux/kernel.h>
17 #include <linux/pci.h>
18 #include <linux/string.h>
19 #include <linux/init.h>
20 #include <linux/bootmem.h>
21 #include <linux/mm.h>
22 #include <linux/list.h>
23 #include <linux/syscalls.h>
24 #include <linux/irq.h>
25 #include <linux/vmalloc.h>
26
27 #include <asm/processor.h>
28 #include <asm/io.h>
29 #include <asm/prom.h>
30 #include <asm/pci-bridge.h>
31 #include <asm/byteorder.h>
32 #include <asm/machdep.h>
33 #include <asm/ppc-pci.h>
34
35 #ifdef DEBUG
36 #include <asm/udbg.h>
37 #define DBG(fmt...) printk(fmt)
38 #else
39 #define DBG(fmt...)
40 #endif
41
42 unsigned long pci_probe_only = 1;
43
44 /* pci_io_base -- the base address from which io bars are offsets.
45  * This is the lowest I/O base address (so bar values are always positive),
46  * and it *must* be the start of ISA space if an ISA bus exists because
47  * ISA drivers use hard coded offsets.  If no ISA bus exists nothing
48  * is mapped on the first 64K of IO space
49  */
50 unsigned long pci_io_base = ISA_IO_BASE;
51 EXPORT_SYMBOL(pci_io_base);
52
53 LIST_HEAD(hose_list);
54
55 static struct dma_mapping_ops *pci_dma_ops;
56
57 void set_pci_dma_ops(struct dma_mapping_ops *dma_ops)
58 {
59         pci_dma_ops = dma_ops;
60 }
61
62 struct dma_mapping_ops *get_pci_dma_ops(void)
63 {
64         return pci_dma_ops;
65 }
66 EXPORT_SYMBOL(get_pci_dma_ops);
67
68
69 int pci_set_dma_mask(struct pci_dev *dev, u64 mask)
70 {
71         return dma_set_mask(&dev->dev, mask);
72 }
73
74 int pci_set_consistent_dma_mask(struct pci_dev *dev, u64 mask)
75 {
76         int rc;
77
78         rc = dma_set_mask(&dev->dev, mask);
79         dev->dev.coherent_dma_mask = dev->dma_mask;
80
81         return rc;
82 }
83
84 static void fixup_broken_pcnet32(struct pci_dev* dev)
85 {
86         if ((dev->class>>8 == PCI_CLASS_NETWORK_ETHERNET)) {
87                 dev->vendor = PCI_VENDOR_ID_AMD;
88                 pci_write_config_word(dev, PCI_VENDOR_ID, PCI_VENDOR_ID_AMD);
89         }
90 }
91 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_TRIDENT, PCI_ANY_ID, fixup_broken_pcnet32);
92
93
94 static u32 get_int_prop(struct device_node *np, const char *name, u32 def)
95 {
96         const u32 *prop;
97         int len;
98
99         prop = of_get_property(np, name, &len);
100         if (prop && len >= 4)
101                 return *prop;
102         return def;
103 }
104
105 static unsigned int pci_parse_of_flags(u32 addr0)
106 {
107         unsigned int flags = 0;
108
109         if (addr0 & 0x02000000) {
110                 flags = IORESOURCE_MEM | PCI_BASE_ADDRESS_SPACE_MEMORY;
111                 flags |= (addr0 >> 22) & PCI_BASE_ADDRESS_MEM_TYPE_64;
112                 flags |= (addr0 >> 28) & PCI_BASE_ADDRESS_MEM_TYPE_1M;
113                 if (addr0 & 0x40000000)
114                         flags |= IORESOURCE_PREFETCH
115                                  | PCI_BASE_ADDRESS_MEM_PREFETCH;
116         } else if (addr0 & 0x01000000)
117                 flags = IORESOURCE_IO | PCI_BASE_ADDRESS_SPACE_IO;
118         return flags;
119 }
120
121
122 static void pci_parse_of_addrs(struct device_node *node, struct pci_dev *dev)
123 {
124         u64 base, size;
125         unsigned int flags;
126         struct resource *res;
127         const u32 *addrs;
128         u32 i;
129         int proplen;
130
131         addrs = of_get_property(node, "assigned-addresses", &proplen);
132         if (!addrs)
133                 return;
134         DBG("    parse addresses (%d bytes) @ %p\n", proplen, addrs);
135         for (; proplen >= 20; proplen -= 20, addrs += 5) {
136                 flags = pci_parse_of_flags(addrs[0]);
137                 if (!flags)
138                         continue;
139                 base = of_read_number(&addrs[1], 2);
140                 size = of_read_number(&addrs[3], 2);
141                 if (!size)
142                         continue;
143                 i = addrs[0] & 0xff;
144                 DBG("  base: %llx, size: %llx, i: %x\n",
145                     (unsigned long long)base, (unsigned long long)size, i);
146
147                 if (PCI_BASE_ADDRESS_0 <= i && i <= PCI_BASE_ADDRESS_5) {
148                         res = &dev->resource[(i - PCI_BASE_ADDRESS_0) >> 2];
149                 } else if (i == dev->rom_base_reg) {
150                         res = &dev->resource[PCI_ROM_RESOURCE];
151                         flags |= IORESOURCE_READONLY | IORESOURCE_CACHEABLE;
152                 } else {
153                         printk(KERN_ERR "PCI: bad cfg reg num 0x%x\n", i);
154                         continue;
155                 }
156                 res->start = base;
157                 res->end = base + size - 1;
158                 res->flags = flags;
159                 res->name = pci_name(dev);
160         }
161 }
162
163 struct pci_dev *of_create_pci_dev(struct device_node *node,
164                                  struct pci_bus *bus, int devfn)
165 {
166         struct pci_dev *dev;
167         const char *type;
168
169         dev = alloc_pci_dev();
170         if (!dev)
171                 return NULL;
172         type = of_get_property(node, "device_type", NULL);
173         if (type == NULL)
174                 type = "";
175
176         DBG("    create device, devfn: %x, type: %s\n", devfn, type);
177
178         dev->bus = bus;
179         dev->sysdata = node;
180         dev->dev.parent = bus->bridge;
181         dev->dev.bus = &pci_bus_type;
182         dev->devfn = devfn;
183         dev->multifunction = 0;         /* maybe a lie? */
184
185         dev->vendor = get_int_prop(node, "vendor-id", 0xffff);
186         dev->device = get_int_prop(node, "device-id", 0xffff);
187         dev->subsystem_vendor = get_int_prop(node, "subsystem-vendor-id", 0);
188         dev->subsystem_device = get_int_prop(node, "subsystem-id", 0);
189
190         dev->cfg_size = pci_cfg_space_size(dev);
191
192         sprintf(pci_name(dev), "%04x:%02x:%02x.%d", pci_domain_nr(bus),
193                 dev->bus->number, PCI_SLOT(devfn), PCI_FUNC(devfn));
194         dev->class = get_int_prop(node, "class-code", 0);
195         dev->revision = get_int_prop(node, "revision-id", 0);
196
197         DBG("    class: 0x%x\n", dev->class);
198         DBG("    revision: 0x%x\n", dev->revision);
199
200         dev->current_state = 4;         /* unknown power state */
201         dev->error_state = pci_channel_io_normal;
202         dev->dma_mask = 0xffffffff;
203
204         if (!strcmp(type, "pci") || !strcmp(type, "pciex")) {
205                 /* a PCI-PCI bridge */
206                 dev->hdr_type = PCI_HEADER_TYPE_BRIDGE;
207                 dev->rom_base_reg = PCI_ROM_ADDRESS1;
208         } else if (!strcmp(type, "cardbus")) {
209                 dev->hdr_type = PCI_HEADER_TYPE_CARDBUS;
210         } else {
211                 dev->hdr_type = PCI_HEADER_TYPE_NORMAL;
212                 dev->rom_base_reg = PCI_ROM_ADDRESS;
213                 /* Maybe do a default OF mapping here */
214                 dev->irq = NO_IRQ;
215         }
216
217         pci_parse_of_addrs(node, dev);
218
219         DBG("    adding to system ...\n");
220
221         pci_device_add(dev, bus);
222
223         return dev;
224 }
225 EXPORT_SYMBOL(of_create_pci_dev);
226
227 void __devinit of_scan_bus(struct device_node *node,
228                            struct pci_bus *bus)
229 {
230         struct device_node *child = NULL;
231         const u32 *reg;
232         int reglen, devfn;
233         struct pci_dev *dev;
234
235         DBG("of_scan_bus(%s) bus no %d... \n", node->full_name, bus->number);
236
237         /* Scan direct children */
238         while ((child = of_get_next_child(node, child)) != NULL) {
239                 DBG("  * %s\n", child->full_name);
240                 reg = of_get_property(child, "reg", &reglen);
241                 if (reg == NULL || reglen < 20)
242                         continue;
243                 devfn = (reg[0] >> 8) & 0xff;
244
245                 /* create a new pci_dev for this device */
246                 dev = of_create_pci_dev(child, bus, devfn);
247                 if (!dev)
248                         continue;
249                 DBG("    dev header type: %x\n", dev->hdr_type);
250         }
251
252         /* Ally all fixups */
253         pcibios_fixup_of_probed_bus(bus);
254
255         /* Now scan child busses */
256         list_for_each_entry(dev, &bus->devices, bus_list) {
257                 if (dev->hdr_type == PCI_HEADER_TYPE_BRIDGE ||
258                     dev->hdr_type == PCI_HEADER_TYPE_CARDBUS) {
259                         struct device_node *child = pci_device_to_OF_node(dev);
260                         if (dev)
261                                 of_scan_pci_bridge(child, dev);
262                 }
263         }
264 }
265 EXPORT_SYMBOL(of_scan_bus);
266
267 void __devinit of_scan_pci_bridge(struct device_node *node,
268                                   struct pci_dev *dev)
269 {
270         struct pci_bus *bus;
271         const u32 *busrange, *ranges;
272         int len, i, mode;
273         struct resource *res;
274         unsigned int flags;
275         u64 size;
276
277         DBG("of_scan_pci_bridge(%s)\n", node->full_name);
278
279         /* parse bus-range property */
280         busrange = of_get_property(node, "bus-range", &len);
281         if (busrange == NULL || len != 8) {
282                 printk(KERN_DEBUG "Can't get bus-range for PCI-PCI bridge %s\n",
283                        node->full_name);
284                 return;
285         }
286         ranges = of_get_property(node, "ranges", &len);
287         if (ranges == NULL) {
288                 printk(KERN_DEBUG "Can't get ranges for PCI-PCI bridge %s\n",
289                        node->full_name);
290                 return;
291         }
292
293         bus = pci_add_new_bus(dev->bus, dev, busrange[0]);
294         if (!bus) {
295                 printk(KERN_ERR "Failed to create pci bus for %s\n",
296                        node->full_name);
297                 return;
298         }
299
300         bus->primary = dev->bus->number;
301         bus->subordinate = busrange[1];
302         bus->bridge_ctl = 0;
303         bus->sysdata = node;
304
305         /* parse ranges property */
306         /* PCI #address-cells == 3 and #size-cells == 2 always */
307         res = &dev->resource[PCI_BRIDGE_RESOURCES];
308         for (i = 0; i < PCI_NUM_RESOURCES - PCI_BRIDGE_RESOURCES; ++i) {
309                 res->flags = 0;
310                 bus->resource[i] = res;
311                 ++res;
312         }
313         i = 1;
314         for (; len >= 32; len -= 32, ranges += 8) {
315                 flags = pci_parse_of_flags(ranges[0]);
316                 size = of_read_number(&ranges[6], 2);
317                 if (flags == 0 || size == 0)
318                         continue;
319                 if (flags & IORESOURCE_IO) {
320                         res = bus->resource[0];
321                         if (res->flags) {
322                                 printk(KERN_ERR "PCI: ignoring extra I/O range"
323                                        " for bridge %s\n", node->full_name);
324                                 continue;
325                         }
326                 } else {
327                         if (i >= PCI_NUM_RESOURCES - PCI_BRIDGE_RESOURCES) {
328                                 printk(KERN_ERR "PCI: too many memory ranges"
329                                        " for bridge %s\n", node->full_name);
330                                 continue;
331                         }
332                         res = bus->resource[i];
333                         ++i;
334                 }
335                 res->start = of_read_number(&ranges[1], 2);
336                 res->end = res->start + size - 1;
337                 res->flags = flags;
338         }
339         sprintf(bus->name, "PCI Bus %04x:%02x", pci_domain_nr(bus),
340                 bus->number);
341         DBG("    bus name: %s\n", bus->name);
342
343         mode = PCI_PROBE_NORMAL;
344         if (ppc_md.pci_probe_mode)
345                 mode = ppc_md.pci_probe_mode(bus);
346         DBG("    probe mode: %d\n", mode);
347
348         if (mode == PCI_PROBE_DEVTREE)
349                 of_scan_bus(node, bus);
350         else if (mode == PCI_PROBE_NORMAL)
351                 pci_scan_child_bus(bus);
352 }
353 EXPORT_SYMBOL(of_scan_pci_bridge);
354
355 void __devinit scan_phb(struct pci_controller *hose)
356 {
357         struct pci_bus *bus;
358         struct device_node *node = hose->dn;
359         int i, mode;
360         struct resource *res;
361
362         DBG("Scanning PHB %s\n", node ? node->full_name : "<NO NAME>");
363
364         /* Create an empty bus for the toplevel */
365         bus = pci_create_bus(hose->parent, hose->first_busno, hose->ops, node);
366         if (bus == NULL) {
367                 printk(KERN_ERR "Failed to create bus for PCI domain %04x\n",
368                        hose->global_number);
369                 return;
370         }
371         bus->secondary = hose->first_busno;
372         hose->bus = bus;
373
374         /* Get some IO space for the new PHB */
375         pcibios_map_io_space(bus);
376
377         /* Wire up PHB bus resources */
378         bus->resource[0] = res = &hose->io_resource;
379         for (i = 0; i < 3; ++i)
380                 bus->resource[i+1] = &hose->mem_resources[i];
381
382         /* Get probe mode and perform scan */
383         mode = PCI_PROBE_NORMAL;
384         if (node && ppc_md.pci_probe_mode)
385                 mode = ppc_md.pci_probe_mode(bus);
386         DBG("    probe mode: %d\n", mode);
387         if (mode == PCI_PROBE_DEVTREE) {
388                 bus->subordinate = hose->last_busno;
389                 of_scan_bus(node, bus);
390         }
391
392         if (mode == PCI_PROBE_NORMAL)
393                 hose->last_busno = bus->subordinate = pci_scan_child_bus(bus);
394 }
395
396 static int __init pcibios_init(void)
397 {
398         struct pci_controller *hose, *tmp;
399
400         printk(KERN_INFO "PCI: Probing PCI hardware\n");
401
402         /* For now, override phys_mem_access_prot. If we need it,
403          * later, we may move that initialization to each ppc_md
404          */
405         ppc_md.phys_mem_access_prot = pci_phys_mem_access_prot;
406
407         if (pci_probe_only)
408                 ppc_pci_flags |= PPC_PCI_PROBE_ONLY;
409
410         /* Scan all of the recorded PCI controllers.  */
411         list_for_each_entry_safe(hose, tmp, &hose_list, list_node) {
412                 scan_phb(hose);
413                 pci_bus_add_devices(hose->bus);
414         }
415
416         /* Call common code to handle resource allocation */
417         pcibios_resource_survey();
418
419         printk(KERN_DEBUG "PCI: Probing PCI hardware done\n");
420
421         return 0;
422 }
423
424 subsys_initcall(pcibios_init);
425
426 int pcibios_enable_device(struct pci_dev *dev, int mask)
427 {
428         u16 cmd, oldcmd;
429         int i;
430
431         pci_read_config_word(dev, PCI_COMMAND, &cmd);
432         oldcmd = cmd;
433
434         for (i = 0; i < PCI_NUM_RESOURCES; i++) {
435                 struct resource *res = &dev->resource[i];
436
437                 /* Only set up the requested stuff */
438                 if (!(mask & (1<<i)))
439                         continue;
440
441                 if (res->flags & IORESOURCE_IO)
442                         cmd |= PCI_COMMAND_IO;
443                 if (res->flags & IORESOURCE_MEM)
444                         cmd |= PCI_COMMAND_MEMORY;
445         }
446
447         if (cmd != oldcmd) {
448                 printk(KERN_DEBUG "PCI: Enabling device: (%s), cmd %x\n",
449                        pci_name(dev), cmd);
450                 /* Enable the appropriate bits in the PCI command register.  */
451                 pci_write_config_word(dev, PCI_COMMAND, cmd);
452         }
453         return 0;
454 }
455
456 #ifdef CONFIG_HOTPLUG
457
458 int pcibios_unmap_io_space(struct pci_bus *bus)
459 {
460         struct pci_controller *hose;
461
462         WARN_ON(bus == NULL);
463
464         /* If this is not a PHB, we only flush the hash table over
465          * the area mapped by this bridge. We don't play with the PTE
466          * mappings since we might have to deal with sub-page alignemnts
467          * so flushing the hash table is the only sane way to make sure
468          * that no hash entries are covering that removed bridge area
469          * while still allowing other busses overlapping those pages
470          */
471         if (bus->self) {
472                 struct resource *res = bus->resource[0];
473
474                 DBG("IO unmapping for PCI-PCI bridge %s\n",
475                     pci_name(bus->self));
476
477                 __flush_hash_table_range(&init_mm, res->start + _IO_BASE,
478                                          res->end - res->start + 1);
479                 return 0;
480         }
481
482         /* Get the host bridge */
483         hose = pci_bus_to_host(bus);
484
485         /* Check if we have IOs allocated */
486         if (hose->io_base_alloc == 0)
487                 return 0;
488
489         DBG("IO unmapping for PHB %s\n", hose->dn->full_name);
490         DBG("  alloc=0x%p\n", hose->io_base_alloc);
491
492         /* This is a PHB, we fully unmap the IO area */
493         vunmap(hose->io_base_alloc);
494
495         return 0;
496 }
497 EXPORT_SYMBOL_GPL(pcibios_unmap_io_space);
498
499 #endif /* CONFIG_HOTPLUG */
500
501 int __devinit pcibios_map_io_space(struct pci_bus *bus)
502 {
503         struct vm_struct *area;
504         unsigned long phys_page;
505         unsigned long size_page;
506         unsigned long io_virt_offset;
507         struct pci_controller *hose;
508
509         WARN_ON(bus == NULL);
510
511         /* If this not a PHB, nothing to do, page tables still exist and
512          * thus HPTEs will be faulted in when needed
513          */
514         if (bus->self) {
515                 DBG("IO mapping for PCI-PCI bridge %s\n",
516                     pci_name(bus->self));
517                 DBG("  virt=0x%016lx...0x%016lx\n",
518                     bus->resource[0]->start + _IO_BASE,
519                     bus->resource[0]->end + _IO_BASE);
520                 return 0;
521         }
522
523         /* Get the host bridge */
524         hose = pci_bus_to_host(bus);
525         phys_page = _ALIGN_DOWN(hose->io_base_phys, PAGE_SIZE);
526         size_page = _ALIGN_UP(hose->pci_io_size, PAGE_SIZE);
527
528         /* Make sure IO area address is clear */
529         hose->io_base_alloc = NULL;
530
531         /* If there's no IO to map on that bus, get away too */
532         if (hose->pci_io_size == 0 || hose->io_base_phys == 0)
533                 return 0;
534
535         /* Let's allocate some IO space for that guy. We don't pass
536          * VM_IOREMAP because we don't care about alignment tricks that
537          * the core does in that case. Maybe we should due to stupid card
538          * with incomplete address decoding but I'd rather not deal with
539          * those outside of the reserved 64K legacy region.
540          */
541         area = __get_vm_area(size_page, 0, PHB_IO_BASE, PHB_IO_END);
542         if (area == NULL)
543                 return -ENOMEM;
544         hose->io_base_alloc = area->addr;
545         hose->io_base_virt = (void __iomem *)(area->addr +
546                                               hose->io_base_phys - phys_page);
547
548         DBG("IO mapping for PHB %s\n", hose->dn->full_name);
549         DBG("  phys=0x%016lx, virt=0x%p (alloc=0x%p)\n",
550             hose->io_base_phys, hose->io_base_virt, hose->io_base_alloc);
551         DBG("  size=0x%016lx (alloc=0x%016lx)\n",
552             hose->pci_io_size, size_page);
553
554         /* Establish the mapping */
555         if (__ioremap_at(phys_page, area->addr, size_page,
556                          _PAGE_NO_CACHE | _PAGE_GUARDED) == NULL)
557                 return -ENOMEM;
558
559         /* Fixup hose IO resource */
560         io_virt_offset = (unsigned long)hose->io_base_virt - _IO_BASE;
561         hose->io_resource.start += io_virt_offset;
562         hose->io_resource.end += io_virt_offset;
563
564         DBG("  hose->io_resource=0x%016lx...0x%016lx\n",
565             hose->io_resource.start, hose->io_resource.end);
566
567         return 0;
568 }
569 EXPORT_SYMBOL_GPL(pcibios_map_io_space);
570
571 void __devinit pcibios_setup_new_device(struct pci_dev *dev)
572 {
573         struct dev_archdata *sd = &dev->dev.archdata;
574
575         sd->of_node = pci_device_to_OF_node(dev);
576
577         DBG("PCI: device %s OF node: %s\n", pci_name(dev),
578             sd->of_node ? sd->of_node->full_name : "<none>");
579
580         sd->dma_ops = pci_dma_ops;
581 #ifdef CONFIG_NUMA
582         sd->numa_node = pcibus_to_node(dev->bus);
583 #else
584         sd->numa_node = -1;
585 #endif
586         if (ppc_md.pci_dma_dev_setup)
587                 ppc_md.pci_dma_dev_setup(dev);
588 }
589 EXPORT_SYMBOL(pcibios_setup_new_device);
590
591 void __devinit pcibios_do_bus_setup(struct pci_bus *bus)
592 {
593         struct pci_dev *dev;
594
595         if (ppc_md.pci_dma_bus_setup)
596                 ppc_md.pci_dma_bus_setup(bus);
597
598         list_for_each_entry(dev, &bus->devices, bus_list)
599                 pcibios_setup_new_device(dev);
600 }
601
602 unsigned long pci_address_to_pio(phys_addr_t address)
603 {
604         struct pci_controller *hose, *tmp;
605
606         list_for_each_entry_safe(hose, tmp, &hose_list, list_node) {
607                 if (address >= hose->io_base_phys &&
608                     address < (hose->io_base_phys + hose->pci_io_size)) {
609                         unsigned long base =
610                                 (unsigned long)hose->io_base_virt - _IO_BASE;
611                         return base + (address - hose->io_base_phys);
612                 }
613         }
614         return (unsigned int)-1;
615 }
616 EXPORT_SYMBOL_GPL(pci_address_to_pio);
617
618
619 #define IOBASE_BRIDGE_NUMBER    0
620 #define IOBASE_MEMORY           1
621 #define IOBASE_IO               2
622 #define IOBASE_ISA_IO           3
623 #define IOBASE_ISA_MEM          4
624
625 long sys_pciconfig_iobase(long which, unsigned long in_bus,
626                           unsigned long in_devfn)
627 {
628         struct pci_controller* hose;
629         struct list_head *ln;
630         struct pci_bus *bus = NULL;
631         struct device_node *hose_node;
632
633         /* Argh ! Please forgive me for that hack, but that's the
634          * simplest way to get existing XFree to not lockup on some
635          * G5 machines... So when something asks for bus 0 io base
636          * (bus 0 is HT root), we return the AGP one instead.
637          */
638         if (machine_is_compatible("MacRISC4"))
639                 if (in_bus == 0)
640                         in_bus = 0xf0;
641
642         /* That syscall isn't quite compatible with PCI domains, but it's
643          * used on pre-domains setup. We return the first match
644          */
645
646         for (ln = pci_root_buses.next; ln != &pci_root_buses; ln = ln->next) {
647                 bus = pci_bus_b(ln);
648                 if (in_bus >= bus->number && in_bus <= bus->subordinate)
649                         break;
650                 bus = NULL;
651         }
652         if (bus == NULL || bus->sysdata == NULL)
653                 return -ENODEV;
654
655         hose_node = (struct device_node *)bus->sysdata;
656         hose = PCI_DN(hose_node)->phb;
657
658         switch (which) {
659         case IOBASE_BRIDGE_NUMBER:
660                 return (long)hose->first_busno;
661         case IOBASE_MEMORY:
662                 return (long)hose->pci_mem_offset;
663         case IOBASE_IO:
664                 return (long)hose->io_base_phys;
665         case IOBASE_ISA_IO:
666                 return (long)isa_io_base;
667         case IOBASE_ISA_MEM:
668                 return -EINVAL;
669         }
670
671         return -EOPNOTSUPP;
672 }
673
674 #ifdef CONFIG_NUMA
675 int pcibus_to_node(struct pci_bus *bus)
676 {
677         struct pci_controller *phb = pci_bus_to_host(bus);
678         return phb->node;
679 }
680 EXPORT_SYMBOL(pcibus_to_node);
681 #endif